IC设计高手的成长之路

最新更新时间:2012-03-26来源: 互联网关键字:IC设计 手机看文章 扫描二维码
随时随地手机看文章

首先,作为初学者,需要了解的是IC设计的基本流程。应该做到以下几点:

  基本清楚系统、前端、后端设计和验证的过程,IC设计同半导体物理、通信或多媒体系统设计之间的关系,了解数字电路、混合信号的基本设计过程,弄清楚ASIC,COT这些基本的行业模式。窃以为这点对于培养兴趣,建立自己未来的技术生涯规划是十分重要的。

  学习基本的设计知识,建议读一下台湾CIC的一些设计教材,很多都是经典的总结。

  EDA技术的学习:对于IC设计者来说,EDA工具意义重大,透过EDA工具商的推介,能够了解到新的设计理念。国内不少IC设计者,是单纯从EDA的角度被带入IC设计领域的,也有很多的设计者在没有接触到深亚微米工艺的时候,也是通过EDA厂家的推广培训建立基本概念。同时,对一些高难度的设计,识别和选择工具也是十分重要的。

  如果你希望有较高的设计水平,积累经验是一个必需的过程。经验积累的效率是有可能提高的。以下几点可以参考:

  1、学习借鉴一些经典设计,其中的许多细节是使你的设计成为产品时必需注意的。有些可能是为了适应工艺参数的变化,有些可能是为了加速开关过程,有些可能是为了保证系统的稳定性等。通过仿真仔细观察这些细节,既有收益,也会有乐趣。项目组之间,尤其是项目组成员之间经常交流,可避免犯同样错误。

  2、查文献资料是一个好方法。同"老师傅"一同做项目积累经验也较快。如果有机会参加一些有很好设计背景的人做的培训,最好是互动式的,也会有较好的收获。

  3、当你初步完成一项设计的时侯,应当做几项检查:了解芯片生产厂的工艺,器件模型参数的变化,并据此确定进行参数扫描仿真的范围。了解所设计产品的实际使用环境,正确设置系统仿真的输入条件及负载模型。严格执行设计规则和流程对减少设计错误也很有帮助。

  4、另外,你需要知识的交流,要重视同前端或系统的交流,深刻理解设计的约束条件。作为初学者,往往不太清楚系统,除了通过设计文档和会议交流来理解自己的设计任务规范,同系统和前端的沟通是IC设计必不可少的。所谓设计技巧,都是在明了约束条件的基础上而言的,系统或前端的设计工程师,往往能够给初学者很多指导性的意见。

  5、重视同后端和加工线的交流:IC设计的复杂度太高,除了借助EDA工具商的主动推介来建立概念之外,IC设计者还应该主动地同设计环节的上下游,如后端设计服务或加工服务的工程师,工艺工程师之间进行主动沟通和学习。对于初学者来说,后端加工厂家往往能够为他们带来一些经典的基本理念,一些不能犯的错误等基本戒条。一些好的后端服务公司,不仅能提供十分严格的DesignKit,还能够给出混合信号设计方面十分有益的指导,帮助初学者走好起步之路。

  加工方面的知识,对于IC设计的"产品化"更是十分关键。

  6、重视验证和测试,做一个"偏执狂":IC设计的风险比板级电子设计来的更大,因此试验的机会十分宝贵,"偏执狂"的精神,对IC设计的成功来说十分关键。除了依靠公司成熟的设计环境,DesignKit和体制的规范来保证成功之外,对验证的重视和深刻理解,是一个IC设计者能否经受压力和享受成功十分关键的部分。由于流片的机会相对不多,因此找机会更多地参与和理解测试,对产品成功和失败的认真总结与分析,是一个IC设计者成长的必经之路。

  同行交流以及工作环境的重要性:IC设计的复杂性和技术的快速发展,使得同行之间的交流十分关键,多参与一些适合自己水平的讨论组和行业会议,对提高水平也是十分有益的。通过同行之间的交流,还可以发现环境对于IC设计水平的重要影响。

  公司的财力,产品的方向,项目的难度,很大程度上能够影响到一个设计者能够达到的最高水平。辩证地认识自己的技术提高和环境之间的相互关系,将是国内的设计者在一定的阶段会遇到的问题。

关键字:IC设计 编辑:神话 引用地址:IC设计高手的成长之路

上一篇:万用电路板选择和焊接
下一篇:电路板维修中的方法技巧

推荐阅读最新更新时间:2023-10-12 20:38

ARM参加2006 FSA全球IC设计供货商大展
   针对产业精英展示 ARM 实体层 IP 技术及 Cortex-M3 处理器核心   全球 IP 供应领导厂商 ARM 将于 11 月 8 日举行的第三届台湾 FSA 全球 IC 设计供货商 大展( 2006 FSA Suppliers Expo TAIWAN )中,针对无晶圆半岛体厂商、整合组件 制造商、 OEM 厂商及服务供货商等所有半导体产业精英,展出应用于高效能运算技 术的 Cortex-M3 处理器,以及 Artisan Velocity 高速实体层( PHYs )解决方 案。此次展览假台北国际会议中心举办, ARM 为此次活动之银级赞助厂商,并设展 于一楼 A19 号摊位,欢迎各界莅临参观指教。   Co
[焦点新闻]
IC Insights : 产值破千亿美元创新高
研调机构IC Insights最新报告出炉,2017年全球IC设计厂总产值高达1,000亿美元,创下历史新高,预估2018年IC设计产值仍可望保持温和成长。值得注意的是联发科摔出前三、落至第四名,营收也年减11%到78.75亿美元。 2017年IC设计产值首度突破千亿美元大关达1,006.1亿美元,年成长幅度为11%。根据报告,高通(Qualcomm)去年合并营收为170.78亿美元、年增11%,续坐IC设计龙头宝座;第二名为博通(Broadcom),预估全年营收为160.65亿美元;辉达(Nvidia)挤进第三,全年营收达92.28亿美元、年增16%。 联发科退居第四名,预估2017年合并营收为78.75亿美元,法人表示
[半导体设计/制造]
联发科时运不济 台湾IC设计业受影响
  根据Digitimes Research的最新预测数据显示, 联发科 应已经成为台湾IC设计的最大影响因素,2016年和2017年, 联发科 手机 芯片 方面的出货量出现了大幅度的下滑,从而给整个台湾IC设计产业产生了非常大的负面影响。下面就随手机便携小编一起来了解一下相关内容吧。     低端积压,高端被吊打   2016年, 联发科 依靠手机 芯片 强大的出货量,以及台湾在无线通信 芯片 、面板以及电源管理IC、内存控制IC方面强大的市场影响力以及出货量,使得台湾IC设计产业在2016年获得了大幅度的增长,其增长速度与产值无不令人侧目。   去年上半年可以说是联发科最为风光的时刻,其芯片季度出货量不断创下历史,主要原
[手机便携]
紫光拱大IC设计 恐成联发科劲敌
    大陆紫光集团收购陆系IC设计公司展讯、锐迪科,对台湾联发科(2454)未来的发展无疑是一项隐忧。资策会MIC分析师洪春晖昨(27)日分析指出,以目前展讯与联发科的产品技术落差来看,即便顺利完成整并锐迪科,对联发科明年上半年仍无太大的影响,下半年则得看联发科在4G、64位元、GPU上的进度能否拉开与展讯的距离。  洪春晖表示,展讯在今年上半年时,其智能型手机芯片推出的进度落后,而且推出后的价格也没有竞争力。就在展讯交出不如预期的成绩单时,业界一致认定联发科今年打了场胜仗,不但紧追高通抢其品牌客户,也顺利拉开与展讯之间的距离。  不料,具大陆官方资金背景的紫光集团开始大动作收购,让业界对联发科的胜利添了层阴影。紫光在7月宣布收购
[手机便携]
2017年中国IC设计十大排名出炉,三大机构谁更靠谱
电子网消息,集邦咨询最新研究报告指出,2017年中国IC设计业产值预估为达人民币2006亿元,年增率为22%,预估2018年产值有望突破人民币2400亿元,维持约20%的年增速。 观察2017年中国IC设计产业发展,集邦咨询半导体分析师张琛琛指出,厂商技术发展仅限于低端产品的状况已逐步改善,海思的高端手机应用处理芯片已率先采用10nm先进制程,海思、中兴微的NB-IoT、寒武纪、地平线的AI布局也已在国际崭露头角,展锐、大唐、海思的5G部署也顺利进行中。从营收表现上来看,不少厂商营收成长皆超过两位数。 根据集邦咨询预估的2017年IC设计产业产值与厂商营收排名,今年前十大IC设计厂商排名相较于2016年的状况略有调整,大唐
[半导体设计/制造]
没有大陆长假因素干扰 台系IC设计11月营收小反弹
虽然受到大陆十一长假的影响,迫使台系IC设计结算的10月营收表现普遍较9月下滑,不过,在11月工作天数有效回复,加上短期客户追单动作不小下,哪怕第4季仍是传统淡季效应,台系IC设计公司普遍预期11月营收将较10月有所反弹,不过12月又将适逢客户年底美化财报的动作拖累,单月营收届时会再下滑,但2017年第4季传统淡季效应确实比以往好上许多,预期单季营收10%以内的下滑应该可以有效达成。此外,由于2018年农历年是落在2月,在客户1月肯定也会有相当的提前拉货动作下,台系IC设计2018年初的业绩开门红表现,将是合理且乐观预期。   联发科已结算10月营收为新台币 210.12亿元,虽较9月下滑约5.29%,但仍站稳 200亿元大关,累
[半导体设计/制造]
台积电一季度营收75.1亿美元 年增14.9%
eeworld网晚间报道:晶圆代工龙头台积电( 2330-TW )今(13)日召开法说会,公布第1季财报,虽然营收未达低标,毛利率与营益率则以偏中低标飞过,达成先前预估,单季税后纯益876.3亿元,季减12.5%,年增35%,每股纯益为3.38元。 台积电第1 季合并营收为2339.1 亿元,季减10.8%,年增14.9%,受到新台币升值幅度过大影响,营收低于先前预估的2360-2390 亿元区间低标;毛利率则达51.9%,达到预估的51.5-53.5% 区间,季减0.4 个百分点,年增7 个百分点。 台积电第1 季营益率为40.8%,也符合先前预估的40.5-42.5% 区间内,季减1.1 个百分点,年增6.2 个百分点。 台积
[半导体设计/制造]
世芯高管畅谈本土IC设计新出路
  全球Fabless ASIC趋势加剧   10年前,ASIC被LSI Logic、IBM、NEC、Fujitsu等同时拥有芯片设计和制造能力的IDM厂商所垄断。系统公司定义芯片功能,交由IDM厂商设计并生产,最终从IDM厂商购买所需的芯片。然而,随着工艺向深亚微米工艺的迈进,晶圆厂建厂成本和设计的复杂度均成级数增长,同时,产品生命周期却不断缩短,这一切都促使了ASIC市场向Fabless ASIC模式的转变。   2006年,TI宣布不再建设45nm以下生产线,所有数字逻辑的芯片制造全部外包给晶圆代工厂;Sony宣布外包所有45nm以下(含45nm)工艺的芯片生产;NXP决定在两年内将其生产外包的份额由15%提高到
[焦点新闻]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved