JESD204标准解析,为什么我们要重视它?

最新更新时间:2013-04-09来源: EEWORLD关键字:JESD  数据转换  FPGA 手机看文章 扫描二维码
随时随地手机看文章

一种新的转换器接口的使用率正在稳步上升,并且有望成为未来转换器的协议标准。这种新接口——JESD204——诞生于几年前,其作为转换器接口经过几次版本更新后越来越受瞩目,效率也更高。随着转换器分辨率和速度的提高,对更高效率接口的需求也随之增长。JESD204接口可提供这种高效率,较之CMOS和LVDS接口产品在速度、尺寸和成本上更有优势。采用JESD204的设计具有更高的接口速率,能支持转换器的更高采样速率。此外,引脚数量的减少使得封装尺寸更小且布线数量更少,这些都让电路板更容易设计并且整体系统成本更低。该标准可以方便地调整,从而满足未来需求,这从它已经历的两个版本的变化中即可看出。自从2006年发布以来,JESD204标准经过两次更新,目前版本为B。由于该标准已为越来越多的转换器供应商、用户以及FPGA制造商所采纳,它被细分并增加了新特性,提高了效率和实施的便利性。此标准既适用于模数转换器(ADC)也适用于数模转换器(DAC),更重要的是作为FPGA的通用接口(也可能用于ASIC)。

JESD204 – 它是什么?

2006年4月,JESD204最初版本发布。该版本描述了转换器和接收器(通常是FPGA或ASIC)之间几个G比特的串行数据链路。在JESD204的最初版本中,串行数据链路被定义为一个或多个转换器和接收器之间的单串行通道。图1给出了图形说明。图中的通道代表M个转换器和接收器之间的物理接口,该接口由采用电流模式逻辑(CML)驱动器和接收器的差分对组成。所示链路是转换器和接收器之间的串行数据链路。帧时钟同时送至转换器和接收器,并为设备间的JESD204链路提供时钟。


 
图1. JESD204最初标准

通道数据速率定义为312.5 Mbps与3.125 Gbps之间,源阻抗与负载阻抗定义为100 Ω ±20%。差分电平定义为标称800 mV峰峰值、共模电平范围从0.72 V至1.23 V。该链路利用8b/10b编码,采用嵌入式时钟,这样便无需额外的时钟线路,避免了高数据速率下传输的数据与额外的时钟信号对齐的复杂性。当JESD204标准开始被使用时,人们开始意识到该标准需要修订以支持多个转换器下的多路、对齐的串行通道,以满足转换器日益增长的速度和分辨率。

这种认识促成了2008年4月份JESD2004第一个修订版的发布,即JESD204A。此修订版增加了支持多个转换器下的多路对齐串行通道的能力。该版本所支持的通道数据速率依然为312.5 Mbps至3.125 Gbps,另外还保留了帧时钟和电气接口规范。增加了对多路对齐串行通道的支持,可让高采样速率和高分辨率的转换器达到3.125 Gbps的最高支持数据速率。图2以图形表示JESD204A版本中增加的功能,即支持多通道。 


 
图2. 第一版 – JESD204A

虽然最初的JESD204标准和修订后的JESD204A标准在性能上都比老的接口标准要高,它们依然缺少一个关键因素:这一缺少的因素就是链路上串行数据的确定延迟。对于转换器,当接收到信号时,若要正确重建模拟域采样信号,则关键是了解采样信号和其数字表示之间的时序关系(虽然这种情况是针对ADC而言,但DAC的情况类似)。该时序关系受转换器的延迟影响,对于ADC,它定义为输入信号采样边沿的时刻直至转换器输出数字这段时间内的时钟周期数。类似地,对于DAC,延迟定义为数字信号输入DAC的时刻直至模拟输出开始转变这段时间内的时钟周期数。JESD204及JESD204A标准中没有定义这样一种功能——可明确地设置转换器及其串行数字输入/输出的延时。另外,转换器的速度和分辨率也不断提升。这些因素导致了该标准的第二次修订——JESD204B。
2011年7月,第二次修订后的版本发布,称为JESD204B,即当前版本。修订后的标准中,其中一个重要方面就是加入了实现确定延迟的条款。另外,对数据速率的支持上升到了12.5 Gbps,并分成设备的不同速度等级。此修订版标准使用设备时钟作为主要时钟源,而不是像之前版本那样以帧时钟作为主时钟源。图3表示JESD204B版本中的新增功能。


 
图3. 第二(当前)次修订版– JESD204B

在JESD204标准之前的两个版本中,没有确保通过接口的确定延迟相关的条款。JESD204B修订版通过提供一种机制,确保两个上电周期之间以及链路重新同步期间,延迟是可重现和确定性的。其工作机制之一是:在定义明确的时刻使用SYNC~输入信号,同时初始化所有通道中转换器最初的通道对齐序列。另一种机制是使用SYSREF信号——一种JESD204B定义的新信号。SYSREF信号作为主时序参考,对齐所有设备时钟的内部分频,同样也对其在各个发射和接收端中的本地多帧时钟。这有助于确保通过系统的确定延迟。JESD204B规范定义了三种设备子类:子类0 – 不支持确定延迟;子类1 – 使用SYSREF的确定延迟;以及子类2 – 使用SYNC~的确定延迟。子类0可与JESD204A链路做简单对比。子类1最初针对工作在500MSPS或以上的转换器,而子类2最初针对工作在500MSPS以下的转换器。 

除了确定延迟,JESD204B支持的通道数据速率上升到12.5 Gbps,并将设备划分为三个不同的速度等级:所有三个速度等级的源阻抗和负载阻抗相同,均定义为100 Ω ±20%。第一速度等级与JESD204和JESD204A标准定义的通道数据速率相同,即通道数据电气接口速率最高为3.125 Gbps。JESD204B的第二速度等级定义了通道数据速率最高为6.375 Gbps的电气接口。该速度等级将第一速度等级的最低差分电平从500 mV峰峰值降为400 mV峰峰值。JESD204B的第三速度等级定义了通道数据速率最高为12.5 Gbps的电气接口。该速度等级电气接口要求的最低差分电平降低至360 mV峰峰值。随着不同速度等级的通道数据速率的上升,通过降低所需驱动器的压摆率,使得所需最低差分电平也随之降低,以便物理实施更为简便。

为提供更多的灵活性,JESD204B版本采用设备时钟而非帧时钟。在之前的JESD204和JESD204A版本中,帧时钟是JESD204系统的绝对时间参照。帧时钟和转换器采样时钟通常是相同的。这样就没有足够的灵活性,而且当要将此同一信号发送给多个设备并计数不同路径之间的偏斜时,就会对系统设计产生不必要的复杂性。JESD204B中,采用设备时钟作为JESD204系统每个元件的时间参照。每个转换器和接收器分别接收由时钟发生器电路产生的设备时钟,该发生器电路负责从同一个源产生所有设备的时钟。这让系统设计更加灵活,但需为每个给定设备指定帧时钟和设备时钟之间的关系。

JESD204 – 为什么我们要重视它?

就像几年前LVDS开始取代CMOS成为转换器数字接口技术的首选,JESD204有望在未来数年内以类似的方式发展。虽然CMOS技术目前还在使用中,但已基本被LVDS所取代。转换器的速度和分辨率以及对更低功耗的要求最终使得CMOS和LVDS将不再适合转换器。随着CMOS输出的数据速率提高,瞬态电流也会增大,导致更高的功耗。虽然LVDS的电流和功耗依然相对较为平坦,但接口可支持的最高速度受到了限制。这是由于驱动器架构以及众多数据线路都必须全部与某个数据时钟同步所导致的。图4显示一个双通道14位ADC的CMOS、LVDS和CML输出的不同功耗要求。 


 
图4. CMOS、LVDS和CML驱动器功耗比较

在大约150 – 200 MSPS和14位分辨率时,就功耗而言,CML输出驱动器的效率开始占优。CML的优点是:因为数据的串行化,所以对于给定的分辨率,它需要的输出对数少于LVDS和CMOS驱动器。JESD204B接口规范所说明的CML驱动器还有一个额外的优势,因为当采样速率提高并提升输出线路速率时,该规范要求降低峰峰值电压水平。同样,针对给定的转换器分辨率和采样率,所需的引脚数目也大为减少。表1显示采用200 MSPS转换器的三种不同接口各自的引脚数目,转换器具有各种通道数和位分辨率。在CMOS和LVDS输出中,数据用作每个通道数据的同步时钟,使用CML输出时,JESD204B数据传输的最大数据速率为4.0 Gbps。从该表中可以发现,使用CML驱动器的JESD204B优势十分明显,引脚数大为减少。

通道数

分辨率

CMOS引脚数

LVDS引脚数(DDR)

CML引脚数(JESD204B)

1

12

13

7

4

2

12

26

14

4

4

12

52

28

6

8

12

104

56

6

1

14

15

8

4

2

14

30

16

4

4

14

60

32

6

8

14

120

64

6

1

16

17

9

4

2

16

34

18

4

4

16

68

36

6

8

16

136

72

6

表1. 引脚数比较 – 200 MSPS ADC

业内领先的数据转换器供应商ADI预见到了推动转换器数字接口向JESD204(由JEDEC定义)发展的趋势。ADI自从初版JESD204规范发布之时起即参与标准的定义。截至目前为止,ADI发布了多款转换器产品,兼容JESD204和JESD204A输出,目前正在着手开发输出兼容JESD204B的产品。AD9639是一款四通道、12位、170/210 MSPS ADC,集成JESD204接口。AD9644和AD9641是14位、80/155 MSPS、双通道/单通道ADC,集成JESD204A接口。DAC这方面,最近发布的AD9128是一款双通道、16位、1.25 GSPS DAC,集成JESD204A接口。欲了解有关ADI公司兼容JESD204标准的更多产品,请访问www.analog.com/jesd204

随着转换器速度和分辨率的提高,对于效率更高的数字接口的需求也随之增长。随着JESD204串行数据接口的发明,业界开始意识到了这点。接口规范依然在不断发展中,以提供更优秀、更快速的方法将数据在转换器和FPGA(或ASIC)之间传输。接口经过两个版本的改进和实施,以适应对更高速度和分辨率转换器不断增长的需求。展望转换器数字接口的发展趋势,显然JESD204有望成为数字接口至转换器的业界标准。每个修订版都满足了对于改进其实施的要求,并允许标准演进以适应转换器技术的改变及由此带来的新需求。随着系统设计越来越复杂,以及对转换器性能要求的提高,JESD204标准应该可以进一步调整和演进,满足新设计的需要。

参考文献

JEDEC标准:JESD204(2006年4月)。JEDEC固态技术协会,网址www.jedec.org
JEDEC标准:JESD204A(2008年4月)。JEDEC固态技术协会,网址www.jedec.org
JEDEC标准:JESD204B(2011年7月)。JEDEC固态技术协会。网址www.jedec.org

作者简介

Jonathan Harris是ADI公司高速转换器部门(位于北卡罗莱纳州格林斯博罗)的产品应用工程师。他担任支持射频行业产品的应用工程师已超过7年。Jonathan在奥本大学和北卡罗来纳大学夏洛特分校分别获得电子工程硕士(MSEE)和电子工程学士(BSEE)学位。联系方式:jonathan.harris@analog.com

关键字:JESD  数据转换  FPGA 编辑:冀凯 引用地址:JESD204标准解析,为什么我们要重视它?

上一篇:富士通半导体推出CMOS 转换器解决方案系列之首款28nm ADC 产品
下一篇:JESD204B发射器的三个关键物理层性能指标

推荐阅读最新更新时间:2023-10-12 20:44

TMS320C61416 EMIF下双FPGA加载设计
  基于SRAM结构的FPGA容量大,可重复操作,应用相当广泛;但其结构类似于SRAM,掉电后数据丢失,因此每次上电时都需重新加载。   目前实现加载的方法通常有两种:一种是用专用Cable通过JTAG口进行数据加载,另一种是外挂与该FPGA厂商配套的PROM芯片。前者需要在PC机上运行专用的加载软件,直接下载到FPGA片内,所以掉电数据仍然会丢失,只适用于FPGA调试阶段而不能应用于工业现场的数据加载。   后者虽然可以解决数据丢失问题,但这种专用芯片成本较高,供货周期也较长(一般大于2个月),使FPGA产品的开发时间受到很大约束。因此希望找到一种更简便实用的FPGA芯片数据加载方法。根据FPGA芯片加载时序分析,本
[工业控制]
基于平台的FPGA显示设计方案可节省系统成本
  如今数字显示设备中引起成本变化的主要因素是显示屏。在设计阶段,不断推进基于平台的显示设计的决策可以大大减少采购成本。如果能支持多种显示屏尺寸,原始设备制造商(OEM)能从一个供应商那里得到较大的折扣。为了支持多种显示屏供应商的规范,OEM可以创建竞争形势以得到较低的价格。这两种方案节省的开支大于由于需要额外的器件而引起价格的上升,例如能实现基于平台设计的FPGA。此外,多个供应商的支持降低了连续供给的风险。 基于平台的显示设计的一些考虑   为了采用基于平台的方法获取最佳的成本节省和灵活性,系统设计者为系统挑选器件时须遵循下列准则:不同地方的对图形处理器的要求不同,可编程特性支持全球的多种标准和格式,加速终端
[电源管理]
基于平台的<font color='red'>FPGA</font>显示设计方案可节省系统成本
Altera FPGA支持超高清电视杜比视觉
Altera可编程逻辑的性能和图像处理功能增强了超高清(UHD)显示的视觉体验 。 2014年9月16号,北京——Altera公司(NASDAQ:ALTR)今天宣布,其Arria® V FPGA满足了杜比实验室超高清(UHD)显示创新的Dolby® Vision™图像处理技术的高性能需求。杜比视觉的价值定位是为电视显示提供完全不同的视觉体验,支持内容开发人员和电视制造商进一步提高亮度,而深色颜色会更深、更细微,覆盖调色板的所有颜色。杜比实验室报告说,杜比视觉提供的信号要比目前的电视亮40倍,而对比度高1,000倍。 据杜比实验室消费类成像业务副总裁Roland Vlaicu,“利用Altera FPGA提供
[嵌入式]
WCDMA系统基带处理的DSP FPGA实现方案
引言 随着Internet的迅猛发展和各种无线业务需求的增加,目前以承载单一话音业务为主的无线通信网已经越来越不适应人们的需要,所以,以大容量、高数据率和承载多媒体业务为目的的第三代移动通信系统(IMT-2000)成为无线通信的发展方向。码分多址( CDMA )技术凭借其良好的抗噪性、保密性和低功率等优点成为第三代移动通信中最主要的多址接入技术。 和传统的CDMA系统相比,第三代移动通信的最大特点在于能支持多种速率的业务,从话音到分组数据到多媒体业务,并能根据具体的业务需要,提供必要的带宽。3GPP协议规定 WCDMA 系统支持的业务类型包括:5.15Kbps~12.2Kbps话音数据、 64Kbps电路数据、
[焦点新闻]
莱迪思、Fairchild和Helion Vision宣布推出基于FPGA的图像传感器解决方案
莱迪思半导体公司—超低功耗、小尺寸客制化解决方案市场的领导者,与Fairchild Imaging以及Helion Vision共同宣布推出新款基于Fairchild Imaging的HWK1910A图像传感器以及Helion Vision的IONOS IP核的图像传感器解决方案。 作为该解决方案的核心,莱迪思 HDR-60视频摄像头开发套件充分利用Fairchild HWK1910A图像传感器、LatticeECP3 FPGA以及Helion Vision的IONOS图像处理流水线。该解决方案提供领先的微光性能以及单帧高达120dB动态范围@30 fps。其他的安防摄像头往往通过图像堆栈来实现宽动态范围(WDR),这带来了诸多
[嵌入式]
一种单片机和FPGA的远程温度监控系统
温度对工农业生产和国防事业均有不同程度的影响。电力设备的故障有多种多样,但大多数都伴有发热的现象,一次事故损失巨大;纺织、食品、烟草等工业中,温度过高容易使产品变质,电子仪器也容易出故障;温室栽培和工业生产中,若不控制温度,将严重影响产量和质量。还有很多领域的温度可能较高或较低,人无法靠近或现场无需人力来监控。传统的温度测量方式周期长,不能实时监测,而且测量员必须到现场进行测量和启动功率设备来调整温度,工作效率非常低,且不便于管理。为此设计了这套远程测控系统,坐在办公室里就可以对现场进行监控,又方便又节省人力。   1 系统的总体设计   本设计是基于单片机和NiosⅡ软核的温度监控系统,其系统框图如图1
[单片机]
基于FPGA的数字频率合成器设计与实现
摘要:为了产生稳定激励信号的目的,采用Verilog硬件语言在FPGA上实现了数字频率合成器的设计,该设计包括累加器、波形存储器、AD转换、低通滤波器等;对累加器、波形存储器都进行了仿真,并下载到FPGA中,经A/D转换,滤波,获得了稳定的正弦激励信号。本设计只实现了正弦信号设计,通过对波形存储器数据改变,可以实现任意波形的输出。 关键词:FPGA;数字频率合成器;信号发生器;VerilogHDL 数字频率合成器(DDS,Direct Digital Synthesizer)是一种数字控制的锁相倍频器。其输出频率是基准频率的整数倍,通过频率选择开关改变分频比来控制压控振荡器的输出信号频率。与传统的频率合成器相比,DDS
[嵌入式]
基于<font color='red'>FPGA</font>的数字频率合成器设计与实现
Mercuryr推出赛灵思FPGA适用的串行RapidIO IP内核
Mercury Computer已经加盟Xilinx联盟项目,为Xilinx Virtex和Spartan系列FPGA新推出Mercury串行RapidIO IP内核。Xilinx联盟项目具有最新的IP内核、EDA、DSP和嵌入式开发工具及设计业务、电路板级产品、集成电路和电子元件。成员公司提供优化的产品及业务,以提供更多适合使用Xilinx可编程逻辑器件的方案。 Serial RapidIO具有全功能IP内核,集成了逻辑层、传输层和物理层,支持I/O和信息传递。Mercury IP内核符合Serial RapidIO 1.2规范,适合用于嵌入式产品、通讯、无线、存储和国防市场。使用Xilinx Virtex FPGA的设计
[新品]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved