如何使用FPGA实现高清低码流视频编码

最新更新时间:2013-09-28来源: 互联网关键字:FPGA  高清  低码流  视频编码 手机看文章 扫描二维码
随时随地手机看文章

3G网络和智能手机的迅速普及推动了移动互联网的发展,为安防网络从局域网扩展到移动互联网提供了条件。通过对移动互联网的上行带宽和下行带宽的实测可以知 道,512 Kbps是一个有效而且可靠的带宽值,如果能够在这个带宽值限制条件下实现高清视频的传输,必将可以推动移动监控应用的普及。本文介绍了FPGA在实现高清低码流视频编码中的作用以及如何具体实现。

  概述

  安防摄像机的分辨率和码流是正关联的,进入高清时代后,码流就在2Mbps以上,比以前D1时代要高3倍以上,这么大的码流在 100M/1000M的局部网络传输是没有任何问题的,硬盘存储的代价也可以接受;但是如果想在互连网和3G网络上传输高清视频,低码流的要求就凸现出来了。

  首先是高清视频上传到互联网的问题,目前最普及最便宜的上传技术是ADSL,上传速度为512Kbps,用3G也能上传,CDMA2000的上传速度为1.8 Mbps,由于无线传输的理论峰值和实际连续平均值有相当的差距,所以可以估算在几百Kbps之内;其次是高清视频从互联网下载到显示终端的问题,ADSL的下载速度一般可以在4 Mbps以上,在家里用3G从网上下载1个几十MB的文件,TD-SCDMA的下载速度大约为430 Kbps,CDMA2000的下载速度大约为720Kbps,WCDMA的下载速度大约为1120 Kbps。

  综上所述,高清视频如果想方便而又经济地在互联网和3G网络得到应用,512Kbps的平均码流是合适的。高清视频在互联网和3G网络的应用中还有一个问题,就是网络实时带宽的波动比较大, 在这种环境下传输的视频其平均码流越低,视频的质量就越有保证。

  目前现状是高清视频720p的码流一般在2Mbps以上,1080p的码流在4Mbps以上,要大幅度降低码流,需要从几个方面考虑。

  H.264编码器与FPGA

  视频压缩编码是最有效降低码流的方法,目前H.264是编码器的首选标准。H.264编码算法很复杂,采用了很多方法来降低编码码流。一般来说,视频由连续的帧组成,编码后的帧主要有I帧、P帧和B帧。I帧的编码不依赖其他帧,只利用帧内的像素进行各种预测来降低编码码流;P帧利用当前帧和以前的帧做参考,利用帧内的像素和帧间的像素进行各种预测来降低编码码流;B帧利用当前、以前和后面的帧做参考,利用帧内的像素和帧间的像素进行各种预测来降低编码码流。

  从实用角度讲,P帧和B帧对降低编码码流的贡献最大,因为在监控应用中,P帧和B帧相对I帧的比例可以很大;而其中B帧作用更加明显:不仅可以利用前后参考帧来增加预测的准确性,而且B帧的解码结果还可以不作为参考帧,这样又可以通过适当降低B帧编码质量来降低编码码流,于是B帧的码流又可以比P帧少很多。B帧除了比P帧多了后向参考帧可以用外,所采用的预测方法和P帧是一样的,所以后面我们只考虑I帧和P帧,分别讨论FPGA在预测和变换结果的量化环节所起的作用。

  预测—FPGA在并行处理上的优势

  I帧所采用的预测方法是相对简单的,而且在P帧和B帧都可以采用,所以I帧的所有预测方法都应该全部实现;P帧的预测方法非常复杂,H.264 编码器的大部分工作量都在这里。P帧的预测目的就是找到当前宏块在参考帧的位置(可以将宏块分成几部分来匹配),而且匹配精度是1/4像素,准确的匹配可以最大限度减少编码。

  为了减少工作量,一般是先进行整数像素的搜索匹配,然后才是1/2和1/4像素的最后匹配,要想提高搜索匹配的成功率,参考帧数量、搜索范围和匹配次数都是很关键的。一般来说,参考帧多或者搜索范围大都需要比较多的匹配次数。

  由于硬件实时性和流水线的要求,P帧的预测都要在固定的单位时间内完成,在很短的时间内要想实现尽可能多的匹配次数,并行处理是唯一的选择,FPGA在并行处理上体现了优越性,可以实现同时多个位置的匹配,像一些小菱形的4点或者3点匹配,就可以同时计算出3~4点的SAD,比逐点计算快 3~4倍。另外,多个参考帧也可以并行处理,同时得到不同参考帧的最小SAD;并行处理是可以大大提高匹配次数,但是也需要大量的内部存储器和逻辑资源,需要从整个设计的总体资源来考虑。

关键字:FPGA  高清  低码流  视频编码 编辑:神话 引用地址:如何使用FPGA实现高清低码流视频编码

上一篇:百万像素高清3D全景行车辅助系统指日可待
下一篇:JGD24-5固体式限时保护继电器的设计方案

推荐阅读最新更新时间:2023-10-12 20:49

基于FPGA的步进电机多轴控制器设计
  步进电机 FPGA 取样针移位系统   步进电机是一种完全数字化的电动执行机构,从原理上说,其角位移与驱动脉冲的个数成正比,在正常情况下,步进电机具有使用简单、运动精确、连续运行无累积误差等特点,因而被广泛应用于各种位置控制系统中。   当前由于仪器内部的机械系统日益复杂,其运动往往是多自由度的,因而通常需要利用多个步进电机的运动合成来实现系统的各种动作。例如,对图1所示的半自动生化分析仪的取样针移位系统,该系统的动作执行就是由两部分组成的:   一是固定基座上的步进电机控制取样横臂进行垂直方向上的升降运动;   二是滑块上的步进电机控制取样横臂进行水平方向上的旋转运动。   这两个运动的合成实现了取样横臂的
[嵌入式]
基于ASC8851的数字网络摄像机设计
  从以往PC板卡发展到今天的嵌入式系统,监控产品变得越来越专业,集成度也越来越高。压缩规格已经从JPEG、MPEG2、MPEG4发展到H.264,压缩效率越来越高,这表明同样的带宽能传送更高质量的画面。监控产品的分辨率则从CIF、D1、720p向高清1080p转换,甚至可能更高,这说明人们对画质以及清晰度的追求更上一层楼。除此之外,监控影像也逐渐从模拟转向数字信号,系统从封闭转向开放式与网络化,从非实时(低于每秒25或30帧)转向实时,甚至每秒50或60帧的影像质量。   恩智浦半导体(NXP)的ASC8851就是一款专门针对高清实时网络摄像机(IP camera)而设计的高集成度、单芯片解决方案,它提供了网络摄像机所需的
[安防电子]
基于ASC8851的数字网络摄像机设计
基于NiosII的 低码率实时H.264视频编码
    引 言   H.264标准作为新一代视频编码标准,是面向多比特率的视频编码标准,也称JVT/AVC标准,既可用于高码率的HDTV和数字存储系统,也可用于低码率的实时通信系统。在相同的图像质量情况下,H.264比H.263和MPEG一4可以节省20%~50%的码率。就其基本档次而言,编码器的复杂度是H.263的10倍左右。H.264良好的网络亲和性和优异的压缩性能使其成为视频应用的首选,但其巨大的运算量成为许多应用的瓶颈。笔者基于NiosII设计了一种低码率实时应用的编码系统。该系统充分利用FPGA的并行设计结构,对视频数据采用高压缩比的H.264标准编码,能很好地满足低码率实时编码的要求。   1 H.264编码系统结构
[嵌入式]
远程测控中嵌入式Web服务器的FPGA实现
0、引 言 嵌入式系统是指被嵌入到各种产品或工程应用中以微处理器或微控制器为核心的软硬件系统。嵌入式系统与Internet技术相结合,形成的嵌入式Internet技术是近几年随着计算机网络技术的普及而发展起来的一项新兴技术。工程技术人员、管理人员或调试人员通过Web而不用亲临现场就可以得到远程数据,并对测控仪器进行控制、校准等工作。这里介绍利用嵌入式软核处理器Nios II及广泛应用的嵌入式操作系统uClinux来实现电网参数的远程测控服务器的功能。 1、功能及体系结构 图1是系统结构,其中嵌入式Web服务器和监控端位于现场,它们之间的连接可以用串行口、并行口、USB等实现。现场监控端完成对目标地区电网
[测试测量]
远程测控中嵌入式Web服务器的<font color='red'>FPGA</font>实现
大联大世平推出基于ASC8848/50A的高清网络视频监控方案
2015年5月7日,致力于亚太地区市场的领先半导体元器件分销商---大联大控股宣布,其旗下世平推出基于 NXP ASC8848/50A的高清网络视频监控(HD-IPCAM)解决方案。在该方案中,大联大世平为了确保系统的高性能和高可靠性,还采用了ADI、Atmel、Micron、Nanya、NXP、OmniVision、ONSemi、TI、Toshiba等国际大厂的无线通讯、电源、传感器、DDR、Flash等模块。 图示1-IP Camera工作原理图 随着人们生活水平的提高以及网络的普及,安全防护意识越来越深入人心。同时,互联网企业在家用安防等领域的布局,IP Ca
[安防电子]
大联大世平推出基于ASC8848/50A的<font color='red'>高清</font>网络<font color='red'>视频</font>监控方案
Naver与软银联手研究元宇宙技术 绘制日本高清地图
据外媒报道,韩国互联网巨头Naver与日本软银(SoftBank)于近日达成合作,使用Naver的ALIKE解决方案制作日本城市的高清地图。本周三,Naver宣布制定全球市场战略,以其最新的元宇宙技术(Metaverse)将现实世界和虚拟现实进行超连接。 (图片来源:Naver) ALIKE是Arcverse的一项关键技术,而Arcverse是Naver的连接虚拟世界和现实世界的元宇宙生态系统,用于使用3D建模制作逼真而准确的地图。它本质上是通过使用创建数字孪生所需的技术制作虚拟地图,其中数字孪生是一种准确反映物理对象的虚拟模型。 Naver Labs首席执行官Seok Sang-ok表示:“明年,Naver Lab
[汽车电子]
Naver与软银联手研究元宇宙技术 绘制日本<font color='red'>高清</font>地图
基于FPGA的PCB测试机硬件电路设计研究
引言 PCB 光板测试机基本的测试原理是欧姆定律,其测试方法是将待测试点间加一定的测试电压,用译码电路选中PCB 板上待测试的两点,获得两点间电阻值对应的电压信号,通过电压比较电路,测试出两点间的电阻或通断情况。 重复以上步骤多次,即可实现对整个电路板的测试。 由于被测试的点数比较多, 一般测试机都在2048点以上,测试控制电路比较复杂,测试点的查找方法以及切换方法直接影响测试机的测试速度,本文研究了基于FPGA的硬件控制系统设计。 硬件控制系统 测试过程是在上位计算机的控制下,控制测试电路分别打开不同的测试开关。测试机系统由以下几部分构成: 上位计算机PC104 、测试控制逻辑(由FPGA 实现) 、高压测试电路。 其中
[测试测量]
基于<font color='red'>FPGA</font>的PCB测试机硬件电路设计研究
MPEG4音、视频编码芯片IME6400及其应用
1 概述 MPEG4是运动图像专家组(Moving Picture Expert Group)标准系列中的一员,是国际标准化组织为多媒体通信制定的一种解决方案。MPEG4的主要特点是对图像中的内容进行编码。它比MPEG2编码具有更多的优点。为此,韩国INTiME公司推出可支持MPEG4标准编码方案的集成电路芯片IME6400,从而引发人们开始研究利用该集成电路来提升监控系统的速度和性能。本文结合IME6400在嵌入式系统下的应用对该芯片进行了简要介绍。 2 IME6400的性能特点 IME6400是一片采用240脚PQFP封装的多通道数字音、视频编码系统级芯片,该芯片可以支持MPEG4/2/1视频压缩编码标准;同时支
[手机便携]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved