该怎么减少高精度DAC中的加电/断电毛刺脉冲

最新更新时间:2015-11-27来源: EEWORLD关键字:DAC  毛刺 手机看文章 扫描二维码
随时随地手机看文章
该篇将分析对象限定为一个DAC,其中的输出缓冲器在正常模式下被加电:零量程或中量程。文章将分析一下DAC输出在高阻抗模式中被加电的情况。同时提出一个针对加电毛刺脉冲的数学模型,随后给出一个尽可能减少此毛刺脉冲的电路板级解决方案。

原理

 

 

图1:DAC8760高精度DAC输出级

这个分析与没有加电毛刺脉冲减少 (POGR) 电路的DAC有关。第一部分列出了影响加电毛刺脉冲的因素。当DAC在电源斜升期间加电至高阻抗模式时,这个加电毛刺脉冲也可被视为一个在DAC的电压输出 () 引脚上逐步累积形成的瞬态电荷。这个电荷积聚是由电源引脚,通过芯片内部和外部的寄生电容,到引脚的电容耦合造成的。需要注意的是,与加电毛刺脉冲相比(第一部分),这个毛刺脉冲本质上说是AC毛刺脉冲。因此,它的幅度取决于电源斜升时间。在大多数多电源芯片中,数字电源和基准引脚有一个到引脚比较弱的寄生路径。因此,这些引脚不是造成加电/断电毛刺脉冲的主导原因。

 

 

图2:高精度DAC输出级模型

DAC输出级中的NFET/PFET晶体管的尺寸要远远大于其它开关,这是因为这个输出级被设计用于特定的负载驱动。因此,这些FET的寄生电容要远高于其它片上组件的寄生电容。图1显示的是一个典型高精度DAC输出级 (DAC8760) 的简化图。在这个图中,假定输出级和芯片的数字内核分别具有单独的电源。反馈节点上放置的二极管用来保护增益/断电网络中的晶体管。

数学分析

如图所见,进入引脚的主要寄生电容是VOUT 结合线、引线和输出FET的寄生电容的组合值。在这个假设下,DAC输出引脚可被建模为一个简单的电容分压器。图2中的经简化模型在反馈节点和VREF/AGND之间使用2个二极管。由于这些二极管代表了一个FET(图1),在以后的分析中,这些二极管上的压降可被忽略不计。

被放置在反馈节点与VREF/GND之间的反馈电阻器 (RFB) 和FET限制了毛刺脉冲数量级的上限和下限。在这个条件下,可被观察到的最大加电/断电毛刺脉冲被限制在VREF和GND之间。

 

 

尽可能减少加电/断电毛刺脉冲

 

 

图3:DAC8760 VOUT加电毛刺脉冲,无负载。

让我们来深入研究一下尽可能减少加电/断电毛刺脉冲的一些方法。在方程式 (1) 和 (2) 中,我们看到这些方程式中的某些项是常量。例如,寄生电容是器件寄生效应的函数。电源电压由应用需求决定。斜升时间由电源设计确定。剩下的数据项只有相对于电源的负载阻抗和VREF的排序。这就形成了减少加电/断电毛刺脉冲的2个主要方法:电源排序与负载。

电源排序

 

 

图4:数据表技术规格示例

电源排序是指以特定的顺序,用不同的电源为芯片加电/断电。对于DAC8760来说,由于加电/断电毛刺脉冲直接与VREF成比例,在AVDD/AVSS之后为VREF加电可以极大地减少这个毛刺脉冲。这个解决方案可以在对电源和基准电压进行单独控制时使用。

外部阻性负载

方程式 (1) 中的分母由一个电容数据项 (CPARP + CPARN + CL) 和一个电导数据项 (1/RL) 组成。这就形成了几个尽可能减少毛刺脉冲的方法:增加电容负载 (CL)、或者减少阻性负载 (RL)。增加电容负载会对整个系统的带宽产生不利影响。它还会影响输出放大器的稳定性。因此,不建议使用这个方法来实现毛刺脉冲最小化。

 

 

在选择使用一个小值阻性负载时,方程式 (4) 可以将加电/断电毛刺脉冲数量级减少到mV以下级别。这会导致大电流流经输出缓冲器,从而使精度技术规格降级,比如说偏移、增益、线性等。因此,要根据数据表技术规格来选择引脚上的阻性负载。例如,DAC8760数据表规定了负载为1kΩ时的精度参数(图4)。

 

 

图5:DAC8760 加电毛刺脉冲 – RL = 500KΩ

 

 

结论

加电/断电毛刺脉冲对系统十分有害。它们的影响只有在系统设计好、进行测试时才会显现出来。因此,有一点很关键,那就是通过仔细检查组件,并使用这篇文中给出的技巧来设计系统,以尽可能减少这些毛刺脉冲。我们已经讨论了形成这些毛刺脉冲的根本原因,并且提出了一个尽可能减少这些毛刺脉冲的板级解决方案。

关键字:DAC  毛刺 编辑:冀凯 引用地址:该怎么减少高精度DAC中的加电/断电毛刺脉冲

上一篇:减少高精度DAC中的加电/断电毛刺脉冲
下一篇:ZigBee网络协议转换的嵌入式网关设计

推荐阅读最新更新时间:2023-10-12 21:03

高速DAC简化无线设计
  在发射机设计中,插值滤波器可通过将DAC镜像移出带外,来降低数模转换器(DAC)与上变频级之间的模拟滤波要求。   同时,在高速DAC中集成使用数控振荡器(NCO)的精密复杂调制功能,可进行更高中频(IF)信号合成,这样就无需在RF链中配置镜像抑制滤波器,或者可降低对该滤波器的要求。   IF频率进行微调同样可降低生成发射本振(LO)的要求。 利用NCO可满足通信系统对于信道栅或频率步进大小的要求,不必通过发射(TX)本振锁相环(PLL)的分频比吸收该步进大小,否则会导致更多的小数杂散。   线性度和效率   为了帮助实现发射机效率,可利用数字基带处理纠正通信系统中RF/微波放大器、电缆和其他器件的线性缺陷。
[网络通信]
透露世界首款K波段数据转换器EV12DS460A背后的设计秘密
本文将透露世界首款K波段数据转换器EV12DS460A背后的设计秘密,介绍为了提高性能和规避CMOS设计限制而引入的超高速制程。同时本文也将解释,紧凑的单核心数据转换器核心配合仔细斟酌的设计如何让EV12DS460A的性能有突破性提高。最后,您可以看到布线和电路简化的细微差别是设计时应考虑的重要因素。 概述 微波系统设计师一直在追求更高的性能和更高的工作带宽。简化设计和降低功耗、尺寸、重量同样是需考虑的问题。UWB数据转换器能极大地简化多通道传输系统的设计(。多年来,利用上述特性开发的器件不可胜数。但是,没有任何一款器件有最新的数字模拟转换器(DAC) EV12DS460的性能。事实上,这款新型的DAC的带宽能跨越高达微波
[模拟电子]
AKM终于要恢复供货,音频DAC下一波换新指日可待?
2021年对于音频发烧友来说可能不是一个好年,主控和DAC等芯片的缺货不仅拉高了产品价格,也让不少高端音频产品难产。然而2022开年以来终于有了好消息,那就是大火重挫过后的AKM终于要恢复供货了。 AKM 旭化成微电子(AKM)是公认的老牌音频大厂了,自数字音乐发展以来,AKM推出了不少基于Delta-Sigma调制技术的音频芯片,即便其主要面向的是小众的音乐发烧友市场,出货量也已经超过35亿颗,在VelvetSound这一高端音频品牌的支持下,可以说是音频界独树一帜的“日厂之声”。 然而2020年的工厂大火可以说是伤筋动骨,直接导致了一众芯片的停产,这让2021年缺芯的音频市场雪上加霜。然而经历了大火的旭化成微电子终于在今年1月
[嵌入式]
AKM终于要恢复供货,音频<font color='red'>DAC</font>下一波换新指日可待?
DAC输出的多通道温度采集模块的设计
在化工产业,机械加工,工业制造等领域经常要考虑到温度对测量或加工的影响,因此对温度的测量和控制就显得尤为重要。特别在一些环境恶劣、干扰较强的使用场合,温度采集装置的稳定是实现测量与控制的首要环节。本文针对上述背景,设计了通用多通道检测模块。 1 系统结构和工作原理 模块采用单片机ATmega48为控制核心,多路恒流源测温电路通过电子开关CD4051与13位A/D转换器MCP3301相连,通过单片机控制3/8译码器74HC138进行通道选择;模块通过基于Modbus通信协议的RS 485接口与主机通信;并具有一路PWM转DAC电路。模块适用于与PLC等主机连接,各通道实时检测数据保存于各通道的保持寄存器中,当接收到主机读取命令
[测试测量]
带<font color='red'>DAC</font>输出的多通道温度采集模块的设计
DAC0832与89C52单片机连接时控制信号有哪些?作用是什么?
DAC0832与89C52单片机连接时有哪些控制信号?其作用是什么? 答:ILE:数据锁存允许信号,高电平有效。 输入寄存器选择信号,低电平有效。 输入寄存器的“写”选通信号,低电平有效。 DAC寄存器的“写”选通信号,低电平有效。 数据传送信号,低电平有效。
[单片机]
<font color='red'>DAC</font>0832与89C52单片机连接时控制信号有哪些?作用是什么?
采用AD8129/AD8130的DAC缓冲器
差分放大器: AD8129和AD8130差分转单端放大器(图1)用于第一个电路(图2).它们在高频下具有极高的共模抑制性能.AD8129在增益为10或以上时保持稳定,而AD8130则在单位增益下保持稳定.它们的用户可调增益可以由, RF 和 RG.两个电阻的比值来设置.AD8129和AD8130在引脚1和引脚8上具有很高的输入阻抗,不受增益设置的影响.基准电压 (VREF, 引脚4)可以用来设置偏置电压,该偏置电压被乘以与差分输入电压相同的增益. 图1. AD8129/AD8130差动放大器 图2. 采用AD8129/AD8130的DAC缓冲器
[模拟电子]
采用AD8129/AD8130的<font color='red'>DAC</font>缓冲器
cortex_m3_STM32嵌入式学习笔记18之DAC实验
STM32 的 DAC 模块(数字/模拟转换模块)是 12 位数字输入,电压输出型的 DAC。 DAC可以配置为 8 位或 12 位模式,也可以与 DMA 控制器配合使用。 DAC 工作在 12 位模式时,数据可以设置成左对齐或右对齐。 DAC 模块有 2 个输出通道,每个通道都有单独的转换器。在双 DAC 模式下, 2 个通道可以独立地进行转换,也可以同时进行转换并同步地更新 2 个通道的输出。 本节实验,我们将利用按键(或 USMART) 控制 STM32 内部 DAC1来输出电压,通过 ADC1的通道1 采集 DAC的输出电压,在 LCD 模块上面显示 ADC 获取到的电压值以及 DAC 的设定输出电压值等信息。 S
[单片机]
STM32之DAC固定电压输出配置
STM32F103VCT6自带两个12位DAC,DAC的转换速度一直没有查到,网上有人说是1MHZ的频率,那就是1us了。ADC的转换时间在56MHZ工作频率下为1us,在72MHZ工作频率下为1.17us。如果AD和DA有对称关系的话,那么很可能跟ADC的时间相同,刚入手分析的,不见得正确! 由于我此次使用是DA输出电压。STM32的DAC固定电压配置和波形输出配置相似,不同的地方在于它要多调用一个函数:DAC_SoftwareTriggerCmd(DAC_Channel_1,ENABLE);这样才会输出固定的电平。 具体配置如下: void DAC_VOLTAGE_Configuration(void) { D
[单片机]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved