使用模数转换器的数据采集系统设计方案

最新更新时间:2018-05-06来源: 电子设计关键字:滤波器  模数转换器 手机看文章 扫描二维码
随时随地手机看文章

你看没看到过汽车向前行驶,而车的轮子实际上是向后转呢?如果不是在表演高难度特技的话,我打赌你一定在汽车广告中看到过。你想没想过这是为什么呢?


真实的生活如流水般不可中断,而视频摄像头每秒钟只记录了有限数量的画面。每一帧画面可以捕捉到处于不同位置的车轮,而这也取决于在帧与帧之间车轮旋转的圈数,它们也许真的看上去是向后旋转的!这个效果被称为混叠。


使用模数转换器 (ADC) 的数据采集系统会经历同样的现象,原因在于这些系统对一个连续的时间信号进行了不连续的“抓拍”。在这篇博文中,我将简要介绍ADC应用领域中的混叠到底是什么样子的。


什么是混叠?


根据那奎斯特原理,为了在数字域内复制原始信号,ADC必须至少以输入信号最高频率分量的两倍对输入信号进行采样—否则的话,会产生混叠。所需的最小采样率被称为那奎斯特速率。或者反过来看,ADC能够准确转换的最高频信号为采样率的一半,这被称为那奎斯特频率。


我们来看一个示例数据采样系统,在这个示例中,ADC以每秒7个样本 (SPS) 的速率对6Hz输入正弦波进行采样。我们得到的那奎斯特频率为3.5Hz,对于任何一个频率大于3.5Hz的输入信号,会产生原始信号的混叠。图2显示的是时间域内,使用6Hz原始输入,以及其两个混叠的情况:这两个混叠分别为1Hz和8Hz。由于全部3个正弦波在每个采样上相交,所以,以7SPS采样获得的6Hz正弦波看上去与1Hz或8Hz的正弦波没有什么不同!当我们查看输出数据时,混叠使我们无法将想要测量的6Hz 正弦波与它的混叠波形区分开来,并且所需要的信号内容也丢失了。


不过,你怎么能知道6Hz正弦波将会在1Hz和8Hz时出现混叠呢?在频率域内观察混叠会使得这一点变得很明显。当使用ADC进行采样时,输入信号的频率成分,从DC开始,在数倍于采样率的频率上重现。现在,你应该明白术语“折返”为什么经常被用来描述信号的混叠方式了—如果你沿着虚线将图3折叠起来看,这些信号互相之间完美地重叠在一起。


为了准确地测量输入正弦波,采样率必须满足那奎斯特采样标准。在上面的示例中,你需要将采样率至少增加到12SPS。恰恰在12SPS时,6Hz输入将仍然折返至DC,并且会在测量值中增加一个偏移,所以,采样只快了一点点,确保你所需要的信号根本就不会发生混叠。


不过噪声情况是怎样的呢?在整个频率范围内会出现白噪声,毫无疑问,白噪声将从更高频率混叠返回至DC与那奎斯特频率之间的通频带。产生的是一个更高的带内噪声水平,而这会降低信噪比 (SNR) 等重要技术规格的等级。幸运的是,有一个针对此问题的解决方案:那就是抗混叠滤波器。


抗混叠滤波器


大多数ADC之前都会有一个抗混叠滤波器,而这个滤波器与衰减信号(超过了所需带宽)的低通滤波器没有什么不同。如图4所示,一个理想抗混叠滤波器的响应在那奎斯特频率之前是绝对水平的,在这个频率之后,它迅速滚降,以衰减带外频率。在这里,采样率已加倍至14SPS,这将7Hz的那奎斯特频率和原始6Hz输入安全的放置在通频带之内。


设计一款能够实现这种频率响应类型的滤波器可不是一件容易的事,通常需要有源组件。这些额外的组件会大大增加信号链的尺寸、成本和功耗,并且很难达到理想效果。

为了使你能更好地理解上述内容,我将在随后的博文中介绍增量-累加ADC如何大大地简化了抗混叠滤波器的设计要求。此外,我也将提供某些适合你应用需要的抗混叠滤波器设计指南。

关键字:滤波器  模数转换器 编辑:王磊 引用地址:使用模数转换器的数据采集系统设计方案

上一篇:三种电路拓扑对运算放大器DC参数测试
下一篇:低功耗MCU MSP如何能满足楼宇自动化系统设计需求

推荐阅读最新更新时间:2023-10-12 21:04

混合有源电力滤波器的仿真研究
1 引言 电力 电子 产品广泛应用于工业控制领域,并且用户对电能质量要求越来越高,其中最为突出的是 电压 质量和谐波问题。因此,如何提高电压质量、治理谐波就成为输配电技术中最为迫切的问题之一。低成本的无源滤波器PF(Passive Filter)是目前普遍采用的补偿方法,但其滤波效果与系统运行参数密切相关,在特定情况下无源滤波器还可能与系统发生谐振。80年代以来,利用功率开关的有源电力滤波器APF(Active Power Filter)的研究越来越引起人们关注。APF是一种用于动态谐波抑制、无功补偿的新型电力电子装置,但是由于 电源 电压直接加在逆变桥上,其对开关器件电压等级要求较高;当负载谐波 电流
[电源管理]
混合有源电力<font color='red'>滤波器</font>的仿真研究
【STM32H7教程】第46章 STM32H7的ADC应用之DMA方式多通道采样
第1阶段,上电启动阶段: 这部分在第14章进行了详细说明。 第2阶段,进入main函数: 第1步,硬件初始化,主要是MPU,Cache,HAL库,系统时钟,滴答定时器,LED,串口和ADC。 第2步,周期性的打印ADC采集的多通道数据。 46.7 实验例程说明(MDK) 配套例子: V7-024-ADC+DMA的多通道采集 实验目的: 学习ADC + DMA的多通道采集实现。 实验内容: 例子默认用的PLL时钟供ADC使用,大家可以通过bsp_adc.c文件开头宏定义切换到AHB时钟。 采用DMA方式进行多通道采样,采集了PC0, Vbat/4, VrefInt和温度。 每隔500ms
[单片机]
ADC关键性能指标及误区 — 全方位学习模数转换器(ADC)
ADC关键性能指标及误区 由于ADC产品相对于网络产品和服务器需求小很多,用户和集成商在选择产品时对关键指标的理解难免有一些误区,加之部分主流厂商刻意引导,招标规范往往有不少非关键指标作被作为必须符合项。接下来就这些误区和真正的关键指标做一些探讨。 误区1: CPU数量和主频。 目前大部分厂商采用了类似的通用CPU架构,但还是可能采用不同厂家的CPU。即使是同一个厂家,也可能是不同系列。最关键的是CPU数量和主频并不代表性能,除非是同一个厂家的同一个软件。同样,完全相同的硬件配置,不同厂商的架构和系统发挥出来的性能可能相差数倍,正如完全相同的几个人在不同的管理环境下发挥出来的贡献差别会很大。并行计算处理不好,由于CPU
[模拟电子]
数字滤波器滤除电子测量系统中工频及其谐波干扰的研究
摘 要:在电子测量中工频是主要的噪声干扰源之一,若不滤除将大大影响测量精度。而传统的模拟电路滤波器在精度方面无法与数字滤波器相比;另外对多阻带滤波器的设计摸拟电路更是无法实现。本设计用FIR(Finite Impulse Response)数字滤波原理设计了阻带范围分别为48"52 Hz,98"102 Hz,148"152 Hz的三阻带数字滤波器,经仿真实验证明其对电子测量系统中的工频50 Hz及其二次谐波和三次谐波干扰将衰减30 dB。对去噪后的信号进行分析,大大提高了测试系统的精度,整个过程分为多阻带滤波器的数学建模和滤波算法实现,并分析比较了不同窗函数和阶数的变化对滤波性能的影响。   关键词:工频噪声抑制;FIR多阻带数
[应用]
【STM32】HAL库-ADC
12位ADC是一种逐次逼近型模拟数字转换器。它有多达18个通道,可测量16个外部和2个内部信号源。各通道的A/D转换可以单次、连续、扫描或间断模式执行。ADC的结果可以左对齐或右对齐方式存储在16位数据寄存器中。 模拟看门狗特性允许应用程序检测输入电压是否超出用户定义的高/低阀值。 ADC的输入时钟不得超过14MHz ADC开关控制 通过设置ADC_CR2寄存器的ADON位可给ADC上电。当第一次设置ADON位时,它将ADC从断电状态下唤醒。 ADC上电延迟一段时间后(tSTAB),再次设置ADON位时开始进行转换。 tSTAB可查询数据手册 一般来说是1us 通过清除ADON位可以停止转换,并将ADC置
[单片机]
【STM32】HAL库-<font color='red'>ADC</font>
利用DSP实现IIR滤波器的精度扩展
摘要:主要介绍在TMS320C54X DSP上如何实现扩展精度的乘法、IIR滤波器的基本原理和算法实现,以及二阶级联IIR滤波器应用于均衡器的具体编程实现。 关键词:TMS320C54X 扩展精度 IIR滤波器 TMS320C54X(以下简称"C54X)是TI公司于1996年推出的新一代高性能定点DSP。该系列芯片具有很高的性能价格比、体积小、功耗低、功能强,已成为通信、计算机、消费类电子产品等领域的重要器件。数字滤器的设计是数字信号处理领域的一个重要部分。在用定点DSP器件设计数字滤波器时,一个重要的问题就是由于硬件字长精度有限,运算会出现溢出。IIR滤波器可以用较少的阶数获得很高的选择特性,所用的存储单元少、运算次数少,具
[应用]
ADI驱动ADC的最新放大器ADA4939
ADI 最新推出具有业界最佳失真性能及最低功耗的放大器—— ADA4939 ,扩展了其差分放大器产品系列,在驱动通信基础设施、仪器仪表以及其它高速设备中的高分辨率模数转换器( ADC )时,它能提供所需的最大性能。 ADA4939 差分放大器专为驱动当今的 14 bit 和 16 bit 转换器而优化,在 3.3 V 单电源下的功耗低于 120 mW ,在 70 MHz 频率下的无杂散动态范围 (SFDR) 达到 82 dB 。新款差分放大器提供单通道和双通道版本,能驱动高达 16 bit 分辨率的 ADC ,如 ADI 公司的 AD9460 与 AD9461 ,也可以驱动低功耗 14 bit ADC ,如 AD9
[新品]
ADI驱动<font color='red'>ADC</font>的最新放大器ADA4939
基于DSP的FIR数字滤波器的设计与实现
0 引言 数字信号处理现已在通信与信息系统、信号与信息系统、自动控制、需达、军事、航空航天、医疗和家用电器等众多领域得到了广泛的应用。在数字信号处理应用中, 滤波占有十分重要的地位, 如对信号的过滤、检测、预测等, 都要广泛地用到滤波器。IIR数字滤波器的设计保留了一些典型模拟滤波器优良的幅度特性, 但所涉及的滤波器相位特性一般是非线性的, 而FIR滤波器则可在保证幅度特性并满足技术要求的同时, 也很容易做到严格的线性相位特性。 1 基于窗函数法的FIR滤波器设计 1.1 单位冲激响应 首先应根据技术要求确定待求滤波器的单位冲激响应hd (n)。如果给出待求滤波器的频率为Hd (ej), 那么单位取样响应则可用下
[嵌入式]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved