如何手动选择频段以缩短PLL锁定时间

最新更新时间:2018-05-20来源: 贸泽电子设计圈关键字:滤波器  pll 手机看文章 扫描二维码
随时随地手机看文章

你知道吗?

利用手动频段选择,锁定时间可从典型值 4.5 ms 缩短到典型值 360 μs。

本文以高度集成的解调器和频率合成器 ADRF6820 为例,告诉大家如何手动选择频段以缩短PLL锁定时间。

PLL 锁定过程包括两个步骤:

1、通过内部环路自动选择频段(粗调)。在寄存器配 期间,PLL 首先根据内部环路进行切换和配置。随后由一个算法驱动 PLL 找到正确的 VCO 频段。

2、通过外部环路细调。PLL 切换到外部环路。鉴相器和电荷泵配合外部环路滤波器工作,形成一个闭环,确保 PLL 锁定到所需频率。校准大约需要 94,208 个鉴频鉴相器 (PFD) 周期;对于一个30.72 MHz fPFD,这相当 于3.07 ms。

按照上述步骤校准完成后,PLL 的反馈操作使 VCO 锁定于正确的频率。锁定速度取决于非线性周跳行为。PLL总锁定时间包括两个部分:VCO频段校准时间和PLL周跳时间。VCO频段校准时间仅取决于PFD频率;PFD频率越高,锁定时间越短。PLL 周跳时间由所实现的环路带宽决定。当环路带宽比 PFD 频率窄时,小数 N 分频/整 数N 分频频率合成器就会发生周跳。 PFD 输入端的相位误差积累过快,PLL 来不及校正,电荷泵暂时沿错误方向吸入电荷,使锁定时间急剧缩短。如果 PFD 频率与环路带宽的比值提高,周跳也会增加;对于给定 PFD 周期,提高环路带宽会缩短周跳时间。

因此,当使用自动校准模式时,总锁定时间对某些应用来说可能太长。本文提出一种通过手动选择频段来显著缩短锁定时间的方案,步骤如下:

1

按照表 1 所示的寄存器初始化序列使器件上电。默认情况下,芯片以自动频段校准模式工作。根据所需的 LO 频率设置寄存器 0x02、寄存器 0x03 和寄存器0x04。

表1. 寄存器初始化序列

2

读取锁定检测 (LD) 状态位。若 LD 为 1,表明 VCO 已锁定。

3

通过串行外设接口 (SPI) 回读寄存器 0x46 的位 [5:0]。假设其值为A,将系统中所有需要的 LO 频率对应的寄存器值保存到 EEPROM。由此便可确定频率和相关寄存器值的表格(参见表2)。

表2. 查找表

4

为缩短LD时间,将 ADRF6820 置于手动频段选择模式,并用第 3 步收集到的数据手动编程。手动编程步骤如下:

a、将寄存器 0x44 设置为 0x0001:禁用频段选择算法;

b、将寄存器 0x45 的位 7 设为 1,从而将 VCO 频段源设为已保存的频段信息,而不是来自频段计算算法。用第3步记录的寄存器值设置寄存器 0x45 中的位 [6:0];

c、通过寄存器 0x22 的位 [2:0] 选择适当的 VCO 频率范围(参见表3);

表3. VCO频率范围

d、根据所需频率更新寄存器 0x02、寄存器0x03和寄存器 0x04。寄存器 0x02 设置分频器 INT 值,即 VCO 频率 / PFD 的整数部分;寄存器 0x03 设置分频器 FRAC 值,即 (VCO 频率/PFD − INT) × MOD;寄存器 0x04 设置分频器 MOD 值,即 PFD/频率分辨率;

e、监视 LD 以检查频率是否锁定。例如,PFD = 30.72 MHz 且 LO = 1600 MHz。

表4. 手动频段校准寄存器序列

图 1 和图 2 分别显示了自动频段校准模式和手动频段校准模式下的锁定检测时间。图 2中,线 1(锁定检测)上的高电平表示 PLL 已锁定。线 2 (LE) 代表 LE 引脚,是一个触发信号。注意:锁定检测时间必须从低到高读取。

图1. 自动频段校准模式下的锁定时间,用信号源分析仪测试

图2. 手动频段校准模式下的锁定时间,用示波器测试

自动频段校准模式下,锁定时间约为 4.5 ms;手动频段校准模式下,锁定时间约为 360 μs。数据的测量条件为 20 kHz 环路滤波器带宽和 250 μA 电荷泵电流配置。

经过验证,我们可以看到,利用手动频段选择,锁定时间从典型值 4.5 ms 缩短到了典型值 360 μs。但是对于每个频率,建议首先利用自动频段选择确定最佳频段值并予以保存,因为最佳频段值随器件而异,所以须对每个 ADRF6820 执行该程序。VCO 频段无需因为温度变化而更新。

关键字:滤波器  pll 编辑:王磊 引用地址:如何手动选择频段以缩短PLL锁定时间

上一篇:基于AD9854的正交扫频信号源设计
下一篇:自恢复保险丝对比传统保险丝

推荐阅读最新更新时间:2023-10-12 21:05

如何手动选择频段以缩短PLL锁定时间
你知道吗? 利用手动频段选择,锁定时间可从典型值 4.5 ms 缩短到典型值 360 μs。 本文以高度集成的解调器和频率合成器 ADRF6820 为例,告诉大家如何手动选择频段以缩短PLL锁定时间。 PLL 锁定过程包括两个步骤: 1、通过内部环路自动选择频段(粗调)。在寄存器配 期间,PLL 首先根据内部环路进行切换和配置。随后由一个算法驱动 PLL 找到正确的 VCO 频段。 2、通过外部环路细调。PLL 切换到外部环路。鉴相器和电荷泵配合外部环路滤波器工作,形成一个闭环,确保 PLL 锁定到所需频率。校准大约需要 94,208 个鉴频鉴相器 (PFD) 周期;对于一个30.72 MHz fPFD,这相当 于3.07 ms。
[模拟电子]
带有模式抑制电路的Delta-sigma抗混滤波器
用于Delta-sigma数据转换器的抗混滤波器设计方案明显不同于SAR(逐次逼近寄存器)或流水线(高速)转换器的设计方法。拥有SAR或流水线转换器,您即拥有了每次评估一个样本的系统。无论是哪种情况,都可以“抓住”模拟信号,并将其储存于转换器的输入电容阵列。这些转换器评估已存储的信号,并为各个样本提供一个数字表达。对这两款器件,多阶抗混滤波器的目标频率即是该转换器的奈奎斯特频率。    在高采样率(FS,参考1)下,delta-sigma转换器的输入调制器会对输入模拟信号进行多次采样。而后续的Sinc数字滤波器会对一组此类调制器样本进行再次采样,并转换为一个输出的数字表达。从一个调制器的样本串到一个24比特的数字码,这个转换过
[电源管理]
带有模式抑制电路的Delta-sigma抗混<font color='red'>滤波器</font>
采用M51728L的PLL电路
620)this.width=620;">
[单片机]
采用M51728L的<font color='red'>PLL</font>电路
专用于在混合动力汽车/电动汽车中实现高频工作和稳健性的汽车类GaN FET
当前的消费者对于续航里程、充电时间和性价比等问题越来越关注,为了加快电动汽车(EV)的采用,全球的汽车制造商都迫切需要增加电池容量、缩短充电时间,同时确保汽车尺寸、重量和器件成本保持不变。 电动汽车车载充电器(OBC)正经历着飞速的发展,它使消费者可以在家中、公共充电桩或商业网点使用交流电源直接为电池充电。为了提高充电速度,OBC 功率水平已从 3.6kW 增加到了 22kW,但与此同时,OBC 必须安装在现有机械外壳内并且必须始终随车携带,以免影响行驶里程。OBC 功率密度最终将从现在的低于 2kW/L 增加到高于 4kW/L。 开关频率的影响 OBC 本质上是一个开关模式的电源转换器。它主要由变压器、电感器、 滤波器 和
[汽车电子]
专用于在混合动力汽车/电动汽车中实现高频工作和稳健性的汽车类GaN FET
基于MO-OTAS和CCCII电流模式通用滤波器
近些年来,电流模式电路引起了学术界的浓厚兴趣,其中电流控制第二代电流传送器(CCCII)和跨导运算放大器(OTA)作为电流模式信号处理中的基本有源器件,在连续时间滤波器中得到了广泛应用。因而大量有关采用跨导运算放大器(OTA)和电流控制第二代电流传输器(CCCII±)构成的电流模式滤波器的文献不断见诸报道。 跨导运算放大器是一种电压控制的电流源器件,该器件电路结构简单,高频性能好,很适合实现全集成连续时间滤波器。另外,第二代电流控制传输器CCCII除了具有上述各项优点外,尤其适合在高频和高速信号领域中应用。此外,电路中具有本质电阻(Intrinsic Re-sistance)的特点,使得由它设计的电路更具弹性。因而关于OTA与CC
[电源管理]
基于MO-OTAS和CCCII电流模式通用<font color='red'>滤波器</font>
瞬时无功功率理论谐波检测中低通滤波器的应用
   0 引言   随着电力电子技术的发展,电力电子装置带来的谐波问题对电网安全、稳定、经济运行带来了极大影响,人们急需能够在电网中对所有谐波参数进行实时准确的检测与分析。电网谐波由于受非线性、随机性、分布性、非平稳性及复杂性等因素影响,对谐波进行准确实时检测非常重要且并非易事,目前人们正在不断探索更为有效的谐波实时检测方法及其实现技术。   目前,电网谐波检测主要通过谐波电流的检测来实现。谐波检测主要有以下几种方法:(1)采用模拟带通或带阻滤波器检测,(2)基于广义瞬时无功功率的谐波检测法,和瞬时无功功率理论一样,在解决谐波总量实时检测方面很有优势,在谐波实时监测领域有着广泛应用,本文主要是引用该方法进行谐波实时检测
[模拟电子]
系统时钟源的比较及高性能PLL的趋势
  在所有电子系统中,时钟相当于心脏,时钟的性能和稳定性直接决定着整个系统的性能。典型的系统时序时钟信号的产生和分配包含多种功能,如振荡器源、转换至标准逻辑电平的部件以及时钟分配网络。这些功能可以由元器件芯片组或高度集成的单封装来完成,如图1所示。   系统时钟源需要可靠、精确的时序参考,通常所用的就是晶体。本文将比较两种主要的时钟源——晶体振荡器(XO,简称晶振)模块和锁相环(PLL)合成器,并探讨高性能PLL的发展趋势。 图1:安森美半导体提供的完整时钟解决方案。   常见的系统时钟源   现今非常复杂的系统设计可能需要分配多个逻辑标准和多个频率的时钟信号副本。某些板子也可能需要在几个要求零
[模拟电子]
基于脉动阵列的FIR滤波器设计
1 引 言 有限长冲激响应(FIR)滤波器在数字信号处理中是一种基本的处理单元。无限长单位冲激响应(IIR)数字滤波器的优点是可以利用模拟滤波器设计的结果,但其缺点是不具有线性相位性。图像处理以及数据传输都要求信道具有线性相位特性,FIR滤波器可以做成严格的线性相位,避免被处理信号产生相位失真,还可以具有任意的幅度特性。此外,FIR滤波器的单位冲激响应是有限长的,因而滤波器一定是稳定的。 在数字滤波器的研究中,已经提出多种FIR滤波器的设计和实现方法,如并行结构、流水线结构、分布式结构等 。FIR滤波器计算量大,且要求实时实现。如何提高速度以满足信号处理的高效性和实时性一直是人们研究的重点和热点。脉动阵列是一种新型的流
[应用]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved