基于锁相环的频率合成器的设计

最新更新时间:2007-11-28来源: 现代电子技术关键字:滤波  相位  比较  分频 手机看文章 扫描二维码
随时随地手机看文章

随着现代电子技术的发展,具有高稳定性和准确度的频率源已经成为通信、雷达、仪器仪表、高速计算机及导航系统的主要组成部分。高性能的频率源可通过频率合成技术获得。随着大规模集成电路的发展,锁相式频率合成技术占有越来越重要的地位。由一个或几个高稳定度、高准确度的参考频率源通过数字锁相频率合成技术可获得高品质的离散频率源。

1 锁相环频率合成器的原理

1.1 锁相环原理

锁相环(PLL)是构成频率合成器的核心部件。主要由相位比较器(PD)、压控振荡器(VCO)、环路滤波器(LP)和参考频率源组成。

锁相环是一种利用外部输入的参考信号控制环路内部振荡信号反馈控制电路。他的被控制量是相位,被控对象是压控振荡器。如图1所示,如果锁相环路中压控振荡器的输出信号频率发生变化,则输入到相位比较器的信号相位θv(t)和θR(t)必然会不同,使相位比较器输出一个与相位误差成比例的误差电压Vd(t),经环路滤波器输出一个缓慢变化的直流电压Vc(t),来控制压控振荡器输出信号的相位,使输入和输出相位差减小,直到两信号之间的相位差等于常数。此时,压控振荡器的输出信号频率和输入信号频率相等,且环路处于锁定状态。

1.2 锁相环频率合成器原理

如图2所示,锁相环频率合成器是由参考频率源、参考分频器、相位比较器、环路滤波器、压控振荡器、可变分频器构成。参考分频器对参考频率源进行分频,输出信号作为相位比较器参考信号。



可变分频器对压控振荡器的输出信号进行分频,分频之后返回到相位比较器输入端与参考信号进行比较。当环路处于锁定时有f1=f2,因为f1=fr/M,f2=fo/N,所以有fo=Nfr/M。只要改变可变分频器的分频系数N,就可以输出不同频率的信号。

2 基于CD4046的锁相环频率合成器的设计

2.1 集成锁相环CD4046介绍

单片集成锁相环CD4046采用CMOS电路工艺,特点是电源电压范围宽(3~18 V),输入阻抗高(约100 MΩ),动态功耗小。在电源电压VDD=15 V时最高频率可达1.2 MHz,常用在中、低频段。CD4046内部集成了相位比较器Ⅰ、相位比较器Ⅱ、压控振荡器以及线性放大器、源跟随器、整形电路等。

相位比较器Ⅰ采用异或门结构,使用时要求输入信号占空比为50%。当两路输入信号的高低电平相异时,输出信号为高电平,反之,输出信号为低电平。相位比较器Ⅰ的捕捉能力和滤波器有关,选择合适的滤波器可以得到较宽的捕捉范围。

相位比较器Ⅱ由一个信号的上升沿控制,他对输入信号的占空比要求不高,允许输入非对称波形,具有很宽的捕捉范围。相位比较器Ⅱ的输出和两路输入信号的频率高低有关,当14脚的输入信号比3脚的比较信号频率低时,输出为逻辑"0",反之则输出逻辑"1"。如果两信号的频率相同而相位不同,当输人信号的相位滞后于比较信号时,相位比较器Ⅱ输出的为正脉冲,当相位超前时则输出为负脉冲。而当两个输入脉冲的频率和相位均相同时,相位比较器Ⅱ的输出为高阻态。

压控振荡器需要外接电阻R1,R2和电容C1。R1,C1是充放电元件,电阻R2起到频率补偿作用。VCO的振荡频率不仅和R1,R2以及C1的取值有关,还和电源电压有关,电源电压越高振荡频率越高。

CD4046引脚和外围电路图如图3所示。

2.2 设计实例

本设计中参考频率源选用COMS石英晶体多谐振荡器产生2 MHz的矩形脉冲信号,电路如图4所示。

可变分频器由集成四位二进制同步加法计数器74LS161来完成。这里采用4片74LS161通过预置数的方法来实现可变分频。为提高工作速度可采用图5所示接法。利用同步方案最高可实现65 536分频。预制值=65 536-N。经过可变分频后获得的信号是窄脉冲信号,在输出端可利用74LS74对该信号进行二分频,以便获得方波信号,从而满足相位比较器I的占空比的要求。此时实际分频系数变为2N。

参考分频器与可变分频器采用同样的电路,目的在于通过设置不同的分频系数M,以实现不同的频率间隔的需求。

本设计选取无源比例积分滤波器作为环路滤波器,其时间常数r=(R3+R4)C2。电路如图6所示。



2.3 电路的调试

在调试的过程中需注意R1,R2,C1的选取,选取不同的R1,R2,C1并合理设置可变分频系数N,就可获得不同频率范围的输出信号,同时根据所需情况注意选取合适的滤波器,设置不同的前置分频系数即可改变频率间隔。

3 结 语

该电路由于频率范围和频率间隔可根据具体需要进行调节,且输出信号频率具有高稳定性和准确性,可广泛作为离散信号源来使用,也可用于集成。此外,如用单片机对分频器的置数端进行控制,可更加方便地实现频率的调整。

关键字:滤波  相位  比较  分频 编辑: 引用地址:基于锁相环的频率合成器的设计

上一篇:一种对高速脉冲边沿整形、调整的设计方案
下一篇:如何在DDC112上使用外部积分电容器

推荐阅读最新更新时间:2023-10-12 20:13

电磁干扰滤波器的构造原理及其测试方法
随着电子设备、计算机和家用电器的大量涌现与广泛普及,电网干扰正日益严重并形成一种公害,因为这个干扰可导致电子设备无法正常工作。特别是瞬态电磁干扰,其电压幅度高、上升速率快、持续时间短、随机性强、容易对数字电路产生严重干扰,常使人们防不胜防,这已引起国内外电子界在高度重视。 电磁干扰滤波器(EMI FILTER)亦称电源噪声滤波器,是近年来被推广应用的一种组合器件,它能有效的抵制电网噪声,提高电子设备的抗干扰能力系统的可靠性。因此,被广泛应用于智能化温度测控系统、电子测量仪器、计算机机房设备、开关电源等领域。 一、电磁干扰滤波器的构造原理及应用 1、构造原理 2、基本电路及典型应用 二、电磁干扰滤波器的技术
[测试测量]
电磁干扰<font color='red'>滤波</font>器的构造原理及其测试方法
数字滤波器的特点及设计
1、 数字滤波器 的特点 用于工业现场的单片机测控系统在进行数据采集和数据传输过程中,经常会受到各种外界干扰。当干扰严重时,可导致系统的测控精度降低甚至无法正常工作。利用滤波器可以滤除干扰。传统的滤波器亦称模拟滤波器,它是由硬件电路构成的。其主要缺点是:1、受R、L、C元件精度的限制,难于精确的控制工作特性;2、滤波器变通性差;3、在滤除超低频干扰时需采用体积庞大的电感元件。 2、数字滤波器的设计 1)设计步骤
[模拟电子]
数字<font color='red'>滤波</font>器的特点及设计
一种新颖的限流比较器的设计
   1 引言   近年来,LDO(Low Dropout)线性稳压器和DC/DC 变换器等电源管理芯片已广泛应用于便携式电子系统中 。但是,开关稳压器相对线性稳压器降低了平均输入电流,提高了效率 。Step-Down 电源属于DC/DC 变换器中的降压变换器,它的主要缺点是,在轻载时比如手机待机时,静态电流较高,显著降低了电池的使用寿命,所以在低负载条件下,我们通过PFM 限流比较器来控制芯片使之进入Idle 模式,这样就大大延长了电池寿命,提高了芯片的效率。    2 本文采用的DC-DC 降压变换器电路结构   本文采用的DC-DC 降压变换器结构采用同步校正器代替传统的二极管,极大地提高了DC-DC 降压
[模拟电子]
用CPLD实现FIR数字滤波器的设计
    摘 要: 介绍了一种利用ALTERA公司的复杂可编程逻辑器件(CPLD)快速卷积法实现数字滤波器的设计。     关键词: CPLD 数字滤波器 信号处理     当前,无论在军事还是民用方面,对于数字信号处理的实时性、快速性的要求越来越高。可编程逻辑器件(PLD)由于在速度和集成度的飞速提高,越来越多的电子系统采用可编程逻辑器件来实现数字滤波。     Altera公司的FLEX10K是工业界第一个嵌入式的PLD,具有高密度、低成本、低功率等优点。器件的主要结构特点是除主要的逻辑阵列块(LAB)之外,首次采用了嵌入阵列块(EAB)。每个阵列块包含8个逻辑单元(LE)和一
[应用]
数字降噪耳机中自适应滤波器的设计实现
  摘要:随着社会工业生产的不断进步,各种噪声污染越来越严重。目前普遍采用的模拟降噪方法已不能满足要求,未来的研究将朝着以数字信号处理器及相关算法为技术支撑的数字降噪技术发展,其中一个重要应用则为数字降噪耳机的设计。数字降噪耳机设计主要是通过自适应滤波器来实现的。文中采用LMS 算法在MATLAB 中实现了自适应滤波器的设计与实现。在MATLAB 中建立了数字降噪耳机系统模型,并且针对该模型利用MATLAB 语言进行编程及C 语言编程。模型以及程序仿真结果表明此设计实现了对信号中混有的环境噪声进行降噪,并且效果远远高于模拟降噪技术。   1 引言   降噪耳机是降噪技术的一个重要应用。我国的降噪技术研究始于 80 年代初期,
[电源管理]
数字降噪耳机中自适应<font color='red'>滤波</font>器的设计实现
两种采用CAN总线进行通信的系统比较
1 前言    CAN总线是一种有效支持分布式控制或实时控制的串行通信网络,它可实现全分布式多机系统,且无主、从之分;具有传输速度快、自动解决总线竞争、实时性好、可靠性高、纠错能力强等特点,目前已成为一种国际总线标准。由于can总线具有诸多优点,它的应用范围遍及从高速网络到低成本的多线路网络。在自动化电子领域的汽车发动机控制部件、传感器、抗滑系统、工业自动化、建筑物环境控制、机床、电梯控制、医疗设备等领域得到了较为广泛的应用。   sja1000是一种独立的can控制器,主要用于移动目标和一般工业环境中的区域网络控制。它是philips半导体公司pca82c200can控制器(basiccan)的替代产品,而且它增加了
[安防电子]
两种采用CAN总线进行通信的系统<font color='red'>比较</font>
通过TIM输出比较做一个定时器
TIM是定时器模块的简称。TIM的核心是一个16位的自由定时器(TCNT)。有8个完整的16位的捕捉/比较(IC/OC)通道。 模块运行时,16位的自由定时器按照设定的时钟频率在0x0000~0xFFFF之间循环计时。 本例通过MC9S12XS128的TIM模块的输出比较做一个简单的定时器。 以下为本例所用到的寄存器的介绍: TIOS寄存器 TIOS 寄存器用于指定各个通道的功能,即工作于 IC还是 OC方式 当 IOSn=0 时,对应的通道 n 为输入捕捉(1C)通道 当 IOSn=1 时,通道 n为输出比较(OC)通道 OC7M寄存器 OC7 具有特殊地位,它匹配时可以直接改变其他 7 个输出引脚的状态,并
[单片机]
通过TIM输出<font color='red'>比较</font>做一个定时器
基于FPGA的高精度相位测量仪的设计
摘 要:本文介绍了基于FPGA的自带移相信号源的相位测量仪的设计。在系统设计中研究了DDS信号源的FPGA实现方法。经过验证,系统结构简单,运行可靠。 关键词:DDS;FPGA;VHDL;相位测量 引言 随着集成电路的发展,利用大规模集成电路来完成各种高速、高精度电子仪器的设计已经成为一种行之有效的方法。采用这种技术制成的电子仪器电路结构简单、性能可靠、测量精确且易于调试。本文采用Altera CycloneII系列FPGA器件EP2C5,设计了高精度相位测量仪。测量相位差所需的信号源在FPGA内部运用DDS原理生成,然后通过高速时钟脉冲计算两路正弦波过零点之间的距离,最后通过一定的运算电路得到最终相位值,测相精度为1%
[测试测量]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved