全球可编程逻辑解决方案领导厂商赛灵思公司宣布推出用于光学互连论坛(OIF) SERDES成帧器第5级接口(SFI-5)标准的免费硬件验证参考设计和第三方IP。SFI-5接口用于光学传输设备和网络处理系统之间的通信。基于赛灵思65nm Virtex(TM)-5 LX330T FPGA,这一参考设计可加快需要40Gbps载荷速率的有线网络系统的开发,能够为光学交叉连接、光纤光学端接和转发器、40G复用器以及测试设备等系统中使用OC768/STM256和OTN OTU-3 等传输接口的应用提供支持。
该参考设计已经在赛灵思ML525评估平台上完成了硬件验证,并且建立了信号失真、温度、工艺和电压波动等方面的参数,从而可以保证接口是可靠的,完全符合OIF SFI-5标准。采用业界功耗最低的收发器(每对发射器/接收器功耗均小于100mW),这一基于Virtex-5 LXT FPGA的参考设计采用了17个收发器,其中16个用于数据传输,另一个用于校准。
“网络设备正在快速走向40G载荷速率,其中SFI-5为光学收发器提供了芯片至芯片接口。”赛灵思公司平台解决方案高级营销经理Anil Telikepalli说,“对于实现SFI-5物理层以及前向纠错和成帧器等附加逻辑模块来说,Virtex-5 LXT FPGA平台非常理想。经硬件验证的SFI-5参考设计充分利用了业界内置低功耗收发器并唯一进行量产的65nm FPGA器件,在接收器端提供了更富裕的去失真余量,能够在变化的系统情况下持续工作。”
赛灵思联盟计划合作伙伴Avalon Microelectronics公司为40Gbps 应用提供的IP产品可为有线网络设计人员的40G系统设计提供更多基于Virtex-5 LXT FPGA的解决方案。这些40Gbps 应用IP产品包括符合SxI-5的SFI-5 物理层内核、40G SONET-768/SDH-256内核(支持POS)以及43G OTU-3(支持 G.709 FEC 或其它增强FEC)。
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
推荐阅读
系统的设计风险。下面具体介绍这种基于CPLD技术的看门狗电路的设计。 2 工作原理 CPLD是英文Complex Programmable LogICDevice的缩写,中文名称为复杂可编程逻辑器件,因其具有工作效率高、内部延时小、可预测延时等特点,而被广泛应用于计数器、逻辑电路、控制电路和复杂的状态机等功能的实现,而看门狗电路的核心就是一个计数定时电路,所以,利用CPLD特点将能很好地实现看门狗电路的功能。看门狗电路的原理框图如图1所示。它在结构上可分为分频电路、计数定时电路和复位电路三大部分,其工作方式是将一个32768Hz的方波时钟输入分频电路,分频后
发表于 2018-03-04
致力于在功耗、安全、可靠性和性能方面提供差异化半导体技术方案的领先供应商美高森美公司宣布提供全新成本优化PolarFire™ 现场可编程逻辑器件(FPGA) 产品系列,在中等密度范围FPGA器件中具备了业界最低功耗、 12.7 Gbps串化/解串 (SerDes)收发器,以及领先的安全性和可靠性。该 FPGA产品系列适合广泛的应用范围,涵盖有线 接入 网络和 蜂窝基础设施、国防 和 商用航空 市场,以及包括工业 自动化和物联网 (IoT)市场的工业 4.0应用。 “我们新的FPGA产品系列改变了市场对于传统中等规模FPGA器件的认知。”美高森美副总裁兼业务部经理Bruce Weyer表示:“非易失性FPGA器件首次具备了全部已知
发表于 2018-02-01
ISO26262 规定的汽车安全完整性水平。· 接口 – 必须能够连接多种传感器、驱动器与其他制动器。· 功率效率 – 必须在有限的功耗预算内高效运行。· 软件定义 – 具备高灵活性以适应多种市场中的不同标准与条件。为应对这些挑战,汽车电子系统开发人员正在部署片上异构系统 (SoC) 器件。异构器件将一个处理单元(通常为多核)与一个或多个异构协同处理器(例如 GPU、DSP 或可编程逻辑)相结合。将处理单元与可编程逻辑相结合可构成紧密集成型系统,以便利用可编程逻辑的固有并行特性。该特性支持使用可编程逻辑 (PL) 实现高性能算法和接口连接,同时由处理系统实现更高级的决策制定、通信与系统管理功能。完成结合后,便可使可编程逻辑分担处理任务
发表于 2018-02-01
间歇的支持,DCI 互连盒架构需要能够适应部署功能要求,同时根据技术与标准变化实现简单演进。图 1 - DCI 互连盒情景图。要想实现对标准的适应性并为演进发展提供支持,就需要可支持多种数字相干光学 (DCO) 线路侧接口的架构。越来越多地将 DCO 格式部署为可插拔格式,并且能够支持不同厂商线路侧接口的特性实现了最大的灵活性。客户侧接口则需要支持 10GE 至 400GE 的以太网速率,以及像 FlexE 的更新标准。要将客户侧与线路侧进行连接,所需的解决方案不仅要提供接口功能,还要能实现应用所需的安全解决方案。诸如赛灵思 UltraScale+™ FPGA 的可编程逻辑可为 DCI 互连盒设计人员提供多种优势。可编程逻辑 IO
发表于 2018-02-01
可编程逻辑(PLD)是由一种通用的集成电路产生的,逻辑功能按照用户对器件编程来确定,用户可以自行编程把数字系统集成在PLD中。经过多年的发展,可编程逻辑器件由70年代的可编程逻辑阵列器件 (PLD) 发展到目前的拥有数千万门的现场可编程阵列逻辑 (FPGA),随着人工智能研究的火热发展,FPGA的并行性已经在一些实时性很高的神经网络计算任务中得到应用。由于在FPGA上实现浮点数会耗费很多硬件资源,而定点数虽然精度有限,但是对于不同应用通过选择合适的字长精度仍可以保证收敛,且速度要比浮点数表示更快而且资源耗费更少,已经使其成为嵌入式AI和机器学习应用程序的理想选择。最新的证明点是英国伯明翰大学电子电气和系统工程系的Yufeng
发表于 2018-02-01
百分比的增长?” 这个问题恐怕可编程逻辑公司的CEO问了10几年了。大多数人给出的答案是因为成本、功耗以及在一个die上可编程晶体管对可用晶体管的高比例。 2008年ASIC市场容量为230亿美元,尽管设计型初创公司在减少,这个市场仍在保持增长。相反,可编程市场当年为40亿美元,当时的预期是在2011年达到50亿美元,然而却从未实现过。2010年FPGA市场仍为40亿美元。 回到2008年,Gavrielov坚称,可编程逻辑的市场机会有140亿美元。他看到的机会是FPGA的采用中出现了结构性的变化。 “事实上我们正处在一个拐点,因为可编程解决方案是技术驱动而不是由客户需求定义,”Gavrielov称,“用户在有限的应用像是外设
发表于 2017-12-22