美高森美提供全新成本优化PolarFire现场可编程逻辑器件产品

发布者:EternalBliss最新更新时间:2018-02-01 来源: 21IC中国电子网关键字:美高森美  FPGA 手机看文章 扫描二维码
随时随地手机看文章

致力于在功耗、安全、可靠性和性能方面提供差异化半导体技术方案的领先供应商美高森美公司宣布提供全新成本优化PolarFire™ 现场可编程逻辑器件(FPGA) 产品系列,在中等密度范围FPGA器件中具备了业界最低功耗、 12.7 Gbps串化/解串 (SerDes)收发器,以及领先的安全性和可靠性。该 FPGA产品系列适合广泛的应用范围,涵盖有线 接入 网络和 蜂窝基础设施、国防 和 商用航空 市场,以及包括工业 自动化和物联网 (IoT)市场的工业 4.0应用。


 

“我们新的FPGA产品系列改变了市场对于传统中等规模FPGA器件的认知。”美高森美副总裁兼业务部经理Bruce Weyer表示:“非易失性FPGA器件首次具备了全部已知好处,其明确的功耗和成本优势超越了带有10 Gpbs收发器的SRAM FPGA器件,从而提供了必要的差异性,在满足客户不断变化的需求的同时填补了市场空白。”


 

通过PolarFire FPGA器件,美高森美公司FPGA器件潜在市场扩大至超过25亿美元的规模,同时涵盖低端和中阶FPGA市场区间,此外,新产品系列的创新特性支持美高森美在通信基础设施市场实现持续增长。


现今的蜂窝基础设施和有线接入网络正在面对快速转型,一方面必须为客户提供兆兆字节 (terabytes) 的高价值内容,同时降低运营和资产支出花费,以及减少其热消耗和碳排放。美高森美的PolarFire FPGA器件提供最低功耗的10Gbps端口,为日益增多的聚合业务提供了高成本效益的带宽处理能力。全新FPGA系列还可以应对市场日益增多的现实网络安全威胁问题,以及基于深亚微米SRAM的FPGA器件的配置内存所面临的单事件翻转(SEU)相关的可靠性问题。


新器件适合多个通信市场应用领域,包括有线接入、网络边缘、城域 (1至40G);无线异构网络、无线回程、智能光学模块和视频广播。这些器件也非常适合国防和航空航天市场应用,比如加密和信任根、安全无线通信、雷达和电子战(EW)、飞机网络、推进和控制。PolarFire FPGA器件适合的工业市场应用包括流程控制和自动化、机器视觉处理和分析、可编程逻辑控制器、工业网络,以及视频和图像处理。


“PolarFire FPGA器件可让客户毋须购买具有较高功率且成本较高的FPGA器件来获得许多中等带宽应用所需的12.7G收发器性能,同时扩大了公司超低功耗、高可靠性和高安全性产品优势。”美高森美SoC产品部营销总监Shakeel Peera表示:“通过结合高成本效益PolarFire FPGA和美高森美广泛的专用标准产品(ASSP)组合,可以实现定时、语音处理、存储、光传输网络 (OTN)交换和运输领域的端至端解决方案,以及多个市场领域的功率管理。”


美高森美通过早期使用计划 (Early Access Program) 与精选客户密切合作,已经有项目开始采用PolarFire产品系列。


“除了开发先进的视频压缩、通信、测试和测量、网络和消费产品之外,A2e Technologies还为美高森美客户群提供相关的知识产权(IP)和设计服务。”A2e Technologies首席技术官Allen Vexler表示:“美高森美提供的FPGA具有高的信号处理性能和输入/输出(I/O)特性,及很低的功率消耗,这预期改变了我们开发用于监控、无人机和DVR等流媒体视频产品的思路,它开辟了一系列全新的可能性。”


主要特性和优势


通过与Silicon Creations合作,美高森美研制出了全面优化的12.7 Gbps收发器,尺寸小并且低功耗,从而将10 Gbps的总体功耗降低至90 mW以下。PolarFire器件具有同级最低的静态功耗, 例如100K逻辑单元(LE)器件为25mW;零浪涌电流;独特的Flash*Freeze模式,在25度下 130 mW的待机功耗为同级最佳。对于相同的应用,其总功耗比竞争性FPGA器件降低多达50%。


美高森美还为客户提供分析功耗的功率估算器。在实施方案之后,客户还可以使用SmartPower Analyzer分析整个设计的功耗。


这个FPGA系列还具备配置单元的SEU先天免疫能力,提供业界最佳可靠性 。其它增强可靠性的特性包括:内置单错校正和双错检测(SECDED)、大型静态随机存取存储器(LSRAM)的交叉存取,以及针对安全关键性设计的系统控制器暂停模式。


通过充分利用美高森美在 安全性方面的专有技术,PolarFire FPGA器件提供具有Cryptography Research Incorporated (CRI) 专利的差分功率分析 (DPA) 位流保护功能、集成了物理不可克隆功能(PUF)、安全的56 KB嵌入式非易失性存储器(eNVM)、内置篡改检测器和对策、真正的随机数发生器、集成了Athena TeraFire EXP5200B Crypto协处理器(Suite B功能),以及 CRI的DPA应对策略的授权许可。


PolarFire器件的成本优化架构使用28纳米工艺,在标准的互补金属氧化物半导体(CMOS)上使用了Silicon-Oxide-NItride-Oxide-Silicon (SONOS)非易失性工艺技术。该器件系列还集成了针对12.7 Gbps性能优化的收发器,具有较小尺寸和最低功耗,集成式I/O速率变换逻辑支持双数据速率(DDR)内存和低电压差分信号(LVDS),高性能安全类IP ,以及业界唯一在低成本中等密度范围FPGA器件上具有时钟和数据恢复(CDR)功能的1.6 Gbps I/O。

软件和 IP


美高森美 Libero SoC 设计套件 提供了全面并且易于学习使用和采纳的开发工具,用于其成本优化PolarFire FPGA器件的设计,提高了生产率。这款套件包含完整的设计流程,包括Synopsys Synplify Pro 综合和Mentor Graphics ModelSim Pro 混合语言仿真,带有同级最佳约束管理,以及美高森美差异化的调试套件SmartDebug。1G 以太网、10G 以太网、JESD204B、DDR 内存接口、AXI4 互联IP以及其它流行IP已经可以在PolarFire器件上部署。


PolarFire器件其它主要特性


•内置支持数千兆位以及多种协议的收发器,提供从250 Mbps至12.7 Gbps的高速串行连接功能


•最多481K逻辑单元,逻辑单元由四输入查找表(LUT) 和可拆分的D类触发器组成。


•最高 33 MB RAM


•最高1480 个18 x 18 乘法累加模块,集成预加器。


•集成双PCIe硬核,用于最高x4的Gen2终端 (EP) 和根端口(RP) 模式


•高速 I/O (HSIO) 支持高达1600 Mbps DDR4、1333 Mbps DDR3L和 1333 Mbps LPDDR3/DDR3 存储器,带有集成式 I/O 速率变换器


•通用 I/O (GPIO) 支3.3 V、内置用于串行千兆以太网 (SGMII)的时钟和数据恢复 (CDR)功能, 集成式I/O速率变换逻辑支持1067 Mbps DDR3 和 1600 Mbps 低电压差分信号(LVDS) 。

关键字:美高森美  FPGA 引用地址:美高森美提供全新成本优化PolarFire现场可编程逻辑器件产品

上一篇:使用系统优化编译器加速汽车电子产品设计
下一篇:比特币挖矿机一机难求,卖矿机成华强北最赚钱生意

推荐阅读最新更新时间:2024-05-03 02:24

莱迪思最新推出iCE40 Ultra产品系列
加速移动设备的“杀手级”功能定制。 集成了各种关键功能IP可以实现深受市场亲睐的功能,拥有最小封装尺寸并且降低了75%的功耗。 美国俄勒冈州希尔斯波罗市 — 2014年7月15日 — 莱迪思半导体公司(NASDAQ: LSCC)——超低功耗、小尺寸、客制化解决方案的FPGA市场领导者,今日宣布推出iCE40 Ultra™产品系列,独家集成了红外遥控、条形码、触控、用户识别、计步器等新兴功能以及可供定制的极大灵活性,使消费类移动电子设备制造商能够快速实现体现产品差异化的“杀手级”功能。 相比竞争对手的解决方案,iCE40 Ultra FPGA在提供5倍更多功能的同时减小了30%的尺寸。并且相比以前的器件,功耗降
[嵌入式]
盘点2017年半导体产业态势:竞争加剧,中国力量崛起
  从主要半导体公司公布的第三季度财报预期来看,2017年无疑将成为丰收的一年,各分析机构也纷纷上调增长预期,普遍认为2017年全球半导体产业增长率至少在15%以上,这将是自2010年以后最好的年景。“全球半导体产业竞争加剧,中国半导体产业自主可控力量正在崛起。”中国半导体行业协会信息部主任任振川在IC China新闻发布会发言中指出,“我们希望通过年度盛会IC China能推进中国半导体自主可控的崛起,以及加强与国际市场的开放融合。”下面就随半导体小编一起来了解一下相关内容吧。    宏观2017年全球半导体产业三大趋势   供应紧张   存储器价格狂飙,是2017年全球半导体能取得两位数增长的关键。自2016年7月至20
[半导体设计/制造]
关于JESD204B转换器与FPGA匹配的设计关键点
  随着更多的模数转换器(ADC)和数模转换器(DAC)支持最新的JESD204B串行接口标准,出现了FPGA与这些模拟产品的最佳接口方式问题。FPGA供应商多年来一直支持千兆串行/解串(SERDES)收发器。然而在过去,大多数ADC和DAC不能通过这些高速串行接口进行配置,就是说FPGA与转换器无法与任何常用标准接口,利用高串行-解串(SERDES)带宽。   JESD204B接口针对支持更高速转换器不断增长的带宽需求而开发,以填补该空白。作为第三代串行数据链路标准,JESD204B提供更高的最大通道速率(每通道高达12.5 Gbps),支持确定延迟和谐波帧时钟。该接口借助兼容开放市场FPGA解决方案且可扩展的高性能转换器,可轻
[电源管理]
关于JESD204B转换器与<font color='red'>FPGA</font>匹配的设计关键点
FPGA构建PCI Express端点器件的最佳平台
PCI Express 是一种使用时钟数据恢复(CDR)技术的高速串行I/O互连机制。PCI Express Gen1规范规定的线速率为每通道2.5Gbps,可以让您建立具备单通道(x1)链路2Gbps(经8B/10B编码)直至32通道64Gbps吞吐量的应用。这样,就能在保持或改进吞吐量的同时,显著减少引脚数量。另外,还可以减小PCB的尺寸、降低迹线和层的数量并简化布局和设计。引脚数量减少,也就意味着噪声和电磁干扰(EMI)降低。CDR消除了宽并行总线中普遍存在的时钟-数据歪斜问题,简化了互连实现。 PCI Express互连架构主要针对基于台式/膝上(PC)的系统。但就像PCI一样,PCI Express也很快转移到其他系统
[测试测量]
用<font color='red'>FPGA</font>构建PCI Express端点器件的最佳平台
赛灵思FPGA和SoC加速OEM厂商产品开发
    随着内容文件化趋势的加强,广播公司正加速向全面基于IP(互联网协议)的基础设施转型,以充分发挥低成本IP网络的优势。与此同时,广播公司也在努力满足消费者不断提高的需求——要求在任何设备上通过屏幕就能欣赏到画质更高的视频。但是,广播公司在转型过程中对采购必要的设备非常谨慎,担心采购来的设备很快会因为不断快速变化的市场而过时,此外还要考虑到IP视频传输等新标准、新规范尚未最终定型的问题。这个问题已经足够让广播公司头疼的了,此外广播设备OEM厂商更是进退维谷,面临着巨大的压力,不得不加速新型解决方案的开发,从而帮助广播公司轻松应对未来标准和规范的变化。 为了帮助广播公司和广播设备OEM厂商应对各自的挑战,赛灵思通过提供现场可
[嵌入式]
自动驾驶主流芯片:GPU、FPGA、ASIC
当前主流的 AI 芯片 主要分为三类, GPU 、 FPGA 、 ASIC 。GPU、FPGA均是前期较为成熟的芯片架构,属于通用型芯片。ASIC属于为AI特定场景定制的芯片。行业内已经确认 CPU 不适用于AI计算,但是在AI应用领域也是必不可少。 GPU方案 GPU与CPU的架构对比 CPU遵循的是冯·诺依曼架构,其核心是存储程序/数据、串行顺序执行。因此CPU的架构中需要大量的空间去放置存储单元(Cache)和控制单元(Control),相比之下计算单元(ALU)只占据了很小的一部分,所以CPU在进行大规模并行计 算方面受到限制,相对而言更擅长于处理逻辑控制。 GPU(GraphicsProcessing
[汽车电子]
自动驾驶主流芯片:GPU、<font color='red'>FPGA</font>、ASIC
基于FPGA的NAND Flash ECC校验
 移动产品应用领域,NANDFlash设备已成为人们解决高密度固态存储的专用方法。信息技术的飞速发展,人们对信息的需求量也越来越大。因此,大量数据在系统内部以及网络之间存储和传递时,对数据进行检测并更正可能出现的错误尤为重要。纠错码ECC(ErrorCorrect-ionCode)满足这一需求,其被称为ECC校验,是一种常用于NANDFlash读写控制器的校验编码。   ECC校验负责检测错误、维护ECC信息、更正由原数值改变了的单比特错误。所有ECC的操作处理都可由一个ECC模块来控制,其作为一种简单地存储一映射接口,放置在NAND器件和处理器接口之间。该模块一般包含Hamming编码产生模块和出错位置模块,分别用于产生EC
[嵌入式]
基于<font color='red'>FPGA</font>的NAND Flash ECC校验
HD、动态背光控制和图像处理是未来DTV三大重点发展方向
进入2008年, 数字电视 ( DTV )在中国市场的普及步伐将日趋加快。相比模拟电视,数字电视的系统集成度、数据处理的复杂度都要更高,而且还具有多功能的特点,因而设计难度更大,芯片供应商和整机制造商也面临着更多挑战。从目前来看,其主要的技术发展趋势集中在以下几个方面:高清( HD )格式、动态背光功耗控制、大屏幕、互联性、增强图像质量以及提供更多功能。 HD、大屏幕、增强图像质量和互连性成主流趋势 意法半导体大中国区数字电视事业部高级经理Rodrigo Cordero表示,“未来数字电视的技术发展方向应是提高图像质量和不断增加功能。”他解释道,图像质量的提升将主要体现在数据处理技术(运动估计和补偿、数字降噪、抖动消
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved