飞利浦电子公司宣布其0.18微米CMOS嵌入式闪存/EEPROM技术现已完全符合Grade-1汽车电子应用的需求,而其先进的0.14微米嵌入式闪存/EEPROM已开始在位于荷兰奈梅亨市的晶圆厂进行量产,这也是飞利浦第二家符合这一工艺生产要求的工厂。这两项最新的发展是飞利浦产品发展规划中的重要里程碑,表明公司独特的低功耗闪存/EEPROM技术已扩展到90纳米CMOS甚至更先进的水平。
嵌入式闪存和EEPROM存储器已成为当今许多片上系统解决方案的一个重要组成部分。它不但提供了在生产线上用不同的软件对这些芯片进行编程或进行现场软件升级的能力,还实现了对重要的本地数据例如PIN密码或地址簿信息的存储,并且可以在设备断电的时候保留这些数据。典型的应用包括手机、电视机、MP3播放器和智能卡、以及电线驱动的汽车电子系统。
飞利浦半导体嵌入式存储器技术战略规划经理Frans List表示:“新的以及已经问世的片上系统解决方案所具有的向更先进的处理工艺发展的能力不应该因为缺乏合适的嵌入式存储器选择而受到阻碍。通过开发为嵌入到高性能CMOS工艺而优化的低功耗非易失性技术,我们有信心我们的闪存和EEPROM解决方案能够在未来至少两代CMOS处理技术中具有竞争力。”
Gartner Dataquest半导体研究副总裁Mike Williams表示:“对于下一代汽车电子应用而言,大量的市场将要求整体价格的降低和体积的减小,从而通过OEM模式来实现产品提升。飞利浦为嵌入式闪存和EEPROM开发的工艺技术结合了低功耗和可扩展性,使得客户能够简化下一代设计平台并取得显著的成本效益。”
技术细节
不同于绝大多数竞争对手的非易失性存储器技术采用沟道热电子(CHE)注入进行存储器单元编程以及富雷一诺特海姆式进行隧穿及擦除,飞利浦的闪存/EEPROM技术在编程和擦除方面都采用了富雷一诺特海姆式隧穿。其存储器单元低功耗的结果是飞利浦0.18微米闪存能够完全符合Grade-1(125℃环境温度)要求的原因之一。这使得这一工艺适用于实现飞利浦正在为汽车电子应用(例如支持FlexRay的电线驱动的系统)开发的强大的基于ARM的微控制器。低功耗也是EEPROM技术高度适用于智能卡的原因,尤其是那些非接触智能卡,它们需要从RF域获取操作能源来进行卡到读卡器以及读卡器到卡的通信。在这些应用中,超低功耗是一个非常重要的设计要求。
飞利浦的0.14微米闪存/EEPROM现已在飞利浦设于奈梅亨的晶圆厂开始量产并用于包括飞利浦UOCIII超级单片(Ultimate One Chip)电视在内的应用中,它为设计者开发了一个设计环境使得他们能够将可扩展和不可扩展的IP集成到同一个芯片上。这一结果解决了不同IP块(例如:闪存/EEPROM、模拟、SRAM和I/O块)可扩展性不同的问题。由此,设计者有了一个转向同0.13微米CMOS相比更具成本优势的工艺,不需要承担完全重新设计的风险,并且没有额外的铜线互连、193纳米平板刻法和300纳米晶圆处理的工艺复杂问题。还有一个优势是标称供应电压维持在1.8伏。它不必像在标准0.13微米技术中那样降到1.2伏特。因此,产品系列可以很容易得到扩充,而不必在产品规范中对供应电压进行变动。
对于那些希望从可再编程代码转向固定代码的客户,飞利浦提供了一个“闪存到ROM”的转换服务。这一服务也正处于实现符合0.14微米工艺汽车电子应用要求的过程中。飞利浦还开发了一个16K字节的EEPROM块,用于它的IP黄页(IP Yellow Page)和Nx-Builder片上系统设计流程。这一存储器块能够同闪存一起使用,从而增加字节写功能。
关键字:CMOS 嵌入式闪存 EEP
编辑: 引用地址:飞利浦为嵌入式闪存和EEPROM开拓汽车电子应用
推荐阅读最新更新时间:2023-10-11 15:56
以CMOS技术实现的微型化毫米波传感器
大多数商用雷达系统,特别是高级驾驶员辅助系统 (ADAS) 中的雷达系统,均基于锗硅(SiGe)技术。目前的高端车辆都有一个多芯片SiGe雷达系统。虽然基于SiGe技术的77GHz汽车雷达系统满足自适应巡航控制时的高速度要求,但它们体积过大、过于笨重,占用了大量电路板空间。 随着车辆中雷达传感器数量的不断攀升,目前车辆中至少有10个雷达传感器(前置、后置和车角),空间上的限制就要求每个传感器必须体积更小、功耗更低,并且性价比更高。某些正处于开发阶段的现有雷达系统将促使发射器、接收器、时钟和基带功能集成在一个单芯片内,而这将把前端芯片的数量从4个减少到1个,不过这只适用于雷达前端。 通过充分利用互补金属氧化物半导体(CMOS
[物联网]
FLIR CMOS 机器视觉摄像头使数字荧光显微镜变得经济实惠
FLIR CMOS 机器视觉摄像头使数字荧光显微镜变得经济实惠 Zaber Technologies 设计和制造经济实惠、集成且易于使用的精确定位和运动控制设备,适用于光子学和光学、生命科学、显微镜和工业自动化领域的应用。其 MVR 电动倒置显微镜是一种可连续使用,且经济实惠的显微镜,降低了自动显微成像的进入壁垒,为研究人员节省了时间和金钱。 降低壁垒 Zaber 之所以能开发出经济实惠但性能强大的显微镜,方法之一是显著简化光程。通过取消两个目镜筒,仅靠 FLIR Blackfly USB3 摄像头进行图像的观察和捕获,视觉系统设计人员得以取消显微镜中常见的多个精密棱镜、透镜和可变光圈。这种方法可以节省成本,提高
[传感器]
艾迈斯欧司朗发布业界领先的50万像素全局快门CMOS图像传感器
艾迈斯欧司朗发布业界领先的50万像素全局快门CMOS图像传感器,为可穿戴和移动设备节省空间、降低系统功耗 • 紧凑型Mira050对可见光和近红外光具有高度灵敏; • 具有业界领先的低功耗和高灵敏度,所需照明光线少,延长电池续航时间; • 帮助智能眼镜、VR头显和其他快速增长的消费电子应用提高量子效率,节省电量。 中国 上海,2023年1月11日——全球领先的光学解决方案供应商艾迈斯欧司朗宣布,发布最新全局快门CMOS图像传感器Mira050(2.3mm×2.8mm,50万像素),进一步扩展了紧凑型、高灵敏度的Mira系列全局快门CMOS图像传感器产品组合。 Mira050 对可见光和近红外(NIR)光具
[传感器]
基于CMOS摄像头和平行激光束测距系统设计
监测对象的当前空间位置是最基本的信息之一,往往可以借助传感器来获得,其实质可以理解为对监测位置空间距离的测量。有关距离的测量方法有很多,在航空航天领域,传统的接触式传感器由于受体积、质量、安装条件以及结构等因素限制逐渐被非接触测量方式所取代。其中,基于数字图像的测量方法由于具有速度快、信息量丰富、对被测对象的影响小等特点而受到广泛的关注。利用摄像头随着距离增加物体图像越小的原理,采集目标图像信息,并进行数据处理,从而获得目标点的距离。
1 非接触测距系统简介
现代的非接触式测距一般分为:1)超声波测距;2)红外测距;3)激光测距。而超声波测距和红外测距一般测量距离较近并且误差较大,方向性差,抗干扰能力不强,并且超声波测
[嵌入式]
一种带有软启动的精密CMOS带隙基准设计
0 引 言
带隙基准是所有基准电压中最受欢迎的一种,由于其具有与电源电压、工艺、温度变化几乎无关的突出优点,所以被广泛地应用于高精度的比较器、A/D或D/A转换器、LDO稳压器以及其他许多模拟集成电路中。带隙基准的主要作用是在集成电路中提供稳定的参考电压或参考电流,这就要求基准对电源电压的变化和温度的变化不敏感。
本文结合工程实际的要求设计了一款具有低噪声、高精度且可快速启动的CMOS带隙基准源。采用UMC公司的0.6μm 2P2M标准CMOS工艺模型库进行仿真,HSPICE的仿真结果表明该基准在温度特性、电源抑制比、功耗和启动时间方面有着良好的性能。
1 带隙基准的基本原理
带隙基准的基本原理是根据硅材料
[模拟电子]
CMOS线性敏感器阵列
TAOS公司的CMOS线性阵列除对光强信号比较敏感外,还可给出空间信息。这些器件中的线形光电二极管阵列的每个光电二极管均可敏感入射光,其输出为与积分时间和入射光强成正比的模拟或数字电压信号。该线性阵列器具有200、300和400DPI(每英寸的点数)三种类型,像素数从64~1280点,各型号的主要参数如表1所列。
TXL20X系列的点密度为200DPI,像元尺寸为120μm(高)×70μm(宽),像间距是125μm。为了简化操作,该器件只需串行输入(SI)信号和时钟(CLK)信号即可正常工作,它采用5V电源供电,其
[应用]
亚微米CMOS电路中VDD-VSSESD保护结构设计(一)
1 引言
ESD(Electric Static Discharge)保护结构的有效设计是CMOS集成电路可靠性设计的重要任务之一,其ESD结构与工艺技术、特征尺寸密切相关,随着IC工艺技术的进一步发展,特征尺寸越来越小,管子的栅氧层厚度越来越薄,芯片的面积规模越来越大,而外围的使用环境并未改变,因此ESD的失效问题面临越来越严峻的考验,在亚微米CMOS IC中,通常做LDD(Lightly-Doped Drain)注入,在深亚微米超大规模CMOS IC设计中,通常有Silicide 或Salicide技术,这些技术的使用有助于提高电路的速度、集成度、可靠性等,但这些技术对电路的抗ESD性能极为不利,降低了ESD可靠度。在亚
[模拟电子]
MCU 中输入/输出口的使用
简介:
在HT49C30-1/HT49R30A-1 中有8 个双向的输入/输出口(PA 口,8 位),6 个输入口(PB 口);HT49C50-1/HT49R50A-1 中有12 个双向的输入/输出口(PA 口,8 位;PC 口,4 位),8 个输入口(PB 口);HT49C70-1/HT49R70A-1 中有16 个双向的输入/输出口(PA 口,8 位;PC 口,8 位),8 个输入口(PB 口)PA、PB、PC 分别对应RAM 中地址 、 、 。掩膜时可选择PA、PC 口的结构(NMOS 或CMOS),及该口是否具有上拉电阻。 若PA、PC 口结构NMOS 时,在读取数据之前,必须向相关位写“1”以关闭场效应管
[应用]