Open-Silicon授权使用MIPS32 24Kc Pro内核及Virage Logic内核优化IP 套件

最新更新时间:2006-11-22来源: 电子工程世界关键字:ASIC  处理器  SoC 手机看文章 扫描二维码
随时随地手机看文章

  集 MIPS处理器的性能、灵活性及节省成本优势与一体的成功业务模式服务于不断扩大的客户群

  为数字消费、网络、个人娱乐、通信和商业应用提供业界标准处理器架构及内核的领先供应商 MIPS 科技(纳斯达克交易代码:MIPS)21日宣布 Open-Silicon 选择 MIPS32 24Kc Pro 处理器内核支持其针对复杂系统级芯片(SoC)的先进定制 ASIC 解决方案。Open-Silicon 开发了一套针对 ASIC 设计师的简化 IP 筛选和集成的业务模式。
  
  Open-Silicon 同时授权使用 90 纳米(nm)内核优化 IP 套件,该产品是由 MIPS 科技和 Virage Logic 联合开发的。该套件由 Virage Logic的面积、速度和功耗(ASAP)Memory及ASAP Logic 高速(HS)IP 组成,有助于 MIPS 科技用户充分发挥 MIPS32 处理器性能的 IP。
  
  MIPS 科技和 Virage Logic 是 OpenMODEL 的重要组成部分,Open-Silicon 是取代传统 ASIC 开发工艺的方法。为了最大限度地降低风险、成本和提高最终产品的集成度,OpenMODEL 为客户提供了合格的处理器 IP、制造商、测试及封装提供商,帮助他们在每个开发阶段都可以作出明智的选择。Open-Silicon 的设计方法可利用极低的成本生产可靠和可预测的 ASIC。
  
  Open-Silicon 工程副总裁 Satya Gupta 博士表示:“我们独树一帜的商业战略获得了成功,因为我们的客户知道他们可以有机会使用满足甚至超越其要求的最先进的、极具资格的知识产权。我们非常高兴将 MIPS 科技和 Virage Logic 这两个行业领先公司的专长增加到我们的产品中,这将极大地加快我们解决方案合作伙伴的增长速度。”
  
  MIPS 科技销售副总裁 Brad Holtzinger 表示:“Open-Silicon 独特的业务模式可为芯片制造者提供在成本敏感和高度竞争的环境中胜出的明智战略。我们期望帮助 Open-Silicon 的客户成功实施针对下一代数字消费产品的 MIPS-Based 设计。”
  
  Virage Logic 市场营销和业务开发高级副总裁 Jim Ensell 表示:“我们非常高兴能够和 MIPS 科技以及 Open-Silicon 携手合作,为我们共同的客户提供满足其高性能系统设计要求的集成解决方案。内核优化IP 套件针对采用 TSMC 90nm G 工艺制造的 MIPS32 24Kc 内核,可实现 660 MHz 的时钟频率,提供比竞争解决方案更高的性能。”
  
关于 MIPS 科技公司

  
  MIPS 科技公司是全球数字消费与商业系统应用产业中标准微处理器架构及内核的引领性供货商。该公司推动最广泛架构联盟位嵌入式市场提供 64 位嵌入式 RISC 解决方案,连同其授权者,MIPS科技可提供大范围强大的、基于标准的可升级处理器、定制化、半定制化和特殊应用产品。MIPS科技向当今领先的半导体公司、ASIC 开发者和系统 OEM 授权其知识产品(IP)。
  
  今天,MIPS-Based 设计集成在全球上百万的产品中,包括 Linksys的宽带设备、佳能的数码相机、索尼的数字电视和娱乐系统、先锋(Pioneer)的 DVD刻录机、摩托罗拉的数字机顶盒、思科的网络路由器和惠普的激光打印机。公司总部位于美国加州 Mountain View。公司详细信息请致电+1(650)567-5000或+8621-6122-1026(MIPS 中国)或登录网站www.mips.com
  
关于 Open-Silicon

  Open-Silicon 是无晶圆 ASIC 公司,为全球电子产品客户提供最节省成本、可预测和可靠的定制化 ASIC 解决方案。Open-Silicon 的 OpenMODEL 是半导体行业首个基于端到端制定 ASIC 的解决方案。该解决方案基于可为复杂 ASIC 设计和开发提供无缝的、低成本和低风险的业务模式。更多信息请登陆 Open-Silicon 网站www.open-silicon.com 或致电 408-240-5700。

关键字:ASIC  处理器  SoC 编辑: 引用地址:https://news.eeworld.com.cn/news/control/200611/7129.html

上一篇:英特尔奔四处理器明年1月大幅降价 最高降70%
下一篇:还击英特尔 AMD 65nm制程处理器全面解读

推荐阅读

TI全新缓冲放大器可将数据采集系统中的信号带宽提高十倍
通过消除对定制ASIC的需求并简化前端设计,测试和测量工程师可以节省数月的设计时间北京(2022年1月20日)– 德州仪器 (TI)今日推出了具有业界超宽带宽的高输入阻抗(Hi-Z)缓冲放大器BUF802,能够支持高达3GHz的频率带宽。BUF802具有更宽的带宽和高压摆率,从而能够实现更高的信号吞吐量并更大程度缩短输入稳定时间。设计人员可以利用这种更快的吞吐量,在测试和测量应用(如示波器、有源探头和高频数据采集系统)中更精确地测量更高频率的信号。 在这之前,由BUF802提供的带宽只能通过专用集成电路(ASIC)实现,这会增加系统设计时间、复杂性和成本。BUF802现在无需ASIC,设计人员使用TI的缓冲器可加速上市
发表于 2022-01-20
TI全新缓冲放大器可将数据采集系统中的信号带宽提高十倍
谁在开发医疗ASIC芯片?
法规,但他们一般不参与监管审批。一家独立的芯片设计公司可能会看到客户产品之间的共同点,并创建 ASIC 作为自己的产品,可供多个客户使用。同样,为各种行业制造芯片并为多个医疗客户调整其现有芯片和工具的半导体制造商不必处理监管批准,但他们必须了解需要什么。半导体制造商可以将医疗芯片作为生态系统的一部分进行销售,其中可能包括生命周期管理。“对所有客户而言,重要的是英飞凌不仅提供半导体,而且将提供经过全面测试和组装(封装)的器件。”英飞凌科技定制解决方案部门负责人 Ralf Leuchter 表示。 “此外,他们还会选择晶圆或单晶芯片交付。通过使用 ASIC 方法,客户将获得市场上无法购买的器件。凭借集成的可能性,除了保护其 IP 之外
发表于 2021-12-30
LiDAR在FPGA和ASIC之间的选择
LiDAR点云的实时处理有时甚至超过100万个数据点/秒,因此需要高水平的计算来加速点云深度学习算法。LiDAR 3D点云数据的处理是通过删除不需要的数据、过滤相关数据和将点云划分为片段等步骤进行预处理的,最后对特征进行识别和分类。 LiDAR系统的开发必须在ASIC或FPGA之间进行权衡。目前,大多数采用的ASIC都集中在模拟光子学方面,而不是数字信号处理。 NRE:研究、设计、开发和测试一个新产品或产品改进的一次性成本性能和功耗:功耗预算与芯片性能的关系上市时间成本芯片封装尺寸 在提到汽车ASIC和FPGA时,人们会有一个固有观念,但这些需要重新审视。车厂最好在为LiDAR应用选择ASIC
发表于 2021-11-02
LiDAR在FPGA和<font color='red'>ASIC</font>之间的选择
豪威科技采用新型高性能OAX4000 ASIC图像信号处理器 降低汽车摄像头设计复杂度
豪威科技,全球排名前列的数字图像解决方案开发商,当日发布了新品OAX4000。这款配套图像信号处理器(ISP)可为下一代汽车单摄像头和多摄像头架构提供设计灵活度,使OEM厂商可以随着市场需求的变化,保持设计永不过时,实现更多功能。结合豪威科技全面的传感器产品组合,OAX4000提供了终极解决方案。OAX4000完美适用于多种汽车应用,包括环视系统、电子后视镜、车内和自动驾驶摄像头,是一种高性能专用集成电路(ASIC),能够处理多达四个300万像素摄像头或一个800万像素摄像头产生的数据流。该产品支持多种滤色器阵列(CFA)模式,并为机器视觉和人类视觉管道独立提供输出流选项。此外,成像管道已经升级,可以提供优异的图像质量。该产品还采
发表于 2021-05-19
豪威科技采用新型高性能OAX4000 <font color='red'>ASIC</font>图像信号处理器 降低汽车摄像头设计复杂度
OmniVision推出全新高性能ASIC图像信号处理器OAX4000
5月5日,先进数字成像解决方案领先开发商OmniVision科技公司(OmniVision Technologies, Inc.)宣布推出全新配套图像信号处理器(ISP)OAX4000,可为下一代汽车单摄像头和多摄像头架构提供设计灵活性,使OEM能够适应未来发展,随市场需求改变或添加功能性设计。结合OmniVision全面的传感器产品组合,OAX4000可为车辆内部和外部的应用提供最终的汽车解决方案。OAX4000是一种高性能的专用集成电路(ASIC),是多种汽车应用的理想选择,包括环视系统、电子镜、内饰和自动驾驶摄像头,且能够处理四个3MP(百万像素)摄像头的数据流,或一个8MP摄像头的数据流。此外,它还支持彩色滤波阵列(CFA
发表于 2021-05-06
如何将FPGA设计快速转成ASIC?DARPA有新动作
ASIC可以提供更高的性能和更低的功耗,这使其成为国防电子系统的高效替代品。但是,手动将FPGA转换为结构化ASIC是一个复杂,漫长且成本高昂的过程,因此很难以国防部应用所需的定制芯片数量来证明经济负担。此外,当前的转换过程没有解决设计安全性的考虑。为了显著缩短设计过程,降低相关工程成本并增强芯片安全性,DARPA将与英特尔团队合作,致力于实现FPGA功能的自动化转换过程,同时增加独特的芯片保护以应对供应链安全威胁。DARPA Microsystems的项目经理Serge Leef表示:“ SAHARA的目标是通过自动执行FPGA到结构化ASIC的转换,将设计时间减少60%,工程成本减少10倍,功耗减少50%。”微电子学的布雷特
发表于 2021-04-22
小广播
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved