不断竞争、融合的FPGA、DSP及ASIC是什么样的状况?且让我们听听工程师的意见:
电子工程世界: 能否结合您的设计经验,讲解一下FPGA、DSP和ASIC各自的特点和区别?
西安方诚科技有限责任公司硬件工程师王伙荣:
FPGA的特点:它是可编程门列阵列,用户可对FPGA内部的逻辑模块和I/O模块重新配置,以实现用户的逻辑。设计的灵活性很高。对FPGA内部逻辑设计与软件编程有着本质的区别,程序由综合器综合成电路,而不是由处理器一条一条执行。目前,FPGA的设计范围局限于数字设计。
DSP的特点:DSP是一个处理器,有其自己的指令系统。计算机的算法可以很方便的移植到DSP上。
ASIC的特点:功耗低、成本低、稳定性高、不灵活。
电子工程世界:能否举例讲讲FPGA、DSP和ASIC给工程师带来的便利有什么不同?
王伙荣: FPGA的逻辑资源很丰富,可以实现很大规模的数字逻辑,集成度很高,运行的速度也很快。但是大规模数字逻辑的开发难度较大,人力成本较高。
DSP的技术已经很成熟,并且向多指令,多流水线,高速方向发展。C语言本身的优越性与其在高校的普及使得开发DSP程序的门槛相对较低,各种常用的算法都可以很方便的向DSP上移植。开发成本相对较低。
ASIC一旦量产,它就是一个低成本的方案。如产品已经定型,用ASIC是绝对的方便。但不灵活,不好升级。
电子工程世界:能否举例讲讲FPGA、DSP和ASIC给工程师带来的不方便、局限有什么不同?
王伙荣: FPGA:只能做数字设计,不能做模拟设计。对于频率很高的电路,可控性较低。算法的移植很困难,尤其是复杂的算法。
DSP: 并行度不高。对于一些运算量特别大的算法,如对大分辨率图像的灰度运算。运算速度将会很慢。很难达到实时运算的要求。
ASIC:前期开发周期长,投入大。定型后,没有办法更新。功能不能裁剪或增加。
电子工程世界:目前厂商提供的FPGA、DSP和ASIC技术水平达到什么程度?您希望哪些还需要提高和改进?
王伙荣: 目前FPGA主要有三大厂商:altera 、xilinx 、lattic 。我主要用altera公司的FPGA。感觉其技术水平是很高的。FPGA的规模越来越大,速度越来越快。但希望能够推出一些低成本的,中等规模的并可非易失可加密的FPGA。
电子工程世界:您认为未来FPGA、DSP和ASIC技术的发展趋势将呈现什么特点?
王伙荣: FPGA会向集成度更高、速度更快的方向发展,一个很重要的特点就是。越来越多的FPGA集成的数字处理IP。使得在FPGA上的数字设计更加容易,资源可重复利用。
DSP可能会向智能化的方向发展。会针对一些专门的场合,推出一些专用的DSP。集成了该领域专用的技术。
ASIC会向微型化发展,功能越来越多,集成度越来越高,而且功耗会越来越小。
电子工程世界:在应用领域,ASIC、FPGA和DSP已经呈现相互重迭,这是什么原因?
王伙荣: 技术是很难用界线分开的,每一种技术多多少少都会涉及到其它的技术。ASIC 、FPGA、DSP技术也不例外,它们各有优点,也各个不足。为了补自己的不足,就会借用其它技术,如FPGA在算法上的移植困难,在FPGA技术上已经出现了可以内嵌DSP核。所以技术上下互重迭。
电子工程世界:有人认为未来FPGA将是主流,ASIC、DSP发展不看好,您是怎么认为?为什么?
王伙荣: 在未来,数字设计将成为主流。但FPGA、ASIC、DSP各有优势。我认为,三个技术都会有很大的发展。并不存在谁看谁不看好的说法。FPGA会不断的发展,DSP、ASIC也会不断的改进技术,不断的适应设计的要求。
关键字:功耗 卫星 FPGA DSP ASIC 嵌入式 集成度
编辑:吕海英 引用地址:https://news.eeworld.com.cn/news/dsp/200805/article_21228.html
推荐阅读
Ambiq亚阈值晶体管技术可实现低至6μA/MHz功耗水平
作为物联网 (IoT) 应用超低功耗处理器解决方案的供应商,Ambiq 独特的基于亚阈值功耗优化技术 (SPOT)平台,可以极大优化产品的功耗。亚阈值晶体管技术晶体管在达到或超过其阈值电压时处于“开启”状态。传统的晶体管电路是为超阈值操作而设计的;但是,这会导致高功耗。与在 1.8 V 下工作的传统超阈值晶体管电路相比,使用亚阈值区域的晶体管电路可以在 0.3 V 下工作。这种较低的电压不仅节省了设计复杂性的成本,而且还降低了静态和动态功耗。基于亚阈值功率优化技术平台的 Apollo3 Blue Plus开发板。图片由 Ambiq 提供 设计由在亚阈值电压下工作的晶体管电路组成的系统面临着一些艰巨的挑战。这些挑战可能包括
发表于 2022-01-25
有刷电机驱动器的功耗计算方法(一)
本文将探讨电机驱动器IC的功耗。曾有人问,是否可以用下面的公式计算电机驱动器IC的功耗。(IC电路电流+流过电机的电流)×电源电压乍一看貌似没问题,但实际上是不正确的。“IC电路电流×电源电压”虽然不错,但“流过电机的电流×电源电压”中却含有电机的功耗,因此,正确的做法是应先求出电机驱动器IC的输出功耗,再加上IC电路的功耗。输出功耗通过“损耗电压×输出电流”来计算。后续会介绍在电机驱动器IC输出段的H桥电路中的计算方法,在这里为了便于理解,给出了线性稳压器IC的功耗计算公式作为简单示例。线性稳压器IC的功耗=自身功耗(Vin×Iin)+输入输出电压差(Vin-Vout)×输出电流(IO)在该公式中,Iin是技术规格书
发表于 2022-01-20
有刷电机驱动器的功耗计算方法(二)
本文将继上一篇文章之后,继续介绍有刷电机驱动器的功耗计算方法。在上一篇中,介绍了有刷电机驱动器的典型驱动方法——恒压驱动,本文将介绍有刷电机驱动器的另一种典型驱动方法——PWM驱动的功耗计算方法。有刷电机驱动器的功耗计算方法②PWM驱动时的功耗计算首先,请看PWM驱动时的工作等效电路及其工作电压和电流波形。工作等效电路的左侧是施加电压时各MOSFET的状态示例,右侧是电流再生时各MOSFET的状态示例(省略了不影响工作的MOSFET)。对于输出OUT1来说,一个PWM周期(tpwm)中的工作分为以下四个部分:・tr:从低电平转换为高电平的时间・tdr:维持高电平并供给电流的时间・tf:从高电平转换为低电平的时间・trc:维持低电平
发表于 2022-01-20
蓝牙技术联盟发布《蓝牙低功耗音频技术指南》
蓝牙技术联盟发布《蓝牙低功耗音频技术指南》,助力创新应用开发北京,2022年1月20日——在二十年的创新基础之上,LE Audio不仅能够提升蓝牙音频性能,还可为助听器应用提供强大支持,并新增音频分享功能。近日,蓝牙技术联盟(Bluetooth Special Interest Group,SIG)发布《蓝牙低功耗音频技术指南》丛书,深入剖析了低功耗音频规格,以及如何基于LE Audio开发创新应用,为音频领域从业人员提供技术指导。该书由蓝牙技术联盟助听器工作组主席、通用音频工作组副主席及低功耗音频规格的重要贡献者Nick Hunn撰写,详述了低功耗音频规格如何改变我们设计和使用音频的方式,为这一革命性的音频创新提供了全方位的解读
发表于 2022-01-20
中环领先高速低功耗集成电路用高端硅基材料项目开工
1月17日,宜兴经济技术开发区举行重大项目集中开工仪式,10只重大项目总投资人民币近140亿元。中环半导体两大项目在此次集中开工的重大项目之列,包括高速低功耗集成电路用高端硅基材料的研发与生产项目、年产30GW高纯太阳能超薄硅单晶片智慧工厂及配套项目。宜兴发布消息显示,中环领先高速低功耗集成电路用高端硅基材料的研发与生产项目总投资50.67亿元,利用中环领先厂区预留用地新建厂房,建成后将主要新增集成电路用8英寸抛光片延伸产品产能,应用于高速低功耗集成电路相关产品。中环应材年产30GW高纯太阳能超薄硅单晶片智慧工厂及配套项目总投资32.53亿元,利用并改扩建中环产业园内现有厂房及配套建筑,研发引进行业先进的工艺设备和自动化设施,并进
发表于 2022-01-20
Atmosic发布搭载能量收集技术的超低功耗蓝牙高级产品系列
Atmosic发布搭载能量收集技术的超低功耗蓝牙®5.3 片上系统(SoC)高级产品系列Atmosic扩充其屡获殊荣的产品线,将电池使用寿命延长3到5倍,并支持无电池解决方案,实现高性能及高续航物联网2022年1月20日——中国北京物联网(IoT)能量收集无线技术的全球领导者Atmosic今日宣布推出ATM33系列蓝牙®5.3高性能片上系统(SoC)产品,该产品系列将Atmosic已获专利的先进能量收集及超低功耗技术推进到更高的水平。 为减少各种物联网产品高昂的电池更换成本,以及降低对环境的危害,Atmosic扩充旗下生态友好型SoC产品组合,研发并推出了ATM33系列产品。新产品可支持迄今最长的电池使用寿命及无电池运行
发表于 2022-01-20