CADENCE SYSTEMVERILOG客户采用率提高三倍并成为主流开发技术

最新更新时间:2007-01-10来源: 电子工程世界关键字:语言  芯片  存储 手机看文章 扫描二维码
随时随地手机看文章

该公司称已有超过150家客户使用该语言,构建跨越设计、断言和测试环境的开发结构

加州圣荷塞市,200719——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布,其基于SystemVerilog的验证解决方案在去年迅猛发展,用该语言进行试验的客户从大约40家增加到了150家,他们或者将该语言应用于创建功能原型项目,或者应用到主流产品开发。该公司将SystemVerilog的加速发展归结为多种原因,包括SystemVerilog语言支持的大幅提升、拓展的多语言功能、Cadence Incisive Plan-to-Closure Methodology以及更新的高级SystemVerilog验证技术。


Cadence
最近的一份用户调查报告显示,目前客户正在使用SystemVerilog的不同功能。在这些客户中,大约57%正在使用设计构建,60%正在使用断言,还有57%正在使用测试平台构建。150家正在使用SystemVerilog搭配Cadence Incisive验证平台和解决方案的客户中,有超过50%用于主流产品开发。


SystemVerilog验证是我们整个验证战略中的一个重要方面,它将会帮助我们保持无线通讯设备客户所需要的质量。”Icera芯片部副总裁Simon Knowles说,我们对于CadenceSystemVerilog方面的验证专业技术和以指标为导向的验证解决方案的全面架构印象深刻。


我们之所以使用Incisive Design Team系列产品,主要原因是对SystemVerilog的部分功能与市面上的同类解决方案进行了评估。”Saifun公司Tulip部门总经理Ron Eliyau说,验证对于保持我们的非易失性存储器产品性能和高度可靠性是至关重要的。通过Cadence SystemVerilog产品、Incisive Plan-to-Closure Methodology以及Incisive验证团队的专业技术,我们用20行的SystemVerilog随机测试代码取代了2000行的定向测试代码。


“Incisive Design Team
系列产品提供了我们需要的SystemVerilog自动化,将我们的验证时间减少了40%以上。”inSilica验证主管Vishwanath H.说,“Cadence及其基于SystemVerilogPlan-to-Closure Methodology让我们提高了质量和生产力,同时为将来的项目进行方法学改良。

“我们很高兴看到最近基于SystemVerilog的验证解决方案如此火爆。”Cadence验证部全球副总裁Steve Glaser说,“我们的客户只有在具备充分理由的情况下才会使用SystemVerilog。Plan-to-Closure Methodology的发展、多语言支持以及高级验证技术让越来越多的客户开始使用SystemVerilog解决方案。”

 

关于Cadence


Cadence
公司(Nasdaq股票代码:CDNS)成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、设计方法和服务,来设计和验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件、印刷电路板和电子系统。Cadence 2005年全球公司收入约13亿美元,现拥有员工约5200名,公司总部位于美国加州圣荷塞市,公司在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。


关于公司、产品及服务的更多信息,敬请浏览公司网站
www.cadence.com.cn

关键字:语言  芯片  存储 编辑: 引用地址:https://news.eeworld.com.cn/news/eda/200701/7825.html

上一篇:07年DRAM销售登顶 NAND市场趋稳
下一篇:18号文件遭美施压 中国半导体新政今年出台

推荐阅读

51单片机汇编语言实验(一)-----数字量输入输出
一、实验目的:   学习单片机IO口的输入输出操作二、实验设备:   PC计算机一台,Dais-52PRO+实验系统一套。三、实验内容:   1. P1口I/O实验   2. P1口流水灯实验四、P1口I/O实验:   1、实验原理:   数字量从P1口的低4位输入,从P1口的高4位输出控制发光二极管的亮灭,输入与输出一一对应。   2、实验步骤:  ①将试验箱IO区的P1.0 到P1.3与拨码开关区的K0~K3按下图连线;  ② 将试验箱IO区的P1.4 到P1.7与LED区的L0~L3按下图连线;  ③ 编写程序,经编译、链接无语法错误后装载到实验;  ④ 运行程序,拨动K0到K3,观察L0~L3的对应显示;  ⑤ 实验完毕后,
发表于 2022-01-20
51单片机汇编<font color='red'>语言</font>实验(一)-----数字量输入输出
51单片机汇编语言实验(三)-----定时/计数器实验
一、实验目的:   学习定时/计数器的工作方式,掌握程序设计方法。二、实验设备:   PC计算机一台,Dais-52PRO+实验系统一套。三、实验内容:   1. 定时器实验   2. 计数器实验四、 定时器实验   1、实验原理:   使用T0进行定时,编写程序,使P1.0控制的发光二极管L0每隔2秒交替点亮或熄灭。   2、实验步骤:  ① 将试验箱IO区的P1.0与LED区的L0按图下图连线;  ② 编写程序,经编译、链接无语法错误后装载到实验系统;  ③ 运行程序,观察发光二极管L0,应每隔2秒交替点亮或熄灭;  ④ 实验完毕后,应使用暂停命令中止程序的运行。   3、参考代码://实验三    定时器实
发表于 2022-01-20
51单片机汇编<font color='red'>语言</font>实验(三)-----定时/计数器实验
51单片机汇编语言实验(四)----串行通信实验
一、实验目的:   学习串行口的工作方式,掌握单片机通信程序编制方法。二、实验设备:   PC计算机一台,Dais-52PRO+实验系统一套。三、实验内容:   与PC进行串行通信四、与PC进行串行通信   1、实验原理:   8051单片机通过MAX232芯片与PC机进行通信,在PC机上运行串口助手软件。PC机通过软件助手发数据给单片机,单片机收到数据后取反发给PC机,可以在PC上观察数据。   2、实验步骤:  ① 将IO口区的P3.0与PACK区扩展板的RXD(P3.0)连接;  ② 将IO口区的P3.1与PACK区扩展板的TXD(P3.1)连接;  ③ 将PACK区模块的DB9通过串口线与PC的DB9连接;  ④ 在PC机上
发表于 2022-01-19
51单片机汇编<font color='red'>语言</font>实验(四)----串行通信实验
51单片机汇编语言实验(六)-----8255键盘与显示设计
;   END 五、 实验效果视频演示博文51单片机汇编语言实验8255键盘显示设计效果视频演示.
发表于 2022-01-19
51单片机汇编<font color='red'>语言</font>实验(六)-----8255键盘与显示设计
51单片机汇编语言实验(五)-----A/D 0809模数转换和DA0832
一、实验目的:   了解模/数转换基本原理,掌握ADC0809的使用方法,掌握DAC0832芯片的使用方法。二、实验设备:   PC计算机一台,Dais-52PRO+实验系统一套。三、实验内容:   1. A/D 0809模数转换   2. DA0832数模转换四、 A/D 0809模数转换   1、实验原理:   利用实验系统上的ADC0809作为A/D转换器,实验系统的电位器提供模拟量输入,编制程序,将模拟量转换成数字量并显示。   2、实验步骤:  ① 将0809区的IN0与调压区的0-5V孔连接;  ②将控制线区的RD连到逻辑电路区或非门的一个输入端;  ③将端口地址区的300连到逻辑电路区或非门的另一个输入端;  ④该或非
发表于 2022-01-19
51单片机汇编<font color='red'>语言</font>实验(五)-----A/D 0809模数转换和DA0832
单片机C语言程序与数据存储
一、五大内存分区内存分成5个区,它们分别是堆、栈、自由存储区、全局/静态存储区和常量存储区。1、栈区(stack):FIFO就是那些由编译器在需要的时候分配,在不需要的时候自动清除的变量的存储区。里面的变量通常是局部变量、函数参数等。2、堆区(heap):就是那些由new分配的内存块,它们的释放编译器不去管,由我们的应用程序去控制,一般一个new就要对应一个delete。如果程序员没有释放掉,那么在程序结束后,操作系统会自动回收。3、自由存储区:就是那些由malloc等分配的内存块,它和堆是十分相似的,不过它是用free来结束自己的生命。4、全局/静态存储区:全局变量和静态变量被分配到同一块内存中,在以前的C语言中,全局变量又分
发表于 2022-01-12
单片机C<font color='red'>语言</font>程序与数据存储
小广播
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved