赛灵思90nm和65nm产品线销售创新纪录

最新更新时间:2007-11-05来源: 电子工程世界关键字:PLD  ASIC  设计 手机看文章 扫描二维码
随时随地手机看文章

在PLD领域累积市场份额近70%,最新产品的销售以及赢得的设计数倍增长

2007年11月5日,北京 ——全球可编程逻辑解决方案领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ: XLNX))今天宣布,其90nm和65nm器件的销售在亚太地区创纪录营收的大力推动下,创造了一个新的纪录。赛灵思90nm和65nm器件在消费和通信领域的广泛应用,是促使其收获此次强劲增长的主要原因。在2008财年9月结束的第二个财季里,这些产品在亚太区的销售比2006财年的同一季度增长了近五倍。赛灵思预计其90nm和65nm产品在PLD市场的累积市场份额已经接近70%。

“随着亚洲客户越来越多地采用赛灵思解决方案来满足他们在技术和上市时间上的要求,赛灵思的90nm和65nm产品赢得的设计数量也不断地创造着一个又一个新的纪录。显然,这也是赛灵思一直致力于通过先进的工艺技术不断降低器件成本所取得的可喜成果。”赛灵思公司董事会主席兼首席执行官Wim Roelandts说。

行业需求推动未来对可编程功能的进一步需要

业界分析师预计,电子行业的新要求迫切需要更加灵活的架构,不仅要能够满足目前的应用,还要能够适应未来以及潜在的未知功能的要求,这将会进一步推动PLD市场的增长。领先的市场研究公司IBS总裁Handel Jones博士说:“长期以来,赛灵思公司在为市场提供最先进的技术方面具有长期的历史。这就确保了赛灵思公司在竞争中的优势地位以及公司在PLD市场的稳固领导地位,同时,还将进一步推动其在价值达220亿美元的ASIC/ASSP市场的发展。”

关键字:PLD  ASIC  设计 编辑: 引用地址:https://news.eeworld.com.cn/news/fpgaandcpld/200711/16664.html

上一篇:你要了解的真相:Xilinx VP揭密FPGA可靠性及终极猜想
下一篇:扩频为沉寂的时钟芯片市场注入活力

推荐阅读

莱迪思推出全新的低功耗MachXO3控制PLD器件
莱迪思半导体公司(NASDAQ: LSCC),客制化智能互连解决方案市场的领先供应商,今日宣布广受市场欢迎的MachXO3™控制PLD系列迎来新成员,可满足通信和工业市场上不断变化的设计需求。全新的MachXO3-9400器件提供低功耗1.2 V内核封装选择,适用于对散热要求严苛的环境,为电机控制和电路板管理功能提供更多FPGA逻辑资源,为服务器和存储应用提供更多I/O。为了帮助采用MachXO3器件进行设计开发的客户,莱迪思同时推出了性能强大且提供更多灵活性的评估板,支持各类系统架构,包括电路板管理、嵌入式微控制器I/O扩展和视频协议桥接功能。 莱迪思半导体公司产品营销经理Joel Coplen表示:“此次推出
发表于 2017-11-08
分布式PLD解决方案可降低服务器成本 并提升灵活性
、控制和胶合逻辑功能块(图示中的功能 #1)在定制设计中有着关键的作用,用以满足特定的应用需求。设计工程师需要为每种服务器类型定制功能,如电源管理、电路板专用的胶合逻辑或I/O扩展。尽管功能 #1在诸如CPU、硬盘或网络的任何承载业务中不起作用,但在确保板上所有主要器件在正常范围内工作时是不可或缺的。设计工程师不断努力以降低实现这些功能的成本和复杂性,同时确保不会降低电路板的可靠性。本文讨论了在旧式服务器设计中实现功能 #1的传统方法,并将其与现代服务器设计方法进行比较,后者使用PLD集成这些功能。此外,本文还讨论了使用其他集成可编程器件实现服务器中其他常用功能以降低复杂性和成本。   图1:8个PLD
发表于 2017-09-05
分布式<font color='red'>PLD</font>解决方案可降低服务器成本 并提升灵活性
ARM中的预取命令pld的使用
; stmfd   sp!, {r0, r2, r4 - r7, lr}           cmp r2, #4           blt .cfu_not_enough       PLD(    
发表于 2016-03-01
PLD简化边界扫描测试
测试。 针对边界扫描控制的基于PLD的解决方案 现在很多设计人员在大的电路板上使用PLD实现边界扫描控制。在一个典型的可编程逻辑器件的边界扫描控制应用中,设计人员在PLD中实现多边界扫描端口连接器。将多个端口扫描连接在一起的关键是将一个长的扫描链路划分成更小的子链链路。将长扫描链路划分成更小的子链路,通过软件控制添加或删除子链路,这样使得故障检测和隔离更加容易。有特殊要求的器件可以放置到单独的子链路,使复杂的系统变成简单的测试。为了改进测试时间,设计人员经常将慢的器件放至单独的子链路,针对较慢的和更快的子链路,使用不同的测试时钟。 现代PLD拥有多个I/ O bank,可单独配置以支持I/O工作在不同的电压。例如,莱迪思
发表于 2014-12-23
用<font color='red'>PLD</font>简化边界扫描测试
基于SRAM的可重配置电路PLD
  基于SRAM的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存字的配置数据决定了PLD内部互连和功能,改变这些数据,也就改变了器件的逻辑功能。由于SRAM的数据是易失的,因此这些数据必须保存在PLD器件以外的EPROM,EEPROM或FLASH ROM等非易失存储器内,以便系统在适当的时候将其下载到PLD中,从而实现在电路可重配置ICR(In-Circuit Reconfigurability,在电路可重配置)。   如何实现ICR?ALTER公司的应用方案AN88中详细介绍一种基于DS87C520微控制器的ISP&ICR设计方法,并钭
发表于 2014-10-29
基于SRAM的可重配置电路<font color='red'>PLD</font>
基于PLD的嵌入式系统外存模块设计
。随着可编程逻辑器件(PLD)包括FPGA、EPLDE4[4]、CPLD等的迅速发展,数字逻辑电路的设计得到了大大简化,从而使这种存储器扩展想法可以得到实现。 2 存储器扩展方法的具体实现 下面以笔者设计的系统为例来详细说明这种存储器扩展方法的实现。该系统是一个多功能数据采集设备,能够以最高40k次/s的速率进行12位A/D转换,并且可以将采集到的数据保存至Flash ROM中,以防止掉电丢失。技术参数要求如下:①最多可以保存32K字节的采样数据;②可以同时存储4段系统工作配置程序,每段4K字节,共计16K字节;③由于Flash ROM自身的特点,在写人数据后的编程阶段不能进行读写操作,因此为了保证系统采样和单片机运行的正常进行
发表于 2014-03-20
基于<font color='red'>PLD</font>的嵌入式系统外存模块设计
小广播
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved