飞思卡尔计划收购多核软件开发商Intoto

最新更新时间:2008-09-20来源: 国际电子商情关键字:飞思卡尔  收购  Intoto 手机看文章 扫描二维码
随时随地手机看文章

  飞思卡尔半导体公司(Freescale)近日表示,该公司已经就收购Intoto公司签署了一项最终协议。后者为一家为网络和通信设备制造商提供软件平台产品的公司。该项收购的具体财务条款尚未透露。

  飞思卡尔表示,该公司就运用Intoto的技术和人才去创造高性能的应用和软件组件,从而提高系统性能,实现开发流水线化,并增强软件对其QorIQ多核通信平台的支持。飞思卡尔称,该项交易计划在未来30天内完成。


  飞思卡尔网络与多媒体集团的高级副总裁兼总经理Lynelle McKay在一份声明中表示,“Intoto行业领先的研发团队加强了我们QorIQ解决方案,并帮助我们为客户提供软件应用方面的专业技术,从而有助于移植到嵌入式多核系统中。”


  Intoto总部设在加州Santa Clara,在印度设有主要的设计与开发中心。

 

 

关键字:飞思卡尔  收购  Intoto 编辑:梁朝斌 引用地址:https://news.eeworld.com.cn/news/market/200809/article_22367.html

上一篇:IIC-Taiwan/半导体商从基础技术谈节能设计
下一篇:IBM22纳米芯片制造突破瓶颈 领先英特尔

推荐阅读

飞思卡尔中断的使用
对于飞思卡尔codewarrior的中断使用,一般有3种方法:1.把#pragma TRAP_PROC放在中断程序前面,并把中断向量表放到*.prm。例如:#pragma TRAP_PROCvoid PIT1(void){      //your code}2.或者使用关键词interrupt,并把向量表加入*.prm。例如:interrupt void intPIT1(void){      //your code}向量表的首地址放入*.prm例如://VECTOR ADDRESS 0xFFEA Int_ico2  //输入捕捉中断 pt2,pt3
发表于 2022-01-11
关于飞思卡尔xs128的IO端口
端口 A,B和K为通用I/O接口端口 E 整合了IRQ,XIRQ中断输入端口 T 整合了1个定时模块端口 S 整合了2个SCI模块和1个SPI模块端口 M 整合了1个MSCAN端口 P 整合了 PWM 模块,同时可用作外部中断源输入端口 H 和 J 为通用I/O接口,同时可用作外部中断源输入端口 AD 整合了1个16位通道ATD模块 大部分I/O引脚可由相应的寄存器位来配置选择数据方向、驱动能力,使能上拉或下拉式装置。 当用作通用IO口时,所有的端口都有数据寄存器和数据方向寄存器。对于端口T, S, M, P, H, 和 J 有基于每个针脚的上拉和下拉控制寄存器。对于端口 AD 有基于每个针脚的上拉寄存器。对于端
发表于 2022-01-11
让atmega8可以和飞思卡尔xs128一样对IO引脚进行定义
       好吧,不得不承认,我使用飞思卡尔的XS128单片机已经非常之习惯了,结果一上手atmega8,最令我反感的就是atmega8不能对IO引脚进行操作,非要用些繁琐的位操作。我就不,我就要像飞思卡尔那样操作。。。于是。。。。。。把我写的下面这个头文件塞到winavr目录的include/avr中,并在io.h头文件的最后包含这个头文件。嘿嘿,一切变得是那么的亲切与熟悉。。。。。。/************************************************************  函数库说明:ATMEGE8 *  版本: 
发表于 2022-01-10
飞思卡尔MC9S12系列单片机地址影射以及分页问题
对于用MCU的人来说,不一定要明白HCS12(x) memory map的机制和联系。因为如果没有系统地学习操作系统和编译原理之类的课程,确实有些难度。并且,对于DG128 XS128这样的MCU,默认的emory分配方式已经够用了。从这个意义上讲,搞清楚memory map似乎不必要。但是,你有没有RAM不够用的情况?有没有想定义变量到FLASH ROM的情况?有没有因为欲提高寻址效率而定义变量到非分页区的情况?有没有写EEPROM但没写成功的情况?   飞思的memory非常灵活,通过地址映射来提高效率是芯片制造商的一惯作风(当然,首先这个CPU要有这种寻址和内存映射转换机制),但是,纵观HCS12(x) m
发表于 2021-08-31
飞思卡尔系列MC9S12XS128的中断系统
1、特点:• Interrupt vector base register (IVBR)•中断向量基址寄存器(IVBR)• One spurious interrupt vector (at address vector base1 + 0x0010).•一个伪中断向量(矢量base1在地址+ 0x0010)。• One non-maskable system call interrupt vector request (at address vector base + 0x0012).•一个不可屏蔽系统调用中断向量请求(在地址向量基地+ 0x0012)。• Three non-maskable access violation i
发表于 2021-08-31
飞思卡尔启动过程
发表于 2021-08-31
<font color='red'>飞思卡尔</font>启动过程
小广播
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved