据外媒报道,Strategy Analytics分布了一份报告。Strategy Analytics Automotive Practice的首席分析师Kevin Mak表示:“车企间的竞争愈发激烈,都在争夺最安全车型的头衔。当欧洲新车评估组织(NCAP)测试协议发布后,在未来两年内,自动紧急制动系统的研发挑战随之上升,因为对该系统性能表现的要求在持续提升,从而加快汽车业内产品周期。”
这类挑战将重担压在了处理架构及片上系统(SoC)上。在前风挡摄像头领域,Mobileye等企业将面临Ambarella市场新秀的持续挑战。
车企不仅在寻找新的自动紧急制动应用,还需要其性能方面能与同行形成差异化优势,同时还需要提升AEB系统的升级换代速度,以便提升精度、功能性,并减少误报率(false positives),促进用户对ADAS功能的信任度。
这意味着,片上系统处理架构需要变得更为开放,能够利用外部算法及硬件加速器,如:现场可编程门阵列(Field Programmable Gate Arrays,FPGAs)。此外,据估计,未来该类系统或将使用空中下载软件升级功能,因为消费者期望能利用手机实现系统升级。
值得一提的是,可利用多种类型的传感器实现传感器融合,旨在确保AEB系统的精度,从而为处理效能及一体化控制模组的热管理问题并提升片上系统的每瓦特性能( performance-per-Watt)。
关键字:自动紧急制动 片上系统 处理架构
引用地址:
自动紧急制动系统助力片上系统及处理架构研发
推荐阅读最新更新时间:2024-07-25 20:20
全球首款非冯诺伊曼架构处理器即将面世
美国国防部先进计划署(DARPA)目前正资助开发一种全新的非冯-诺伊曼(non-von-Neumann)架构处理器——称为“分层识别验证利用”(Hierarchical Identify Verify Exploit;HIVE)。DARPA计划在4年内半内投入8,000万美元,打造这款HIVE处理器。包括英特尔(Intel)与高通(Qualcomm)等芯片商以及国家实验室、大学与国防部承包商North Grumman都加入了这项计划。 美国太平洋西北国家实验室(Pacific Northwest National Laboratory;PNNL)和乔治亚理工学院(Georgia Tech)负责为该处理器打造软体工具,而Nort
[嵌入式]
关于ARM启动的一篇文章
写的不错, 应该对大家有所帮助: 基于ARM的芯片多数为复杂的片上系统,这种复杂系统里的多数硬件模块都是可配置的,需要由软件来设置其需要的工作状态。因此在用户的应用程序之前,需要由专门的一段代码来完成对系统的初始化。由于这类代码直接面对处理器内核和硬件控制器进行编程,一般都是用汇编语言。一般通用的内容包括: 中断向量表 初始化存储器系统 初始化堆栈 初始化有特殊要求的断口,设备 初始化用户程序执行环境 改变处理器模式 呼叫主应用程序 中断向量表 ARM要求中断向量表必须放置在从0地址开始,连续8X4字节的空间内。 每当一个中断发生以后,ARM处理器便强制把PC指针置为向量表中对应中断类型的地址值。因为每个中断只占据向量表中1个字的存
[单片机]
神经形态处理器架构能否掀起新浪潮?
根据技术专家的说法,是Carver Mead在Gordon Moore于1965年在Electronics Magazine发表了具有里程碑意义的文章“将更多的元件塞入集成电路”十年后,创造了“摩尔定律”一词。在接下来的数十年里,该文章概述的规律改变了世界——即每两年左右,半导体公司将能够在单个半导体芯片上制造的晶体管数量翻一番。 晶体管的每两年翻倍最显着地带来了计算能力的更快指数增长。除了从摩尔定律中获得更多的晶体管之外,我们还获得了更快,更便宜,更节能的晶体管。所有这些因素共同使我们能够构建更快,更复杂,性能更高的计算设备。 到1974年,Robert Dennard观察到,由于随着工艺几何尺寸的减小,密度,速度和能
[嵌入式]
TI推三相智能电表片上系统
TI宣布推出面向智能电表和便携式测量应用的新型三相计量片上系统 (SoC),提升其在智能电网能量测量方案的领导地位。 新的 MSP430F67641 SoC 内置了高性能ΔΣ模数转换器 (ADC),适用于那些要求在宽动态范围内提供高准确度的能量测量产品。一个集成型 320 段 LCD 免除了增设外部驱动器的需要,并使开发人员能够打造出拥有详细显示和扩展语言支持能力的下一代智能型能量测量设备,同时仍可在睡眠模式中保持低功耗。 此外,新型 MSP430F6779A 计量 SoC 还具备高级安全和静电放电 (ESD) 特性。一个 128 位高级加密标准 (AES) 硬件加速型模块可缩短加密时间,并改善电表安全性和性能。凭借更
[测试测量]
基于CPCI总线架构设计的实时图像信号处理平台
DSP+FPGA混用设计 为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。 首先,本系统要求DSP可以满足算法控制结构复杂、运算速度高、寻址灵活、通信能力强大的要求。所以,我们选择指令周期短、数据吞吐率高、通信能力强、指令集功能完备的DSP。同时也考虑了DSP功耗和开发支持环境等要素。 由于从探测仪传来的低层A/D信号,其差值预处理算法的数据量大,对处理速度的要求高,但运算结构简单,选用百万门级FPGA进行硬件实现。采用DSP+FPGA混用
[嵌入式]
达芬奇数字媒体片上系统的架构和Linux启动过程
达芬奇( DaVinci)数字媒体技术平台TMS320DM6446/3采用了ARM+DSP双核的架构,本文从芯片的硬件结构入手介绍达芬奇DMSoC硬件部分及Linux OS的启动过程。 达芬奇DMSoC硬件概述 如图1所示,达芬奇数字媒体片上系统(DMSoC)提供:两个内核(ARM+DSP);视频处理子系统(VPSS);多种 Boot模式(NOR Flash/NAND Flash/UART0 Boot Mode);两个电源域;多个时钟树;多个引脚独立或复用的外设。 图1 DM6446功能结构框图 ● ARM-DSP集成 对于双核的达芬奇架构,大家最关心的就是两个核之间的资源分配、通信方式及如何高效地实现资源共享各尽其
[嵌入式]
英飞凌推出AIROC™ CYW20820蓝牙®和低功耗蓝牙®片上系统
英飞凌推出AIROC™ CYW20820蓝牙®和低功耗蓝牙®片上系统,实现灵活、低功耗及高性能的连接 【2022年6月17日,德国慕尼黑讯】英飞凌科技股份公司将推出 AIROC™ CYW20820蓝牙® 和低功耗蓝牙®片上系统(SoC) ,进一步壮大其AIROC蓝牙系列的产品阵容。AIROC CYW20820 蓝牙和低功耗蓝牙片上系统,专为物联网应用而设计,符合蓝牙5.2核心规范。它可支持家居自动化以及传感器的丰富应用场景,包括医疗、家居、安防、工业、照明、蓝牙Mesh网络以及其他需要采用低功耗蓝牙或双模蓝牙连接的物联网应用。 AIROC™ CYW20820 AIROC CYW20820 蓝牙和低功耗蓝牙片上系统能
[物联网]
RISC-V如何成为第三大处理器架构?
虽然当前的经济和活动业务并不强劲,但RISC-V 峰会本周吸引了大约 1,000 人前往加利福尼亚州圣何塞,以听取开源处理器的最新消息。RISC-V International首席执行官 Calista Redmond 表示,这一数字比去年有所下降,但她将部分原因归因于经济低迷打击的会议出席预算以及挥之不去的 COVID 担忧。 这个非营利组织的成员一直在稳步增长,从一群精力充沛的学者到谷歌和 Nvidia 等一些最大的科技公司。在过去十年中,该组织已将 RISC-V 打造成专有 Arm 和基于英特尔的处理器的可行替代方案。去年,德勤预测 RISC-V 芯片收入将从 2021 年的 4 亿美元增长到 2024 年的 10 亿美
[嵌入式]