基于软核处理器的二频机抖陀螺信号处理系统

发布者:闪耀之星最新更新时间:2009-10-23 来源: 国外电子元器件 关键字:激光陀螺  信号处理  RISC  NiosII 手机看文章 扫描二维码
随时随地手机看文章

  1 引言

  激光陀螺的工作原理是Sagnac效应,与传统的机械陀螺相比,激光陀螺具有精度高、耐环境性能好、动态性能好、启动时间短、寿命长及数字式输出等特点,是捷联式惯性导航系统的理想元件。目前激光陀螺已逐渐取代传统的机械陀螺,广泛应用于军用飞机、水面舰艇、战术导弹、民用航空、陆用车辆和定位定向系统等领域。

  二频机抖陀螺工作电路包括高压电源、抖动驱动与噪声注入、稳频和信号解调等部分。系统设计以软核处理器为核心.实时控制稳频、抖动驱动与噪声注入和高压电源等单元,并实现陀螺读取信号的鉴相解调与数字滤波。

  Nios II是Altera开发的嵌入式软核处理器,采用RISC精简指令集,具有外设可定制、可裁剪性等优点,可方便嵌入Cvclone及Stratix系列 FPGA。陀螺信号处理系统中需要多种定制化的外设,而一般处理器无法满足这种要求,因此NiosⅡ软核处理器是处理激光陀螺陀螺信号的理想选择。

  2 系统结构设计

  图1为系统的功能原理框图。图中A、B为光电转换器接收的拍频信号过零比较后产生的方波信号,这两路方波信号经跳变检测和鉴相后产生跳变脉冲和方向信号。可逆计数器根据方向信号对脉冲进行可逆计数,而和频计数器仍对脉冲进行正向计数。低通滤波器对可逆计数器的计数值进行滤波,并将滤波值输入到处理器。UART1和上位机通讯,而UART2和UART3分别与稳频和抖动电路通讯,以控制稳频和抖动参数。2个SPI接口分别控制A/D转换和D/A转换的部分。

  考虑到系统资源要求,FPGA采用Altera公司生产的EP2C200240C8,它属于Cyclone II系列,其内部资源主要有:多达两万个逻辑处理单元(LE);52个M4K模块,总共26 KB的片内RAM;26个18×18硬件乘法器;4个全局时钟锁相环;多达142个外部引脚。系统选用快速型Nios II处理器,处理器占用3 000多个逻辑处理单元,工作时钟为100 MHz。由于系统处理器程序运行在SDRAM中,所以在构建系统时要添加SDRAM控制器,SDRAM使用HY57V283220,其存储空间为16 M字节,完全能够满足处理器实际需求。处理器程序固件和FPGA的配置信息存储在EPCS串行配置器件中,这样可减少一片外置Flash。因为程序从 EPCS启动,所以在SoPC设计时添加外设EPCS控制器以引导程序的初始运行。

  3 信号滤波实现

  激光陀螺的读取信号是由两个光电管经光电转换后产生的,工艺上要保证两个光电管的拍频相位相差90°,这样便于在信号处理时进行相位检测。为了尽量减小锁区带来的误差,一般在陀螺中加入一个正负交变的正弦偏频信号:

  根据Sagnac效应,若外界的角速度为Ω转,则激光陀螺输出差频为:

  式中,A为环形激光器的面积,L为激光腔的总长。

  对式(2)积分可得:

  为了有效提取信号,通常是对可逆计数器的计数值(即式(3)的积分值)进行滤波。

  这里采用FIR数字低通滤波器,如果FIR滤波器的系数对称,则具有精确、严格的线性相位,这正是实际导航应用所要求的。为了兼顾实时性和防止信号产生混迭,设定采样率为2 kHz,采用高阶FIR滤波器。

  图2为1 s内采集的可逆计数器的输出信号,从图中可看出:有用信号已被抖动信号和量化噪声完全覆盖。图3为信号的功率谱,从图中可看到,抖动信号在功率谱中占很大分量(功率谱的最大值处的频率对应抖动频率),还原出被测量信号必须对可逆计数器的输出信号进行低通滤波,以滤除抖动及其他杂散信号。图4为滤波后的脉冲输出,不同于图2,从图4中可清楚地看出:在2 000点(即1 s时间内)恒定地球转速下累计约15个信号脉冲。

  可编程逻辑器件为FIR滤波器的设计提供高灵活性,可采取多种结构,例如并行流水线结构、串行结构等。考虑到采样率相对不是很高,为节约系统资源,这里采用自行设计的串行结构滤波。

  4 接口部分

  由于陀螺工作的外界条件不同,陀螺工作的最佳参数可能也不相同,这就要求处理器能够根据需要实时调整测试电路参数,并实时监控电路和陀螺状态,对出现的问题能够自我感知。UART1为面向上位机的通讯接口,经电平转换后通过RS232线缆连接至计算机.它一方面接收计算机的控制参数,另一方面将采集的数据传至计算机。

  4.1 抖动稳频控制

  UART2与稳频板相连接,它对稳频电路的控制主要包括:(1)控制稳频电路的开启或关闭;(2)监测稳频是否异常;(3)实时读取光强和控制电压值。

  而UART3是与抖动电路通讯的接口,它对抖动电路的控制主要包括:(1)控制抖动电路的开启或关闭;(2)监测抖动是否异常,监测抖动频率;(3)下载噪声表。UART2和UART3由于传输距离不是很长,设计中直接采用3.3 V电平,无需电平转换,经实际测试,没有出现误码,通讯稳定。

  4.2 A/D转换和D/A转换部分

  A/D转换部分负责采集温度、光强、控制电压等模拟信息,同时采集陀螺内部温度,实现温度补偿,该系统选用ADS8344。ADS8344是一款高性能、低功耗的16位的A/D转换器,内有高精度基准电压,最大采样频率为100 kHz,信噪比达84 dB,包含8个单端模拟输人通道(CH0~CH7),参考电压VRFF范围为500 mV~VCC。ADS834通过三线SPI接口与Nios II处理器通讯。为了控制环形激光器的工作电流,D/A转换部分采用具有双路输出的12位D/A转换器AD5322,该器件具有超小体积,超小功耗的特点,完全与Nios II处理器SPI接口兼容。

  5 实验及结论

  按照上述设计结构,研制以嵌入式软核处理器Nios II为核心的二频机械抖动激光陀螺信号处理系统,并对某型国产二频机抖陀螺进行实际测试,测试数据如表1所示。

  经长时间测试检验,系统运行稳定可靠,能够有效控制与监测陀螺的运行工作参数,达到预期设计要求。

关键字:激光陀螺  信号处理  RISC  NiosII 引用地址:基于软核处理器的二频机抖陀螺信号处理系统

上一篇:Altera量产集成11.3-Gbps收发器的FPGA
下一篇:深绿H.264 HD编码器 IP亮相SSIP2009

推荐阅读最新更新时间:2024-05-02 20:54

完整μModule产品系列,电源、接口和信号链路不可少!
50 多年来,混合电路和模块技术一直在发展,现在,模块采用了 COTS(商用现成有售) 形式,为缩短设计周期、减轻过时淘汰问题以及应对 SWaP (尺寸、重量和功率) 挑战做出了重大贡献。我们来回顾一下这种技术的发展历史,探索一些对航空航天和国防行业而言非常重要的因素。 早期的混合电路  上世纪 50 年代后期,运用分立式晶体管的计算领域取得了巨大进步,但是电路板变得日益复杂了,有时有数千个互连的晶体管、二极管、电阻器和电容器。因此,需要一种解决方案来提高密度和可靠性。政府机构为尝试各种混合电路理念提供了资助。 1958 年,美国资助的 RCA 公司提出了“微型模块”概念。这种概念采取的方法是使用从外部配置、统一大小的
[电源管理]
中国处理器产业的一道“曙光”—RISC-V
当前,虽然全球微处理器指令集架构被Arm和Intel x86垄断,但是2010年在伯克利大学诞生的RISC-V指令集,有望打破这一格局,给中国处理器IP带来“自主可控”的发展契机,尤其对于消费类、IoT等嵌入式应用,RISC-V更像是一道“曙光”!现在,许多高校已经开始将RISC-V用于教学,科技巨头纷纷宣布支持RISC-V,并且涌现出了一批初创的科技公司。目前,虽然RISC-V 架构技术还在发展阶段,各家芯片平台也在开发和完善之中,但是RISC-V应用终将落地。中国集成电路老前辈许居衍院士指出:RISC-V当前最适合用于IoT之类的“看不见的计算”中,现在看来RISC-V要形成生态,希望很可能在中国。 在这样的契机下,嵌入
[物联网]
中国处理器产业的一道“曙光”—<font color='red'>RISC</font>-V
基于Nios II的双网传真机系统的研究与开发
  摘 要: 基于Nios-II设计和实现了支持PSTN网络、Internet网络的双网传真机系统,利用FPGA实现了传真机系统的多个电路模块,包括A/D采样控制逻辑、二值化图像处理模块、MH编码模块、MH译码模块和CIS扫描、TPH打印、电机控制模块。基于μC/OS-II、Niche TCP/IP实现了T30协议通信、非实时网络传真通信、Tiff文件创建、Tiff文件解析模块。使用Altera Cyclone EP1C20开发板实现和验证了整机系统,经过软硬件联调,达到了系统设计指标和功能。   双网传真机是指可以接入Internet网络和PSTN网络中进行发送和接收文字、图像、图文稿件的传真机。由于Internet技术的发展
[嵌入式]
基于Nios II的双网传真机系统的研究与开发
Meta自研芯片最新成果曝光:7nm制程 集成RISC-V CPU
据外媒ROAD TOVR消息,Meta Reality Labs的研究人员已经制造了一款VR头戴设备原型机,该原型机可以支持Codec Avatars项目的渲染,并且搭载了专门用于AI处理的定制加速器芯片。 早在Facebook更名为Meta前,该公司就一直致力于Codec Avatars项目,该项目旨在使VR实现“如照片般逼真”的虚拟化身。这一系统结合AI处理和设备上的眼动追踪、嘴巴追踪等传感器,将使用者的脸以最接近真实的方式投射进虚拟世界。 Codec Avatars研究的早期版本得到了NVIDIA Titan X GPU 强大算力的支持。但在Meta最新的Quest 2一体机等设备上,并不能完全发挥其功能。 也正
[物联网]
Meta自研芯片最新成果曝光:7nm制程 集成<font color='red'>RISC</font>-V CPU
SiFive与UltraSoC结盟通过DesignShare产业生态加速RISC-V开发
电子网消息,首家客制化、开源嵌入式半导体产品无晶圆厂模式提供商SiFive日前宣布:UltraSoC将为基于RISC-V开源处理器规范的SiFive Freedom平台提供调试与追踪技术,此举将是DesignShare计划的一部分。UltraSoC的嵌入式分析半导体知识产权(IP)将通过最近发布的SiFive DesignShare生态系统对外提供,该生态系统为任何公司、发明人和创客都提供了驾驭客制化芯片动力的能力。UltraSoC的调试与追踪功能将支持Freedom平台的用户去广泛对接其设计中所用到的各种工具与接口。 DesignShare概念支撑了一整套应用,诸如SiFive、UltraSoC这样的公司及其他生态系统伙伴已
[半导体设计/制造]
巴基斯坦首个RISC-V处理器亮相
日前,由巴基斯坦UIT大学团队设计的首个RISC-V处理器正式亮相。据该国总统表示,该技术团队在首个RISC-V处理器上的表现非常出色。作为一个拥有大量人口的国家,他也认为发展巴基斯坦芯片和IT产业具有迫切性和重要性。 因为拥有开源等特性,RISC-V在过去几年里迅速发展。 据RISC-V International表示, RISC-V 开源处理器成员在 2021 年激增了 130%。RISC-V International 首席执行官 Calista Redmond 在去年年底接受 VentureBeat 采访时也指出,基金会截止受访时有 2,4278 名成员,比年初增长了 130%,还有 292 家公司,增长了 27.
[嵌入式]
ADI 信号处理技术助力 CERN 大型强子对撞机
磁场测量仪表板实现了比以往设计高达100倍的频率带宽和分辨率,促进了在世界上最强大的粒子对撞机内的超高精度波束成形。 北京2011年11月2日电 /美通社亚洲/ -- 瑞士的欧洲核子研究中心(CERN)和意大利贝内文托的萨尼奥大学合作设计一款先进仪器,用于测量 CERN 大型强子对撞机(LHC)内超导磁体的磁场。这种被称作快速数字积分(FDI)板的测量装置采用ADI公司 的 模数转换器 ( http://www.analog.com/zh/pr1026/converterleader )、模拟多路复用器和 DSP 元件向 LHC 提供在测量磁场时迄今为止可能达到的最高性能。 这种新的 FDI 板实现了比上代数字积分电路高1
[嵌入式]
UltraSoC获晶心科技选用于RISC-V开发的追踪及调试
UltraSoC日前宣布:亚洲领先且成熟的中央处理器半导体知识产权(CPU IP)供应商晶心科技(Andes Technology)已采用UltraSoC先进的嵌入式分析技术,来支持其AndesCore系列RISC-V处理器。晶心科技将利用UltraSoC包括业界唯一商用RISC-V处理器追踪解决方案在内的独一无二的IP产品系列,来实现其复杂应用嵌入式产品的开发加速和调试增强,这些应用包括人工智能(AI)、计算机视觉、网络控制器和存储等。 两家公司将携手在即将举行的RISC-V大会(RISC-V Workshop,将于5月7-10日在西班牙的加泰罗尼亚理工大学举办)上,展出一套完整的RISC-V开发、调试和追踪设计流程。 Ul
[半导体设计/制造]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved