一种新的基于DSP的混合预失真器的设计

发布者:EtherealBeauty最新更新时间:2009-11-18 来源: 现代电子技术关键字:预失真  DSP  混合预失真器 手机看文章 扫描二维码
随时随地手机看文章

0 引 言

    现代无线通信的迅猛发展日益朝着增大信息容量,提高信道的频谱利用率以及提高线性度的方向发展。一方面,人们广泛采用工作于甲乙类状态的大功率微波晶体管来提高传输功率和利用效率;另一方面,无源器件及有源器件的引入,多载波配置技术的采用等,都将导致输出信号的互调失真。因此,在设计射频功率放大器时,必须对其进行线性化处理,以便使输出信号获得较好的线性度。一般常用的线性化技术包括:功率回退、预失真、前馈等。其中,模拟预失真具有电路结构简单,速度快,成本低,易于高频,宽带应用等优点,但对线性度的改善能力有限;数字预失真采用数字电路实现,适应性强,精度高,但由于采用自适应迭代算法,收敛速度较慢。本文首先简述了普通的预失真线性化技术,而后在此基础上进行改进,添加了自适应算法,并通过信号包络检测技术提取出带外信号进行调节,从而达到改善输出信号线性度的目的。同时由于采用了自适应控制电路,当功率变化,温度变化,以及器件老化等情况下,系统的性能可仍然保持良好。

1 预失真基本原理

1.1 模拟预失真基本原理

    最基本的模拟预失真结构如图1所示,输入信号被一分为二,上路是P A输入的主要信号线,下路用于产生非线性信号,通常只产生三阶信号。在通过幅度和相位调整元件之后,下路产生的非线性信号和上路经过延迟的输入信号混合,最后通过功放输出。精确调整下路预失真器的输出幅度和相位来设置三阶预失真的系数,从而达到抵消功放输出中的三阶非线性分量。


1.2 数字预失真基本原理

    数字预失真主要在数字域通过DSP技术进行实现。数字预失真器通常有多项式和查表法两种实现方式。本文主要研究多项式法。

    多项式预失真电路结构如图2所示,在信号通过功率放大器之前,先通过多项式预失真器,在输入信号中加入预失真分量,产生预失真信号。反馈回路通过下变频器和带通滤波器得到输出信号中的带外信号功率,此功率即被用来调整多项式预失真器的系数,以减小带外功率。这种自适应的预失真技术利用输入信号的包络来产生两个只含三阶和五阶的多项式F1,F2来模拟功率放大器幅度和相位非线性的反函数,其中三阶项和五阶项的系数由一个微处理器控制。下文将会详细讨沦如何利用带外功率来产生输入信号的预失真分量。

2 混合预失真器的设计

    如前文所述,模拟预失真结构简单,响应速度快,但精度不够;数字预失真精度高,但往往由于功放的非线性严重,而使自适应算法的收敛速度较慢。因此考虑在功率放大器通过数字预失真之前,先通过一个简单的模拟预失真器来改善功率放大器的性能,使得外围数字预失真系统连接到一个“线性度更好的功率放大器”,这样既可以降低自适应算法的迭代时间,又可以更有效地抑制谐波分量,提高整个预失真系统的性能表现。图3为完整的混合预失真系统结构框图。

    图3中模拟预失真部分采用图4所示的反相并联二极管预失真电路来产生非线性分量。IM3失真分量的产生是通过并联反向二极管实现,同时采用180°的移相器来实现信号的处理和匹配功能。移相器O°支路上的线性阻抗可以用来消除二极管对所产生的线性分量,串联电容可以用来补偿二极管对的电抗分量。在该结构中采用了180°电桥,可以使输入和输出之间的阻抗特性保持良好的匹配。在二极管支路中还加入了一个可变电容,用来调节对称的三阶分量的相位差别。

    数字预失真部分多项式的产生采用如下结构,如图5所示。首先,将输入信号分成同向分量Iin和正交分量Qin,通过乘法器得到正交输入信号幅度的平方r2,接着r2再通过乘法器得到r4。r2与r4的幅度由可变的四个系数ci3,cq3,ci5,cq5来控制(这四个系数由微处理器输输出),最后的输入信号Iin和Qin同前面的多项式相乘就产生了带有三阶和五阶失真信号的输出信号。


    上面描述的数学公式表达如下:

   
    图3微处理器中自适应算法部分采用线性化处理方法来简化导数的运算:
   
    式中:x代表三阶或五阶多项式的系数ci3,cq3,ci5,cq5;f(x)为从反馈信号中提取出的带外信号功率。利用数字电路可以很容易实现上述功能。

3 计算机仿真及结果

    功率放大器的输入采用已调制的QAM信号,两路信号相隔1 MHz,载波频率取850 MHz,误差信号为邻域功率,并采用梯度法进行寻优,使误差信号最小,从而达到邻域功率最小的目的。


    整个系统的仿真是在ADS 2008中进行的,在功率回退3 dB的情况下仿真结果如图6所示。

    图6(a)为未经预失真的功放输出频谱,三阶交调信号达到了-35 dBc,若不经线性化处理会严重影响整个系统的运行;图6(b)为只经过数字预失真系统的功放输出频谱,三阶交调信号有了13 dB的改善,降到了-48 dBc;图6(c)为本文的混合预失真系统功放输出频谱,三阶交调信号较单独数字预失真系统又有了8 dB的改善,降到了-56 dBc,从而使功放输出端的三阶交调信号有了多达21 dB的改善。同时,从仿真过程也可以看到,系统收敛时间也有所减少。

4 结 语

    随着移动通信技术的迅猛发展,功率放大器的线性化技术越来越趋向于多种线性化技术的结合,模拟预失真的简单快速和数字预失真的高精度,两者的结合定会有更广阔的前景。本文就此技术进行重点研究,在ADS中进行仿真,从理论上验证了两者结合的可行性和优越性。

关键字:预失真  DSP  混合预失真器 引用地址:一种新的基于DSP的混合预失真器的设计

上一篇:基于SoPC的自感知运动图像采集系统设计
下一篇:爱特梅尔推出全新VaultIC™系列安全模块

推荐阅读最新更新时间:2024-05-02 20:55

ARM+DSP的嵌入式四轴运动控制设计
运动控制系统已被广泛应用于工业控制领域。近年来,工业控制对运动控制系统的要求越来越高。传统的基于PC及低端微控制器日渐暴露出高成本、高消耗、低可靠等问题,已经不能满足现代制造的要求 。随着嵌入式技术的日益成熟,嵌人式运动控制器已经初露锋芒。基于ARM技术的微处理器具有体积小、低成本、低功耗的特点,决定其在运动控制领域具有良好的发展前景。 PCL6045BL是一种新型专用DSP运动控制芯片,它具有强大的数据处理能力和较高的运行速度,可以实现高精度的多轴伺服控制。为解决精密制造对低成本、可移植性强的通用型多轴数控系统的迫切需求,文中给出一种基于ARM 微处理器S3C2440与DSP专业运动控制芯片PCL6045BL构成的嵌入
[单片机]
ARM+<font color='red'>DSP</font>的嵌入式四轴运动控制<font color='red'>器</font>设计
FLASH存储的在系统编程及其在DSP系统中的应用
    摘要: ATMEL公司生产的串行Flash AT45系列存储器的容量已达到了16Mb,常用于数据存储系统。文中以AT45D041为例,详细介绍了该系列Flash存储器的命令集以及串行SPI接口的应用方法,并给出了相应的模式时序。     关键词: SPI Flash Buffer 中断 AT45D041 现在,数字信号处理器(DSP)正越来越多地应用到各种场合。而FLASH存储器已成为DSP系统的一个基本配置,主要用于存放用户程序代码。目前FLASH存储器正在从单纯的EPROM的替换件演变为许多电路系统中的不可缺少的组成部分。 将用户程序代码装入FLASH存储器的方法有三种。
[应用]
基于DSP-LF2407A和CAN总线的分布式电机控制系统
引言 CAN(Controller Area Network)控制器局域网,主要用于各种设备监测及控制的局域网。最初由德国Bosch公司用于汽车的监控系统而设计,具有良好的功能特性和极高的可靠性,现场抗干扰能力极强, 总线形式为串行数据通信总线。 TI 的24X系列芯片,具有处理性能优良(30MIPS),外设集成度高,程序存储器容量大,A/D转换速度快等特点,是基于工业控制而设计的DSP(数字信号处理)类芯片。LF2407A以其丰富的集成外设,提供了电机数字化控制解决方案。其嵌入式CAN总线控制器,基于CAN2.0B规范要求,提供了CAN通信功能,可为实现分布式工业监控局域网络提供了一个解决方案。
[工业控制]
基于<font color='red'>DSP</font>-LF2407A和CAN总线的分布式电机控制系统
基于TMS320C6x11系列DSP的图像获取方案
本设计方案旨在利用上述 的有利条件,提出一套基于TMS320C6x11系列DSP的图像获取方案,利用模拟视频信号的统一性,实现随意更换带有标准模拟视频信号输出接口的图像设备而无需在图像处理系统的硬件和软件上作修改。同时,本方案还需提供一个相对通用的数字视频接口,可以适应TMS320C6xll系列DSP的接口。本设计的主要技术要求有:   ①支持标准的模拟视频输入接口,可以对标准的模拟视频信号解码得到数字图像数据;   ②在不降低图像幅面的前提下,图像采集速度快,满足一定的实时性要求;   ③占用CPU时间少,使得图像采集过程在后台自主完成;   ④数字图像接口通用性好,可以在TMS320C6u1l系列乎台上通用互换。
[嵌入式]
一美元DSP微控制乃数字电源普及起爆剂
  数字软件技术开始在此前曾是模拟技术一统天下的开关电源上广泛普及。LED照明、车载电源及产业设备等领域也纷纷开始导入数字控制型电源。通过添加通信功能或者将控制方式改变为动态控制等方法,在提高电源效率、缩小产品尺寸以及缩短开发时间等方面发挥了效果。长期以来一直是DSP课题的高成本问题,也随着价格与通用微控制器一样的低价产品问世而逐渐得到解决。   电源的数字控制有助于实现AC-DC电源和DC-DC转换器等的小型化及高效率化,大约5年前开始受到关注。这种“数字电源”的应用范围在最近一年来悄然扩大。   以前,数字电源只是导入于无停电电源装置(UPS)、通信产品、服务器以及太阳能电池用功率调节器等基础设施的部分产品中。但最近,LED
[电源管理]
一美元<font color='red'>DSP</font>微控制<font color='red'>器</font>乃数字电源普及起爆剂
ADI诠释DSP技术针对热点应用的五大竞争法宝
Forward Concepts的总裁兼首席分析师Will Strauss是一位跟踪DSP领域已久的知名分析师,他最近指出,DSP事实上已经成为整个半导体产业的驱动力量,因为在随时随地接入互联网和多媒体应用的新时代,DSP已经成为了底层的基础技术。 的确,从ADI公司的DSP发展战略就可以看到,DSP产品和技术已渗透到半导体应用的很多领域,而且随着ADI这些DSP厂商不断地推陈出新,所谓通用DSP和嵌入式DSP的用途界线不再那么泾渭分明,通用已体现出一定的相对性,即用途虽然广泛,但是以应用为导向的。最新的通用DSP产品也体现出数字信号处理器正在不断淡化其作为独立芯片的特性,因为它们除了也走多核路线提高速度和处理能力之
[嵌入式]
CPLD在DSP系统中的应用设计
摘要:以Altera公司MAX700旧系列为代表,介绍了CPLD在DSP系统中的应用实例。该方案具有一定的普遍适用性。 关键词:RESET BOOT HPI CPLD的延时 时序 DSP的速度较快,要求译码的速度也必须较快。利用小规模逻辑器件译码的方式已不能满足DSP系统的要求。同时,DSP系统中经常需要外部快速部件的配合,这些部件往往是专门的电路,可由可编程器件实现。CPLD的时序严格、速度较快、可编程性好,非常适合于实现译码和专门电路。本文以MAX7000系列为例,具体介绍其在以TI公司的TMS320C6202为平台的网络摄像机系统中的应用。 1 CPLD在DSP系统中的功能介绍 1.1 DSP系统简介 本文
[应用]
基于DSP和CPLD的低功耗多路数据处理系统设计
摘 要: 本文介绍了一种基于DSP和CPLD的低功耗多路数据采集处理系统。整个系统由DSP和CPLD动态地设置A/D采样通道,控制6路16位高精度A/D转换器ADS7805的启动和停止。由DSP对采样数据进行读取和处理。 关键词: DSP; CPLD;低功耗;多路数据处理 引言 随着电子技术的应用和发展,数字信号处理内容日益复杂,同时,很多情况下要求整个系统具有低功耗的特点。为满足这种要求,DSP芯片设计技术也在向低功耗、高性能的方向发展。从处理速度来看,TMS320VC5502的运算能力已经达到了600MMACS,即每秒钟可以完成6亿次乘加运算。从功耗来看,TMS320VC5502内核电压只有1.26V,整个芯片的功耗
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved