意法半导体(纽约证券交易所代码:STM)发布业内首款整合双ARM Cortex-A9 内核和DDR3(第三代双速率)内存接口的嵌入式处理器。新产品SPEAr1310采用意法半导体的低功耗 55nm HCMOS(高速CMOS)制程,为多种嵌入式应用提供高计算和定制功能,同时兼具系统级芯片的成本竞争优势。
新微处理器整合超低功耗技术和ARM Cortex-A9处理器内核的多任务处理功能,以及创新的片上网络(NoC)技术。双核ARM Cortex-A9处理器可全面支持对称和不对称运算,处理速度高达每核600MHz(在恶劣的工业环境中),相当于 3000 DMIPS。片上网络是应用灵活的通信架构,可支持多路不同的流量特性,以最具成本效益和能效的方式,最大限度地提高数据吞吐量。
意法半导体计算机系统产品部总经理Loris Valenti表示:“SPEAr1310是近期发布的SPEAr1300系列的首款产品,其它产品也将陆续推出。凭借其创新的架构和强大的功能,SPEAr1310以最先进的技术引领嵌入式市场,实现前所未有的成本竞争力、性能以及灵活性。”
内置DDR2/DDR3内存控制器和完整的外设接口,包括USB、SATA、PCIe(集成物理层)以及千兆以太网MAC(媒体访问控制器)。意法半导体SPEAr1310微处理器适用于高性能嵌入式控制应用市场,包括通信、计算机外设以及工业自动化。
高速缓存与硬件加速器和 I/O模块的一致性能够提高数据吞吐量以及简化软件开发过程。加速器一致性端口(ACP)结合芯片的NoC路由功能,可满足硬件加速和I/O性能的最新应用需求。ECC(错误校验码)保护功能可防止DRAM内存和二级高速缓存上的软硬错误, 可大幅延长故障间隔时间,进而提高系统可靠性。
SPEAr1310的主要特性:
• 2路千兆/快速以太网端口(用于外部GMII/RGMII/MII PHY)
• 3路快速以太网端口(用于外部 SMII/RMII PHY)
• 3路PCIe/SATA Gen2接口(内置PHY)
• 1路32位PCI扩展总线(高达66 MHz)
• 2路集成PHY的USB 2.0主机端口
• 1路集成PHY的USB2.0 OTG端口
• 2路CAN 2.0 a/b接口
• 2路TDM/E1 HDLC控制器,每路控制器每帧256/32个时隙
• 2路HDLC控制器,用于外部RS485 PHY
• I2S、UART、SPI、I2C端口
• 具有触摸屏和重叠窗口功能的HD显示控制器
• 存储卡接口
• 安全硬件加速器
• 安全引导和密钥存储功能
• 省电功能
SPEAr1310已开始提供给主要客户进行性能评估和原型设计。
关键字:Cortex-A9 DDR3 嵌入式处理器
引用地址:
整合双 ARM 内核和 DDR3 内存接口的嵌入式处理器
推荐阅读最新更新时间:2024-05-02 21:06
十月下旬DDR3 2GB合约价将跌破30美元
集邦科技(Trendforce)旗下研究部门 DRAMeXchange 指出, DDR3 2GB合约价十月上旬跌幅达6%~9%, DDR3 2GB合约价高价部份由35美元下跌至33美元,主要是韩系厂商成交价。低价部份由33美元下跌至30美元,跌幅达9.1%,面临30美元保卫战,价格并有持续探底之势。 该机构表示,低价成交厂商多为日系及台系DRAM厂,由于面临较大的销货压力而有较大的降幅, DDR2 合约价呈现同步下跌,与 DDR3 几乎无价差。 现货市场方面,由于大陆十一长假结束,内地市场掀起补货潮,模块厂趁势调整DDR2模块价格,其中以DDR2颗粒价格涨幅最为犀利,DDR2 1Gb eTT颗粒价格从先前低点1.7
[半导体设计/制造]
32位ARM嵌入式处理器的调试技术
随着对高处理能力、实时多任务、网络通信、超低功耗需求的增长,传统8位机已远远满足不了新产品的要求,高端嵌入式处理器已经进入了国内开发人员的视野,并在国内得到了普遍的重视和应用。ARM内核系列处理器是由英国ARM公司开发授权给其他芯片生产商进行生产的系统级芯片。目前在嵌入式32位处理器市场中已经达到70%的份额。笔者在对三星公司的ARM7芯片技术调试的过程中,对这些高端嵌入式系统的调试技术进行了总结。 传统的调试工具及方法存在过分依赖芯片引脚、不能在处理器高速运行下正常工作、占用系统资源且不能实时跟踪和硬件断点、价格过于昂贵等弊端。目前嵌入式高端处理器的使用渐趋普及。这些处理器常常运行在100MHz,并且一些内部控制以及内部存储器
[嵌入式]
Spansion携手德州仪器整合嵌入式处理器
整合Spansion NOR 闪存和TI ARM® 微处理器的Dave Lizard CPU模块,为家庭自动化和工业控制领域提供高性能和出色交互性的解决方案
2011年6月17日,中国上海—业内领先的NOR闪存提供商Spansion公司(NYSE: CODE)今日宣布公司将与德州仪器(TI)和一家意大利系统设计公司Dave开展合作,共同致力于开发针对家庭自动化和工业控制领域的高性能、出色交互性的解决方案。Dave公司正在开发完整的CPU模块——Lizard主板,该主板整合1Gb Spansion GL NOR闪存以及TI AM3517/AM3505 Sitara™ ARM®微处理器,将呈现出丰富的二维和三维实时
[嵌入式]
基于FPGA的DDR3多端口读写存储管理系统设计
机载视频图形显示系统主要实现2D图形的绘制,构成各种飞行参数画面,同时叠加实时的外景视频。由于FPGA具有强大逻辑资源、丰富IP核等优点,基于FPGA的嵌入式系统架构是机载视频图形显示系统理想的架构选择。视频处理和图形生成需要存储海量数据,FPGA内部的存储资源无法满足存储需求,因此需要配置外部存储器。 与DDR2 SDRAM相比,DDR3 SDRAM带宽更好高、传输速率更快且更省电,能够满足吞吐量大、功耗低的需求,因此选择DDR3 SDRAM作为机载视频图形显示系统的外部存储器。 本文以Kintex-7系列XC7K410T FPGA芯片和两片MT41J128M16 DDR3 SDRAM芯片为硬件平台,设计并实现了基于FPGA
[电源管理]
以S3C2440嵌入式处理器为核心的远程图像无线监控系统设计
对图像监控系统,用户常常提出这样的功能需求:希望能够监控距离较远的对象。这些对象有可能分布在郊区、深山,荒原或者其他无人值守的场合;另外,希望能够获取比较清晰的监控图像,但对图像传输的实时性要求并不高,很明显,用传统的PC机加图像采集卡的方式很难满足这样的需求。 在嵌入式领域,ARM9系列微处理器在高性能和低功耗方面提供了最佳的性能,因此选用ARM9嵌入式处理器S3C2440设计实现了一个远程图像光线监控系统通过这个系统,可以远在千里之外控制一个摄像机进行图像采集并回传。如果这个摄像机有一个485接口的云台,还可以通过互联网远程控制摄像机的取景角度、镜头拉伸、聚焦等功能。 除了获取图像数据.系统还提供了多路开关控制和数据采
[单片机]
DDR测试系列之四----漫话DDR3
DDR3简介 DDR3(double-data-rate three synchronous dynamic random access memory)是应用在计算机及电子产品领域的一种高带宽并行数据总线。DDR3在DDR2的基础上继承发展而来,其数据传输速度为DDR2的两倍。同时,DDR3标准可以使单颗内存芯片的容量更为扩大,达到512Mb至8Gb,从而使采用DDR3芯片的内存条容量扩大到最高16GB。此外,DDR3的工作电压降低为1.5V,比采用1.8V的DDR2省电30%左右。说到底,这些指标上的提升在技术上最大的支撑来自于芯片制造工艺的提升,90nm甚至更先进的45nm制造工艺使得同样功能的MOS管可以制造的更小,从而带来
[测试测量]
未来十年工业需要什么样的嵌入式处理器
浩瀚的芯片海洋中能被人记住的寥寥无几,因其本就是幕后英雄,加之摩尔定律下技术的飞速发展。那些在人们脑海中留下印记的往往是踩中了时代的脉搏,得以彻底改变了人们的生活或是一个产业,而时代也造就了一些明星。 本文中,我们会探讨中国工业自动化产业的变革以及基于 ARM® 的高性价比处理器是如何推动这种演进的。 热血年代 如今我国已形成独立完整的现代工业体系,但在 2001 年中国加入 WTO,开启驶向“世界工厂”的高速通道时,没人能想象出今天中国“制造强国”的模样,因为那时作为工业生产的基石的我国的自动化产业尚处于萌芽期,外资占据绝对主导地位。只不过敏锐的本土企业已经开始尝试从点至面的突围,日后被誉
[嵌入式]
基于多嵌入式处理器实现的牵引理疗系统
0引言 医学上针对腰椎间盘突出症等腰脊椎病,通常采取物理牵引的保守治疗方法。本牵引床系统是以两段式床体为治疗平台,采用ARM等嵌入式处理器并结合计算机对床体各自由度运动实现分布式控制,并由直流电机实施外力快、慢速牵引及床体的任意角度的快慢速旋转,从而实现腰脊椎病的物理治疗。 1系统功能与总体设计 牵引床以两段式床体为治疗平台。其床体分为前、后两段,供病人躺卧。前段有固定带将病人腰上部固定,利用牵引带与活动床头相连。牵引运动是前后方向的平动。床头在电机驱动下可向前牵出一定距离,而病人腰部则是被固定着,这样牵引带对腰椎就有了一定的作用力。床头安装“S”型拉力传感器检测牵引力。后段床体也有固定带将病人的腰下部至胯骨处固定
[医疗电子]