Xilinx Vivado设计套件加速集成和系统级设计继续领先一代

发布者:lqs1975最新更新时间:2013-04-08 来源: EEWORLD关键字:Xilinx  Vivado 手机看文章 扫描二维码
随时随地手机看文章

中国北京,2013年4月8日—— All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布, 其业界首款可编程SoC级增强型Vivado™设计套件的最新版本在生产力方面进行了两大改进。Vivado设计套件2013.1版本新增了一款以IP为中心的设计环境,用以加速系统集成;而其提供的一套完整数据库,则可加速C/C++系统级设计和高层次综合(HLS)。

加速IP创建与集成

为了加速在All Programmable FPGA器件中创建高度集成的、复杂的设计,赛灵思推出了Vivado IP Integrator(IPI)早期试用版本。Vivado IPI可加速RTL、赛灵思IP核、第三方IP核以及C/C++综合的IP核的集成。Vivado IPI采用ARM® AXI互联和IP封装的IP-XACT元数据等业界标准,能提供智能、结构组装正确并与赛灵思 All Programmable解决方案协同优化的设计方案。IP Integrator建立在Vivado 设计套件的基础之上,是一款具有器件和平台意识的互动性、图形化和可编写脚本的环境,能支持具有IP意识的自动化AXI互联、单击IP子系统生成、实时DRC、接口变更传播以及强大的调试功能。针对Zynq™-7000 All Programmable SoC设计,嵌入式设计团队现在能够更快速地识别、重用并集成软/硬件IP,满足双核ARM处理系统和高性能FPGA架构的要求。

Atomic Rules 公司CTO Shep Siegel指出:“Vivado帮助我们大幅提升了可重配置计算平台与应用的开发生产力。同时,Vivado IPI和7系列器件的完美结合,也帮助我们加速了开发进程。赛灵思在芯片技术和设计流程方面的创新满足了我们最终客户的各种要求, 给我们留下了深刻的印象。”

快速了解Vivado IP集成器, 请观看视频演示:http://china.xilinx.com/training/vivado/creating-ip-subsystems-with-vivado-ip-integrator.htm

加速系统级设计的数据库
为了加速C/C++系统级设计和高层次综合(HLS),赛灵思通过支持业界标准的浮点math.h运算和实时视频处理功能,增强了Vivado HLS库。正在评估Vivado HLS的超过350名活跃用户和1000多家客户,现在就可以立即访问嵌入到OpenCV环境中的视频处理功能,实现运行在双核ARM处理系统上的嵌入式视觉。最终解决方案通过硬件加速能将现有的C/C++算法性能提升100倍之多。同时,Vivado HLS相对于RTL设计输入流程而言,可将系统验证和实现速度提高达100倍。针对Zynq-7000 All Programmable SoC设计,设计团队现在能以更快的速度开发双核ARM处理系统的C/C++代码,同时还能自动加速高性能FPGA架构中计算密集型功能的执行。              
如需了解有关赛灵思Vivado 设计套件如何保持领先一代水平的更多信息,敬请访问以下网址:www.xilinx.com/cn/vivado

供货情况
欢迎立即在以下网址下载Vivado设计套件2013.1:www.xilinx.com/cn/download。如欲早期试用IP 集成器并获得最新Vivado 设计套件对Zynq-7000 All Programmable SoC的支持,敬请联系您所在地的销售团队。欢迎报名参加培训,或观看在线Vivado 设计套件培训,充分发挥基于Vivado 设计套件的目标参考设计作用,大幅提升您的生产力。

关于赛灵思

赛灵思是All Programmable器件、SoC和3D IC的全球领先供应商。赛灵思公司行业领先的产品与新一代设计环境以及 IP 核完美地整合在一起,可满足客户对可编程逻辑乃至可编程系统集成的广泛需求。如需了解更多信息,敬请访问赛灵思中文网站:www.xilinx.com/cn

关键字:Xilinx  Vivado 引用地址:Xilinx Vivado设计套件加速集成和系统级设计继续领先一代

上一篇:微软Windows Embedded 8 正式发布
下一篇:风河荣获2013年Confirmit客户满意度大奖

推荐阅读最新更新时间:2024-05-02 22:37

安富利设计服务联手赛灵思和德州仪器
共同开发突破性工业自动化解决方案 以太网 POWERLINK工业网络套件可以完整地实现POWERLINK协议(受控节点) 安富利公司(NYSE: AVT) 旗下安富利电子元件(Avnet Electronics Marketing)下属的安富利设计服务(Avnet Design Services)今天宣布推出低成本的以太网POWERLINK工业网络套件,为工业网络应用提供完整的开发平台。这一基于Spartan-6 FPGA的套件由安富利设计服务与赛灵思和德州仪器携手开发,并得到奥地利贝加莱公司(B&R Automation) 的技术支持,可以完整地实现POWERLINK协议(受控节点),提供开发工具和其它设计资源,帮助工业网络
[网络通信]
Xilinx专为数据中心加速设计的软件定义开发环境上线AWS
赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布其软件定义开发环境SDAccel现已上线亚马逊AWS,可与亚马逊弹性计算云(Amazon EC2)F1实例配合使用。Amazon EC2 F1实例借助赛灵思16nm Virtex®UltraScale+™FPGA,可提供可重配置的定制硬件加速功能,能够满足数据分析、视频处理和机器学习等计算密集型工作负载的种种需求。 随着面向Amazon EC2 F1实例的SDAccel开发环境的部署,使不太熟悉FPGA的软件开发人员现在也能够将工作负载的性能提升高达50倍之多。 SDAccel通过为Amazon EC2 F1构建专用的FPGA内核,可以自动加速使用C
[嵌入式]
Xilinx公布20nm发展战略 继续保持领先一代
    赛灵思公司(Xilinx)今天宣布其20nm产品系列发展战略,包括下一代8系列All Programmable FPGA以及第二代3D IC和SoC。20nm产品系列建立在业经验证的28nm技术突破之上,在系统性能、功耗和可编程系统集成方面领先竞争企业整整一代。通过与赛灵思Vivado设计套件针对最高生产力和结果质量的协同优化, 20nm产品系列将能够满足广泛的下一代各种系统的要求,为行业提供比以往任何时候都更具吸引力的ASIC和ASSP可编程替代方案。 赛灵思全球总裁兼首席执行长官Moshe Gavrielov 表示“20nm产品阵容将满足呈指数级增长的可编程势在必行的市场需求。推动这种强大需求的不仅仅是设计成本的大
[嵌入式]
赛灵思32纳米代工大转弯 台积电入列
据台湾媒体报道,赛灵思(Xilinx)继与三星电子(Samsung Electronics)宣布45纳米制程携手合作之后,近日再传赛灵思为追求市场领先,下一代32纳米制程代工策略大转弯!代工评估名单除了新伙伴三星、既有伙伴联电外,劲爆的是过去从未往来的台积电也赫然在新评估名单之列!消息指出,台积电内部为争取赛灵思订单,正积极量身订做制程技术,为2010~2011年量产进行准备。台积电对此则回应,台积电会对任何可能客户提供最优良服务,但不对特定特户订单进行讨论。 半导体业者指出,赛灵思与三星此次宣布45纳米制程可程序逻辑芯片(FPGA)合作,已确定于近日内量产,但更关键的是,赛灵思内部正在为布局下1世代32纳米制程FP
[嵌入式]
安富利新加坡荣膺赛灵思台湾和东盟地区最佳分销商DFAE奖
电子网消息,全球领先的技术分销商安富利日前宣布荣获赛灵思台湾和东盟地区最佳分销商卓越现场应用工程(Dedicated Field Application Engineering, 简称 DFAE)奖。该奖项旨在表彰安富利助其促进销售并实现盈利增长的杰出贡献。 赛灵思是全球All Programmable产品和技术的领导厂商,也是安富利最长期的合作伙伴之一,双方合作已逾25周年。双方通过紧密合作,为安富利遍布各行各业的庞大客户群体提供赛灵思All Programmable技术。安富利的现场应用工程师针对客户和行业需求进行深入解读,从而为每一个市场应用提供使其设计性能最优的技术解决方案。 DFAE奖旨在表彰安富利的杰出表现和
[半导体设计/制造]
可编程芯片初创公司 Efinix 获新一轮融资
总部位于美国加州的可编程芯片开发公司 Efinix 宣布获得了一笔 950 万美元的新一轮融资,领投方是全球领先的可编程逻辑完整解决方案的供应商赛灵思(Xilinx),参投方包括红杉资本中国支持的香港X科技基金,三星电子旗下投资公司 Samsung Ventures Investment Corporation,香港 Inno Capital和Brizan Investments。 Efinix 公司将会利用这笔最新融资加速研发其想Quantum可编程芯片技术,专注于深度学习和计算加速,以及市场拓展等。在Power-Performance-Area方面, Efinix 的Quantum可编程技术是传统可编程技术能力的四倍。这种颠覆
[嵌入式]
采用FPGA实现视频应用中的OSD设计
近年来,数字视频监控系统在银行、高速公路、楼宇等各个领域取得了广泛的应用。在数字视频监控系统中,OSD(On Screen Display)技术是不可或缺的部分。OSD为用户提供友好的人机界面,能够使用户获得更多的附加信息。 系统构成 本文介绍的系统是基于TI DSP TMS320DM6?3与 FPGA 的完整视频监控系统,支持1路视频的输入和1路视频输出,此外还提供网络接口。 视频输入采用TI的高性价比视频解码器TVP5150A来实现,TVP5150A可实现两路复合视频输入或一路S-video视频信号的采集。通过I2C进行寄存器配置,输出数字视频信号遵循ITU656标准。 TVP5150A解码
[嵌入式]
采用FPGA实现视频应用中的OSD设计
Xilinx Zynq实现任意波形发生器仿真
DDS(Direct Digital Synthesizer)直接数字式频率合成器,是一种新型频率合成技术,具有低成本、低功耗、高分辨率、相对带宽大和频率转换时间短等优点。较容易实现频率、相位以及幅度的数控调制,广泛应用在电信与电子仪器和通信领域。波形发生器是一种数据信号发生器,在调试硬件时,常常需要加入一些信号,以观察电路工作是否正常。加入的信号有:正弦波、三角波、方波和任意波形等。 其中设计方案如下图所示,我们将所需要的信号存在ROM中,当需要信号的时候,FPGA从ROM中读取信号,最后经过DA芯片转换,得到我们所需要的信号。在本文中,只介绍DDS形成数字信号的仿真过程,所用的FPGA为Xilinx Zynq7
[测试测量]
<font color='red'>Xilinx</font> Zynq实现任意波形发生器仿真
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved