基于DRFM的欺骗干扰与雷达目标模拟实现

发布者:幸福之舞最新更新时间:2014-11-14 来源: eefocus关键字:DRFM  DSP  雷达目标 手机看文章 扫描二维码
随时随地手机看文章
引言

  在雷达的测试系统中,常常需要模拟日标回波;同时,为了测试雷达的抗干扰特性,还需要产生欺骗干扰的信号。DRFM(数字射频存储器)由于可以高保真的存储和复制采样信号,测试系统不仅可以产生多个假目标,还可以产生距离拖引干扰和速度拖引干扰。

1 系统组成及原理

  雷达的测试系统需要模拟目标的航迹。对于高速运动的目标,其控制系统需实时计算控制参数,供功能块使用。因DSP(数字信号处理器)芯片采用的是哈佛结构的并行体系结构,具有独立的数据存储空间和程序存储空间,它的数据和程序分别存储在不同的存储器之中。采用TI公司的DSP处理芯片,其中TMS320C2000系列是面向控制型的处理芯片,也有较强的计算能力,以适应快速数字信号处理运算的要求,比较适合本系统使用,可以实时计算下载控制参数,供功能块使用。

  测试系统包括以下几部分:

  a) 系统通过天线接受雷达信号,经混频成中频后,通过DRFM采集中频雷达脉冲信号,并把采集数据存储在存储器中供读取。

  b) DSP根据主控计算机提供的命令和干扰参数,实时计算每一个更新时刻计算出相应的目标时延和多谱勒频移,并把数据 存入相应的锁存器中。

  c) 可编程脉冲延时电路根据DSP提供的参数,对雷达视频脉冲进行相应的延时,产生DRFM的数据释放信号,控制DRFM的D/A转换器工作,产生中频脉冲信号,从而实现距离拖引干扰。

  d) DDS(直接数字频率合成器)模块根据DSP提供的参数,产生相应的多普勒频移信号,经混频电路处理后,实现速度拖引干扰或目标速度模拟。

  e) 根据假目标的运动轨迹,DSP实时计算出假目标的距离引起的功率衰减,控制输出电调衰减器,实现假目标的距离欺骗。

  目标模拟与欺骗干扰系统组成框图如图1所示。
2  对DRFM的控制

  DRFM读取时延的数据更新并不需要每个雷达脉冲都更新,这是由目标的运动速度决定的,一般2 ms更新一次就够了。

  可编程延迟电路的延时时间由DSP控制,以接收到的雷达视频脉冲为起始点,计算延时参数,延时脉冲的个数也是可控的,这样可以控制产生多个假目标或多个欺骗干扰信号。

  因DRFM可以反复复制存储的信号,可以用一路来实现多个模拟目标或欺骗干扰,为了设计的灵活性,用FPGA(现场可编程门阵列)设计一个有使能端的可设置延时时间和脉冲个数的脉冲延时电路,可以在FPGA中根据需要设计多个单脉冲延时电路,然后将这些脉冲相加,得到延时独立设置的脉冲,模拟独立运动的目标轨迹。这样,只用一个通道就可以同时实现目标模拟与欺骗干扰、多目标模拟或多个欺骗干扰信号。对DRFM的控制时序见图2。 [page]
3  对DDS的控制

  当一个通道只有一个目标需要模拟时,只需要将计算好的多普勒频移参数送入锁存器即可。但常常需要模拟多个目标或需要模拟一个目标及与它相应的欺骗干扰,这时采取每计算一个参数送入锁存器的方法来控制就可能来不及了。DSP计算好需要模拟的多个目标的距离和多普勒频移后,将多普勒频移参数按模拟目标相对雷达信号距离由近到远的次序存入RAM中,由于DDS从置数到工作稳定需要时间,以雷达同步脉冲来送出第1个控制参数,其他的在每个脉冲的后沿来更新参数。对于频率捷变雷达来说,多普勒频移与频率相关,如采取测量到雷达频率再计算的方式,当模拟的目标与测试系统较近时,实时更新时间来不及,由于目标运动的速度不快,参数更新时间,采取预先计算多普勒频移并下载到存储器中,以频率做存储器读出时的地址,频率捷变时可以实时查表得到该时刻该频率的多普勒频移。电路原理见图3。在模拟距离远近的功率变化时控制电路与此相似,因与频率无关,电路比控制多普勒频移的电路简单,不再详述。
4 多通道的实现

  通过一个通道来实现多个模拟目标或欺骗干扰,将减少设备量,降低系统的成本,但当两个目标距离较近、速度不同时,以及模拟目标数较多时,一个通道将难以实现。这时可以通过增加通道来实现。由于与主控计算机是通过串口通信,这样,带来了一个问题,即如何简单实现两个通道间的信号同步。

  下面以两个通道(一个通道用做模拟目标,另一个通道用做相应的欺骗干扰)为例介绍通道问同步的实现。将模拟目标的运动参数下载到主模拟通道,而作欺骗干扰的通道,计算机需要将目标参数和干扰参数一起下载,DSP计算时,以接收到的雷达视频脉冲为参考值,计算出干扰更新时刻的距离和速度。由于这样起始点的时刻未知,每个DSP独自更新,将难以保证欺骗干扰和模拟目标时间的一致性,可以采取以主通道DSP为主,更新数据时发出中断信号,另一个接收到更新中断后更新数据,为了保证各数据更新的同时性,采取两次锁存,接收到的雷达视频脉冲产生同步脉冲对数据进行锁存。程序流程如图4所示。
5 结束语

  本文介绍了单个通道多目标模拟时对多普勒频移参数的实时控制方法,以及多个通道模拟多个信号时的实时控制方法,提出了信号间同步的解决方法。虽然采用单个通道做多目标模拟时,模拟距离接近而速度不同的目标存在局限性,但控制电路简单有效,工作稳定,设备成本低,具有实用的价值。在雷达目标模拟与干扰产生的设备上得到了广泛应用。
关键字:DRFM  DSP  雷达目标 引用地址:基于DRFM的欺骗干扰与雷达目标模拟实现

上一篇:GPS和Galileo接收机的芯片技术与系统设计
下一篇:基于数字信号处理的新型车载减震检测方法研究

推荐阅读最新更新时间:2024-05-02 23:18

基于DSP6713的IIR格型自适应滤波器
TMS320C6713是TI公司开发的一款新型浮点DSP芯片,它基于超长指令字结构(VLIW),非常适合于做高强度的数学运算,被认为是TI公司运算能力最强的处理器之一。本文使用合众达公司开发的一款基于TMS320C6713芯片的开发板构建了音频信号处理系统,对音频信号的IIR格型自适应滤波处理算法进行硬件验证。   1 硬件系统设计   开发板系统总体方案框图如图1所示。模拟音频信号首先通过高性能前置运算NE5532进行预放,然后进入音频ADC进行A/D转换得到串行输出的数字音频信号,本文使用CIRRUS公司最新专业级音频芯片CS4272,该芯片使用了一个差分模拟结构,采样率高达192 kHz,实际信噪比超过90 dB。接着
[嵌入式]
基于<font color='red'>DSP</font>6713的IIR格型自适应滤波器
台式PC无法满足胃口,Nvidia继续向移动图形处理前行
在推出新颖的处理器架构,并斥资3.57亿美元收购PortalPlayer后,Nvidia公司分别针对高低端PC图形处理领域的疆域扩展计划又前进了一步。上述行为也表明,在其核心业务——台式机图形处理器迅速走向成熟的今天,Nvidia在其它领域发现了一些新的机遇。 在高端,Nvidia的GeForce 8800是首次采用统一架构的新型图形处理器,旨在打破传统图形处理的瓶颈。GeForce 8800还以线程处理方式迈入一系列数据密集型技术的应用领域,这类应用传统上是由DSP、FPGA和向量处理器完成的。 在低端,PortalPlayer收购案是Nvidia进攻移动领域战略的一部分,该公司一直力图在快速增长的手机和MP3播放器等领域占
[焦点新闻]
DSP处理器与通用处理器的比较
DSP处理器与通用处理器的比较 1 对密集的乘法运算的支持 GPP不是设计来做密集乘法任务的,即使是一些现代的GPP,也要求多个指令周期来做一次乘法。而DSP处理器使用专门的硬件来实现单周期乘法。DSP处理器还增加了累加器寄存器来处理多个乘积的和。累加器寄存器通常比其他寄存器宽,增加称为结果bits的额外bits来避免溢出。 同时,为了充分体现专门的乘法-累加硬件的好处,几乎所有的DSP的指令集都包含有显式的MAC指令。 2 存储器结构 传统上,GPP使用冯.诺依曼存储器结构。这种结构中,只有一个存储器空间通过一组总线(一个地址总线和一个数据总线)连接到处理器核。通常,做一次乘法会发生4次存储器访问,用掉至少
[嵌入式]
基于CAN总线的单片机与数字信号处理器通信系统设计
引 言   众所周知,虽然目前8位单片机正逐渐被速度高,性能强的16位或32位微处理器所取代,但8位单片机仍以其低廉的价格、丰富的外围芯片以及众多的多功能产品而在低端应用市场占据主流地位。数字信号处理器(Digital Signal Processor,DSP)作为一种具有高速数字信号处理能力的新型单片机,在通信、自动控制、航天航空、军事、医疗等领域广泛应用。在比较复杂的测控系统中,如微机电动机保护装置,要求在毫秒级的短时间内对电动机实现实时保护和测量,所以对装置硬件系统的实时数据处理能力要求较高,而传统的基于单 CPU微处理器的方案己经难以胜任。因此,这里采用数字信号处理器与单片机构成的双CPU结构。由数字信号处理器完成多通道A/
[嵌入式]
ADI ADAU1701DSP数字音频处理方案
ADIADAU1701DSP数字音频处理方案 ADAU1701是一款完整的单芯片音频系统,包含28/56 bit音频DSP、ADC、DAC以及类似微控制器的控制接口。信号处理包括平衡、混音、低音增强、多波段动态处理、延迟补偿以及立体声图像扩展等,可以对现实世界的扬声器、放大器与收听环境的限制进行补偿,对感受到的音频质量进行动态改进。 ADAU1701的信号处理可以同高端立体声设备中的信号处理相媲美。大多数处理是由完全的56 bit双精度模式完成的,因此带来非常优良的低电平信号性能。ADAU1701是完全可编程数字信号处理器。易于使用的SigmaStudio软件允许用户利用双二阶滤波器、动态处理器、电平控制以及GPIO接口控
[嵌入式]
ADI ADAU1701<font color='red'>DSP</font>数字音频处理方案
DSP处理器上并行实现ATR算法
  自动目标识别(ATR)算法通常包括自动地对目标进行检测、跟踪、识别和选择攻击点等算法。战场环境的复杂性和目标类型的不断增长使ATR算法的运算量越来越大,因此ATR算法对微处理器的处理能力提出了更高的要求。由于通用数字信号处理芯片能够通过编程实现各种复杂的运算,处理精度高,具有较大的灵活性,而且尺寸小、功耗低、速度快,所以一般选择DSP芯片作为微处理器来实现ATR算法的工程化和实用化。 为了保证在DSP处理器上实时地实现ATR算法,用算法并行化技术。算法并行化处理的三要素是:①并行体系结构;②并行软件系统;③并行算法。并行体系结构是算法并行化的硬件基础,并行算法都是针对特定的并行体系结构开发的并行程序。根据DSP处理器的数目,A
[嵌入式]
基于TMS320F28044数字电源设计
什么是数字电源?TI从功能上对数字电源进行了定义:数字电源就是数字化控制的电源产品,它能提供管理和监控功能,并延伸到对整个回路的控制。针对不同领域的应用,TI推出了多款可以实现数字电源产品的DSP处理器,如TMS320F280x系列、TMS320F2801x系列,还有可输出16通道高精度PWM的DSP处理器TMS320F28044。在要求DC通道较多的系统,用28044设计数字电源就显得非常的容易,一颗DSP最多可控制16通道的DC,输出电压任意可编程,极大地增强了电源系的灵活性,同时电源系统将变得非常智能和可控。本文主要探讨如何基于TMS320F28044设计多通道的DC/DC电源。 系统框架 图1展示了基于C2000D
[嵌入式]
基于TMS320F28044数字电源设计
基于CPLD的DSP微处理器与CAN控制器接口设计
1 引 言 近几年来,随着低价位DSP芯片的出现,他已被广泛应用到控制与测量领域中。国内的DSP芯片以TI公司的TMS320系列为主流。这种微处理器对外的数据和地址总线结构形式为非多路复用方式,不能与多路复用形式的外围接口芯片(如CAN控制器SJA1000)直接相连。国内、外也没有一款专用集成芯片来实现非多路复用方式到多路复用方式的转换。 文献 提出了一种转换方法,是将DSP的数据线作为CAN控制器的数据地址复用线,用DSP的地址线A0作为地址、数据选择线。A0=1时,地址有效;A0=0时,数据有效,即用奇数地址传送地址,用偶数地址传送数据。虽然此方法实现起来电路简单,但在编程时,程序员必须考虑发送的数据何时作为CAN控制器的
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved