DDR4 SDRAM为航天领域开创新时代

发布者:EEWorld资讯最新更新时间:2020-11-13 来源: EEWORLD作者: Spaceships公司CEO和创始人 Rajan Bedi博士关键字:DDR4  SDRAM  航天 手机看文章 扫描二维码
随时随地手机看文章

为了发掘宇航市场的潜力,卫星运营商正通过提供增值服务,如超高分辨率成像、流媒体视频直播和星上人工智能,提升星上处理的能力以减少下行链路的需求。从2019年到2024年,高吞吐量载荷的市场需求预计增长12倍,带宽增加至26500 Gbps。

 

上述的所有应用都和存储器的容量和速度密切相关。实时存储前向高吞吐量载荷基于支持GHz I/O速率的FPGA、存储器、宽带ADC和DAC。例如,一个12位1.5Gsps采样率的ADC每秒产生18Gb的原始数据。一分钟的压缩SAR信息需要大约70Gb的存储容量。这对现有的宇航级存储器解决方案的I/O带宽、访问时间、功耗、物理尺寸和存储容量提出了很大的挑战。

 

一个数字高吞吐量载荷的典型架构如下图所示。它需要使用一个宇航级FPGA或一个快速微处理器进行星上处理。最新的超深亚微米工艺的经过认证的FPGA一般包含大约30Mb的片上存储器,而CPU会更少。基于这一架构的电信、地球观测和科学载荷多使用Xilinx的XQRKU060、Microchip的RTPolarFire或NanoXplore的宇航级FPGA,需要额外的快速片外存储器存储这些应用产生的大量数据。

 

 

图 1 : 数字高吞吐量载荷的架构

 

实时处理,结合大带宽数据的快速压缩和存储,是下一代高吞吐量卫星服务所必需的。问题是如何找到一款合适的有足够容量、速度和可靠性的宇航级大容量存储器。

 

SDRAM是一种快速大容量的半导体技术,它由单元的逻辑阵列和基本的存储元件组成,每个存储元件都包括一个电容和一个FET组成的控制门电路。每个单元存储一个比特,下图是一个简单的4比特存储器。每一行的电压控制晶体管的通断,并对相关的电容充电或放电。在每个所需的“字线”充电之后,列选择器选择对应的电容,准备接下来的读/写操作。由于自放电效应,这些单元必须周期性刷新,包括读和数据写回的操作。

 

图 2 : SDRAM位单元和SDRAM芯片的组织结构

 

SDRAM架构包含许多存储单元,这些存储单元组成行和列的二维阵列。要选择某一个比特,需首先确定对应的行,然后确定对应的列。当对应的行开启时,可以访问多个列,从而提高连续读/写的速度并降低延迟。

为了增加字容量,存储器使用多个阵列,这样当需要进行一次读/写操作时,存储器只需要寻址一次访问每个阵列中的1个比特。

 

为了增加存储器的整体容量,SDRAM的内部结果还包含多个bank,如上图所示。这些bank互相交织,进一步提高了性能,并可以独立寻址。

 

当需要执行读或写操作时,首先存储器控制器发出ACTIVE命令,激活对应的行和bank。操作执行完毕后,PRECHARGE命令关闭一个或多个bank中的一个对应的行。除非之前的行被关闭,否则无法打开新的行。

 

SDRAM的操作通过如下的控制信号实现:片选(CS)、数据屏蔽(DQM)、写使能(WE)、行地址选通(RAS)和列地址选通(CAS)。后面的三个信号决定发出哪个命令,如下表所示:

表 1 : SDRAM控制真值表

 

从1992年至今,SDRAM已发展了数代:最早的版本是单倍数据速率(SDR)型SDRAM,其内部时钟频率和I/O速率相同。SDR型SDRAM一个时钟周期只能读或写一次,在开始下个操作之前必须等待当前操作完成。

 

双倍数据率(DDR)型SDRAM通过在两个时钟边沿传送数据,在不提高时钟频率的情况下使I/O传送的速度加倍,从而实现了更大的带宽。这是采用一种2n预读取的架构,其内部数据路径是外部总线宽度的两倍,允许内部频率是外部传送速度的一半。对于每个读操作,可获取2个外部字;而对于每个写操作,两个外部数据字在内部合并,并在一个周期内写入。DDR1是一种真正的源同步设计,通过使用双向数据选通在一个时钟周期捕捉两次数据。

 

DDR2型SDRAM的外部总线速度是DDR1的双倍I/O传送速度的两倍。它使用4n预读取的缓冲,内部的数据路径是外部数据总线宽度的四倍。DDR2的时钟频率可设置成DDR1的一半,实现相同的传送速度;或相同的速率,实现双倍的信息带宽。

 

DDR3型SDRAM的外部总线速度是DDR2双倍I/O传送速率的两倍,使用8n预读取架构。它的内部数据路径的宽度是8比特,而DDR2是4比特。DDR3的时钟频率可设置成DDR2的一半,实现相同的传输速度;或相同的速率,实现双倍的信息带宽。

 

表2列出了当前卫星和航天器制造商可用的宇航级SDRAM的选项。

 

表 2 : 当前的宇航SDRAM选项

 

为了实现下一代高吞吐量卫星的服务,未来的载荷需要更快、更大容量、更小尺寸和更低功耗的星载存储器。小卫星星座对尺寸和功耗有更严格的限制,而OEM厂商也需要更大的存储带宽实现实时应用。

Teledyne-e2v最近发布了第一款面向宇航应用的耐辐射DDR4 SDRAM。DDR4T04G72是一款72比特4GB(32Gb)的存储器,目标I/O速度2400MT/s,有效带宽153.6 Gbps(带ECC)或172.8 Gbps(不带ECC)。器件的封装是紧凑的15x20x1.92mm的PBGA,包含391个焊球,间距0.8mm,如下图所示。这款器件可提供-55℃到+125℃和-40℃到+105℃两种温度范围,其有铅的版本经过NASA Level 1和ESCC class 1的质量认证。将来也有计划发布8GB(64Gb)的版本。

图 3 : 耐辐射DDR4T04G72, 4 GB DDR4存储器

 

对于防辐射性能,DDR4T04G72的SEL阈值超过60.8 MeV.cm2/mg,SEU和SEFI的阈值分别是8.19和2.6 MeV.cm2/mg,目标100 krad(Si)TID免疫。

 

4GB DDR4T04G72是一款包含5个裸片的MCM,其中4个是1 GB(8 Gb)的存储容量,512 Mb x 16 bits结构,分为两个组,每个组有4个bank。为了提高可靠性,器件采用了72比特的数据总线,包含64比特的数据和8比特的错误检测与纠正。这个ECC功能是通过第五个裸片实现的。器件使用内部的8n预读取缓冲,实现高速操作,提供可编程的读写操作和额外的延迟。

 

DDR4的供电电压的典型值是1.2V。下表是DDR4T04G72的物理尺寸和功耗与市面上的宇航级SDRAM的对比。功耗在很大程度上与下面几个因素相关:器件的架构、时钟频率、供电电压、执行的操作、器件的状态(如使能、预充电或读/写)、每个状态的持续时间、是否使用bank交织和I/O电路的实现(如终端电路)。SDRAM在系统中的使用方式的不同,也会对功耗有很大的影响。对于系统设计,非常重要的一点是,您需要考虑存储器如何被访问、如何被特定的PDN驱动以及如何设计散热方案。DDR4也支持2.5V的电压Vpp,其为器件提供字线加速以提升效率。

 

表 3 : SDRAM的参数比较

 

您可以从Teledyne e2v获取DDR4T04G72的IBIS、SPICE、热模型和散热估算表。若您想把这款器件配合Xilinx’s XQRKU060宇航级FPGA一起使用,Teledyne e2v可以提供使用Vivado® Design Suite生成DDR4控制器IP的配置文件供您参考。

 

您也可以选择下图这款小型单基板44x26mm的模块,包含DDR4T04G72 DDR4 SDRAM和一款耐辐射四核64比特ARM® Cortex® A72 CPU,其工作频率高达1.8 GHz。对于这款宇航级模块,目前Teledyne e2v还未决定提供有铅还是RoHS的封装。

 

图 4 : 耐辐射QLS1046-4GB quad ARM core和DDR4T04G72 DDR4存储器

 

DDR4将为宇航产业提供高吞吐量板上计算的方案,提高采集系统的性能,使诸如超高分辨率成像、流媒体视频直播和星上人工智能等新一代地球观测、宇航科学和电信应用变为可能。

DDR4T04G72使卫星和航天器的制造商第一次可以使用大存储带宽技术,而类似的技术在商业领域已经使用了6年了。与市场上的经过认证的DDR3 SDRAM相比,DDR4T04G72可与最新的宇航级FPGA和微处理器配合使用,实现:

 

·         存储器带宽增加62%,传输速度加倍

·         存储容量增加25%

·         物理尺寸缩小76%

 



关键字:DDR4  SDRAM  航天 引用地址:DDR4 SDRAM为航天领域开创新时代

上一篇:Xilinx携手三星发布SmartSSD计算存储驱动器,提升数据处理速度
下一篇:大内存让高性能计算更高效

推荐阅读最新更新时间:2024-11-07 11:39

中国首颗自主设计的航天传感器测量芯片诞生
近日在中国航天科工三院33所八室ASIC试验室诞生了第一颗33所自主设计的ASIC芯片FDC3301。 FDC3301成功研制标志着中国航天科工三院33所电子技术领域从板级拓展到了芯片级,正由芯片使用者向芯片的设计者转变。该芯片主要用于完成振梁加速度计频率信号的同步连续测量,可直接输出被测信号浮点值频率。 ASIC芯片可应于航空航天传感器频率测量,工业领域测试和测量系统等。此前这一技术主要依赖国外。
[嵌入式]
AgigA Tech宣布推出DDR4 NVDIMM-N解决方案
赛普拉斯半导体公司(NASDAQ:CY)旗下子公司,高速、高容量和免电池非易失性存储器解决方案提供商AgigA Tech公司今日宣布,正式发布其符合JEDEC标准的AGIGARAM® DDR4 NVDIMM-N系列解决方案。该解决方案与AgigA业界领先的在JEDEC 标准发布之前就已量产的传统DDR4 NVDIMM产品一起,为最新公布的NVDIMM-N解决方案JEDEC标准(JESD248和JESD245A)提供了一系列完整的交钥匙式模块产品和控制器解决方案。 AgigA Tech的8GB和16GB NVDIMM-N模块解决方案已于今日上市,32GB模块解决方案尚在开发之中,预计将于2017年晚些时候发布。除模块产品外,Agi
[嵌入式]
AgigA Tech宣布推出<font color='red'>DDR4</font> NVDIMM-N解决方案
DSP片外高速海置SDRAM存储系统设计方案
  在数字图像处理、航空航天等高速信号处理应用场合,需要有高速大容量存储空间的强力支持,来满足系统对海量数据吞吐的要求。通过使用大容量同步动态RAM(SDRAM)来扩展嵌入式DSP系统存储空间的方法,选用ISSI公司的IS42S16400高速SDRAM芯片,详细论述在基于TMS320C6201(简称C6201)的数字信号处理系统中此设计方法的具体实现。   1 IS42S16400芯片简介   IS42S16400是ISSl公司推出的一种单片存储容量高达64 Mb(即8 MB)的16位字宽高速SDRAM芯片。SDRAM的主要特点是:①同步访问,读写操作需要时钟;②动态存储,芯片需要定时刷新。IS42S16400采用CMOS工艺
[嵌入式]
DSP片外高速海置<font color='red'>SDRAM</font>存储系统设计方案
多路读写的SDRAM接口设计
存储器是容量数据处理电路的重要组成部分。随着数据处理技术的进一步发展,对于存储器的容量和性能提出了越来越高的要求。同步动态随机存储器SDRAM(Synchronous Dynamic Random Access Memory)因其容量大、读写速度快、支持突发式读写及相对低廉的价格而得到了广泛的应用。SDRAM的控制比较复杂,其接口电路设计是关键。 本文首先介绍SDRAM的主要控制信号和基本命令;然后介绍接口电路对SDRAM的主要操作路径及操作过程,应用于解复用的SDRAM接口电路的设计方法;最后给出了实现结果。 1 SDRAM的主要控制信号和基本命令 SDRAM的主要控制信号为: ·CS:片选使能信号,低电平有效; ·R
[应用]
航空航天领域医用冷藏设备监测系统的设计
  引言   航天医用冷藏设备主要用于储存血液、试剂、疫苗等医学样品,是在特殊条件下对医学样品进行存储研究的冷藏设备。为了保证冷藏设备具备高的可靠性、稳定性,在开发过程中需要进行全面的实验测试,这就需要一种相匹配的监测仪器对影响其可靠性、稳定性的参数进行实时监测、分析,进而提高冷藏设备的性能,最终使其满足在极特殊的条件下工作。   目前,医用冷藏设备在国内外有广泛的研究,而在航空航天领域的研发在国内外属于领先技术,为保证达到严格的制冷保温指标要求,在结构设计、板材选取等方面需特殊处理,才能保证冷藏设备在特殊条件下稳定可靠的运行。相匹配的监测系统主要针对工作电源和温度这两个重要的控制指标进行准确可靠的监测。    系统硬件设
[医疗电子]
S3C2410存储器扩展(1)——SDRAM
由于S3C2410是32位处理器(指令一次能够操作32位数据(运算器一次可以处理32位数据);通用寄存器多是32位寄存器;处理器内部数据通道也是32位的;处理器外部数据总线宽度通常是32位的,地址总线宽度只是代表CPU寻址范围大小,与CPU是多少位的无关,也即32位CPU的地址总线不一定是32根的,例如对于s3c2410,每一个Bank对应27根地址线,寻址能力为128MB,全部8个Bank总的寻址能力为1GB),所以为了最大限度的发挥其性能,内存最好也是32位(指数据宽度)的,(当然,在s3c2410的8个bank中,除了Bank0只能选择16/32数据位宽外,其余的7个Bank均可以单独选择8/16/32位宽的存储系统)然而市
[单片机]
S3C2410存储器扩展(1)——<font color='red'>SDRAM</font>
180亿项目落地新会,集中在航天半导体、微电机等领域
金羊网讯记者林曦、彭纪宁,通讯员谭耀广报道:8月2日,以“抢抓湾区合作机遇,共建产业发展平台”为主题的2017年深圳·江门招商推介会在深圳前海举行,推介江门市四大万亩产业园区以及新会区22个招商项目。值得一提的是,推介会上,新会区约180亿元项目签约、近500亿元项目达成意向。 羊城晚报记者了解到,推介会上,新会区签约项目33个,总投资约180亿元;达成合作意向项目26个,总投资超480亿元,这些项目主要集中在航天半导体、微电机、激光设备、精密模具等行业。作为落户代表,广东中车总经理余江对羊城晚报记者表示,站在企业投资发展的角度,新会具有良好的投资环境,今后几年一批重大交通基础设施的建成,将为新会与珠三角核心地区及港澳的沟通交流带
[半导体设计/制造]
MATLAB和SIMULINK已部署到NASA SPHERES项目中
    美国 马萨诸塞州内蒂克市 (NATICK) – 2013 年7月26日 – MathWorks 今天宣布,MATLAB 和 Simulink 已成功部署到国际空间站中,成为NASA “SPHERES”(Synchronized Position Hold Engage and Reorient Experimental Satellites) 项目中不可或缺的一部分。     SPHERES  是空间站内使用的保龄球大小的球形卫星,用于测试让航天器执行自主交会和 对接的完整指令集。空间站工作人员、地面工程师和外聘科研人员将利用  SPHERES  来 研究卫星维修、飞行器装配和编队飞行
[工业控制]
MATLAB和SIMULINK已部署到NASA SPHERES项目中
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved