新思科技与台积公司拓展战略合作提供3D系统集成解决方案

发布者:EE小广播最新更新时间:2021-12-08 来源: EEWORLD关键字:新思科技  台积公司  3D系统 手机看文章 扫描二维码
随时随地手机看文章

新思科技与台积公司拓展战略技术合作,为下一代高性能计算设计提供3D系统集成解决方案


新思科技的3DIC Compiler可实现无缝访问台积公司TSMC-3DFabricTM技术


要点: 


双方拓展战略合作,提供全面的3D系统集成功能,支持在单一封装中集成数千亿个晶体管

 

新思科技3DIC Compiler是统一的多裸晶芯片设计实现平台,无缝集成了基于台积公司3DFabric技术的设计方法,提供完整的“探索到签核”的设计平台 此次合作将台积公司的技术进展与3DIC Compiler的融合架构、先进设计内分析架构和签核工具相结合,满足开发者对性能、功耗和晶体管数量密度的要求


新思科技(Synopsys, Inc.,)近日宣布扩大与台积公司的战略技术合作,以提供更高水平的系统集成,满足高性能计算(HPC)应用中日益增加的关键性能、功耗和面积目标。双方客户可通过新思科技的3DIC Compiler平台,高效访问基于台积公司3DFabric™的设计方法,以显著推进大容量3D系统的设计。这些设计方法可在台积公司集成片上系统(TSMC-SoIC™)技术中提供3D芯片堆叠支持,并在集成扇出(InFO)和基底晶片芯片(CoWoS®)技术中提供2.5/3D先进封装支持。这些先进方法融合了3DIC Compiler平台的高度集成多裸晶芯片设计,可支持解决 “探索到签核” 的全面挑战,从而推动在未来实现新一代超级融合3D系统,在统一封装中包含数千亿个晶体管。


台积公司设计基础设施管理事 业部副总经理Suk Lee表示:“台积公司与我们的开放创新平台®(OIP)生态系统合作伙伴开展密切合作,旨在推动高性能计算领域的下一代创新。这次合作将新思科技的3DIC Compiler平台与台积公司的芯片堆叠以及先进封装技术相结合,有助于协助我们的客户满足功耗和性能方面的设计要求,并在高性能计算应用的先进SoC设计中取得成功。”


3DIC Compiler平台是一套完整的端到端解决方案,用于高效的2.5/3D多裸晶芯片设计和全系统集成。3DIC Compiler平台基于新思科技的Fusion Design Platform™通用的统一数据模型,整合革命性的多裸晶芯片设计能力,并利用新思科技世界一流的设计实现和签核技术,可在统一集成的3DIC设计操作界面提供完整的“探索到签核”平台。这种超融合解决方案包括2D和3D可视化、跨层探索和规划、设计实现、可测性设计和全系统验证的设计及签核分析。


新思科技数字设计事业部总经理Shankar Krishnamoorthy表示:“随着以AI为中心的工作负载和专用计算优化需求日益增长,要满足其所需的大幅扩展,需要进取的领导力和广泛的协作创新。我们与台积公司在其最新3DFabric技术上的开创性工作,使我们能够探索并实现前所未有的3D系统集成水平。通过3DIC Compiler平台和台积公司高度可访问的集成技术,可在性能、功耗和晶体管数量密度方面实现飞跃,将影响并有助于重塑众多现有和新兴的应用和市场。”


3DIC Compiler平台不仅效率高,而且还能扩展容量和性能,为各种异构工艺和堆叠裸片提供无缝支持。通过利用集成签核解决方案,包括新思科技PrimeTime®时序签核解决方案、StarRC™寄生参数提取签核、Tweaker™ ECO收敛解决方案和IC Validator™物理验证解决方案,并结合Ansys® RedHawk-SC Electrothermal™系列多物理场分析解决方案以及新思科技TestMax DFT解决方案,3DIC Compiler平台提供了前所未有的先进联合分析技术,以实现稳定高性能设计的更快收敛。


关键字:新思科技  台积公司  3D系统 引用地址:新思科技与台积公司拓展战略合作提供3D系统集成解决方案

上一篇:ADI公司的人数统计算法确保高效空间利用与工作人员安全
下一篇:Akamai:基于边缘的创新将成为亚洲焦点

推荐阅读最新更新时间:2024-11-12 20:52

百度携手新思科技实现算法和芯片早期优化并缩短运算时间
新思科技宣布,将与百度(纳斯达克股票代码:BIDU)持续深化合作,助力实现其“让计算更加智能”的愿景。百度人工智能芯片“昆仑”已采用新思科技全流程解决方案。 此前发布的百度AI芯片“昆仑”基于先进深亚微米工艺技术,在100W+功耗下可提供260 TFLOPS的性能及512 GB/s的带宽。除了拥有深度学习算法之外,还可以适配自然语言处理、大规模语音识别、自动驾驶等终端场景计算要求。 百度主任架构师欧阳剑先生表示:“百度拥有超过8年的AI加速器和处理器研发及大规模部署经验,加上新思科技受广泛认可且经验证的全流程解决方案,能够帮助我们提高芯片通用灵活性、计算能力及能耗效率,以更好应对普适AI芯片架构所面临的极大挑战。” 在
[物联网]
ARC HS系列新领袖 :Synopsys家的RISC和DSP组合产品HS4xD出道
Synopsys的DesignWare ARC处理器是一系列的32位cpu的组合,SoC设计人员可以根据不同的应用需求,使用获得专利的可配置技术对其进行裁剪,从而加速了高性能SoC的开发。其中的ARC HS系列是面向高端嵌入式应用的高速多核处理器,随着嵌入式设计对控制和信号处理双重需求的不断增加,Synopsys家决定将HS系列新领袖换换血,将RISC和DSP组合在一起,推出HS4x/HS4xD处理器家族,家族成员分别为HS44、HS46、HS48、HS45D、HS47D,增强了RISC和DSP性能,其中型号中带D(HS45D、HS47D)的为内嵌DSP的处理器。 (RISC+DSP)组合的特性 HS45D和HS47D这
[嵌入式]
ARC HS系列新领袖 :<font color='red'>Synopsys</font>家的RISC和DSP组合产品HS4xD出道
MediaTek采用公司3纳米制程生产的芯片已成功流片,预计2024年量产
2023年9月7日 – MediaTek与台积公司今日共同宣布,MediaTek首款采用台积公司3纳米制程生产的天玑旗舰芯片开发进度十分顺利,日前已成功流片,预计将在明年量产。 MediaTek与台积公司长期保持着紧密且深度的战略合作关系,双方充分发挥各自在芯片设计和制造方面的独特优势,共同打造拥有高性能、低功耗特性的高能效旗舰芯片,赋能全球终端设备。 MediaTek 总经理陈冠州 表示:“MediaTek在拓展全球旗舰市场的策略上,致力于采用全球最先进的技术为用户打造尖端科技产品,提升及丰富大众生活。台积电稳定且高品质的制造能力,让MediaTek在旗舰芯片上的优异设计得以充分展现,以高性能、高能效且品质稳定的最佳芯片方案
[半导体设计/制造]
新思科技:手机APP仍然缺乏强健的安全性
打开智能手机,我们可以进行支付、聊天、付款、叫外卖、打车、购物、医院挂号等等,现代人的生活似乎已经离不开这些各式各样的应用软件了。与此同时,功能越来越丰富的背后也隐藏着隐患,危害到用户的信息安全和财产安全。 人们每天携带的移动设备里安装了很多应用程序,但这些应用程序仍然缺乏强健的安全性。为什么会存在这样的问题呢?研发人员又该如何解决? 手机应用程序(APP)带来了极大的便利,改变了通信方式,体现了人类无穷的创造力。使用智能手机,扫一扫就能购买到食物、衣服或者其它物品;你可以手机支付、和朋友聊天、远程和亲人视频;可以记录运动数据、拍摄视频和照片;还可以收听节目、音乐,当手电筒或者给吉他调音。 但是,同时APP
[手机便携]
<font color='red'>新思科技</font>:手机APP仍然缺乏强健的安全性
汽车SoC将被重塑,IP迎来新变局!
随着新能源汽车和自动驾驶汽车时代的来临,诞生了ADAS/AD、汽车互联以及V2X等新应用,这些给汽车架构带来了新的应用方向,随着架构的演变,也对汽车SoC提出了新的需求,现在业界认为,一种新的架构将重塑汽车SoC的布局。在这样的大变局下,汽车级IP又将起到怎样的作用呢? 汽车Zonal架构出现,汽车IP或将提供助力 现在汽车所需要的传感器数量和类型越来越多,包括成像、激光雷达和红外等各种传感器,去年谷歌的Waymo就使用了29个摄像头;此外这些新应用对SoC级别的功能安全要求也大幅提高;再者越来越多的人工智能开始应用于车载领域,譬如带有人工智能的BEV/HEV动力系统SoC,而新的智能传感器也增加了传感器SoC设计的难度和
[汽车电子]
汽车SoC将被重塑,IP迎来新变局!
新思科技携手英伟达:基于加速计算、生成式AI和Omniverse释放下一代EDA潜能
将双方数十年的合作深入扩展到新思科技EDA全套技术栈 摘要: 新思科技携手英伟达,将其领先的AI驱动型电子设计自动化(EDA)全套技术栈部署于英伟达GH200 Grace Hopper超级芯片平台。这一合作将在集成电路设计、验证、仿真及制造各环节实现最高15倍的效能提升; 将 Synopsys.ai 的芯片设计生成式AI技术与英伟达 AI 企业级软件平台进行整合,平台中包含英伟达微服务,并且利用英伟达的加速计算架构; 新思科技结合英伟达Omniverse 扩展其汽车虚拟原型解决方案,致力于打造下一代数字孪生技术。 加利福尼亚州桑尼维尔,2024年3月20日 – 新思科技(Synopsys, Inc.,纳斯达克
[网络通信]
<font color='red'>新思科技</font>携手英伟达:基于加速计算、生成式AI和Omniverse释放下一代EDA潜能
Xilinx、Arm、Cadence和公司构建全球首款7纳米CCIX测试芯片
集微网消息,赛灵思、Arm、Cadence和台积公司今日宣布一项合作,将共同构建首款基于台积7纳米FinFET工艺的支持芯片间缓存一致性(CCIX)的加速器测试芯片,并计划在2018年交付。这一测试芯片旨在从硅芯片层面证明CCIX能够支持多核高性能Arm CPU和FPGA加速器实现一致性互联。 出于功耗及空间方面的考虑,在数据中心内对应用进行加速的需求日益增长,诸如大数据分析、搜索、机器学习、4G/5G无线、内存内数据处理、视频分析及网络处理等应用,都已受益于可在多个系统部件中无缝移动数据的加速器引擎。CCIX将支持部件在无需复杂编程环境的情况下,获取并处理位于任何地方的数据。 CCIX将利用现有的服务器互连基础架构,实现对共享内
[手机便携]
Synopsys推出用于移动SoC的最低功耗PCI Express 3.1 IP解决方案
经硅验证的、兼容的DesignWare IP使工作功耗小于5 mW/Gb/Lane并使待机功耗小于10uW/Lane 亮点: 诸如L1子状态和采用门控电源、分段电源层和保留电池等电源管理功能使待机功耗小于10uW/lane 支持驱动下供电,这种新型发送器设计和均衡旁路方案使工作功耗低于5 mW/Gb/lane 提供小尺寸的、内置全速生产测试以及可选的wirebond封装,以降低整体的物料清单(BOM)成本 降低工作功耗,同时满足PCI Express 3.1电气规范 新思科技(Synopsys,Inc,纳斯达克股票代码:SNPS)日前宣布:推出业界功耗最低的、兼容PC
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved