高深宽比刻蚀和纳米级图形化推进存储器的路线图

发布者:EE小广播最新更新时间:2022-01-10 来源: EEWORLD作者: 泛林集团 先进技术发展事业部公司副总裁潘阳博士、先进技术发展事业部 / CTO办公室研究员 Sama关键字:泛林集团  刻蚀  纳米级  图形化  存储  NAND  闪存  存储容量 手机看文章 扫描二维码
随时随地手机看文章

随着市场需求推动存储器技术向更高密度、更优性能、新材料、3D堆栈、高深宽比 (HAR) 刻蚀和极紫外 (EUV) 光刻发展,泛林集团正在探索未来三到五年生产可能面临的挑战,以经济的成本为晶圆厂提供解决方案。


增加3D NAND闪存存储容量的一种方法是堆栈加层,但堆栈高度的增加会带来更大的挑战。虽然这些挑战中最明显的是结构稳定性问题,但层数的增加意味着需要使用更深的通道来触及每个字线、以及更窄的狭缝沟槽以隔离连接到位线的通道(图1)。


image.png


图1:随着3D NAND堆栈超过128层,堆栈高度接近7微米,并将所需的通道孔和狭缝转变为高深宽比 (HAR) 特征,刻蚀的挑战越来越大。


高深宽比刻蚀的挑战


在硬掩膜沉积和开口形成以便刻蚀垂直通道之前,沉积交替的氧化物和氮化物薄膜层就是3D NAND生产工艺的开始,高深宽比刻蚀挑战也从这里开始。


随着行业向128层及更多层数发展,堆栈深度接近7微米,硬掩膜的厚度约为2-3微米,通道孔的深宽比正在接近90到100。


在此之后,应对在大量层中形成狭缝的挑战之前,会创建图1所示的“梯式”结构。沉积一层硬掩膜,将开口图形化并进行单步刻蚀以在所有的层形成狭缝。最后,必须去除氮化物层并创建钨字线。


为了使高深宽比结构的反应离子刻蚀 (RIE) 起作用,离子和中性反应物之间必须有协同作用。然而由于多种机制的阻碍,处理高深宽比结构时,很容易失去这种协同作用。


image.png

图2:离子和中性反应物被遮蔽,深宽比相关传导以及离子角分布是导致关键尺寸变化、刻蚀不完全、弯曲和扭曲等缺陷的重要因素。


首先,高压会导致等离子鞘层中的离子散射,并分散通常非等向性的离子能量或角分布。因此,离子会错过孔或以更大的角度入射,撞到特征的顶部或侧壁。这种离子“遮蔽”使离子-中性反应物通量比率偏离协同作用(图2)。


如果将离子推下高深宽比特征,离子能量可能会增加,但这会增加掩膜消耗,反过来又需要更厚的掩膜或硬掩膜材料的创新。


除了这一挑战,还有离子撞击侧壁并导致通道某些部位关键尺寸 (CD) 大于所需的问题。当这种“弯曲”(图2)变得太大时,可能会导致两个孔接在一起。


但还有一个更大的问题——沿孔“扭曲”,这是由于射频等离子体系统中高阶谐波变形的充电效应导致了离子角分布的轻微变化。


高深宽比刻蚀问题的解决方案


仔细观察等离子体系统,尤其是射频子系统,就会发现一个解决方案。事实证明,降低频率,使得通过高压鞘层加速的离子传输时间接近半周期,就能最大化给定射频功率的离子能量峰值。频率降低和离子能量峰值提升导致离子的角分布减小,使它们更有可能到达高深宽比特征的底部(图3)。


image.png

图3:降低等离子体频率会减小离子的角分布,增加它们到达高深宽比特征底部的可能性。


因此,硬件设计专注向更低频率、更高功率和更低占空比发展。


尽管改变了硬件设计,但在128层或更多层数的常用氧化物/氮化物 (ONON) 刻蚀6.9微米深的通道孔仍然非常困难。


因此,泛林正在测试一种不同的方法来实现所需的刻蚀深度,即先通过设定(例如5微米)刻蚀通道孔,然后在侧壁上沉积保护性衬垫,以避免过度的横向刻蚀。在随后的步骤中,通道孔一直刻蚀到6.9微米。


添加衬垫以在不增加整个结构的关键尺寸的情况下进行额外的1微米刻蚀。虽然这个过程仍然需要诸多优化,但该测试展示了一条很有前途的、刻蚀更小更深孔的途径。


图形化面临的挑战和协同优化


逻辑和存储的图形化可能是芯片制造商削减成本和优化性能的重中之重。现在,这一切都关乎以最小的变化缩小到更小的结构。这种变化可以通过边缘定位误差 (EPE) 来衡量。


例如,对准孔面临几个变量的挑战,例如线边缘粗糙度、扫描仪套准精度误差以及关键尺寸变化,包括由EUV曝光随机误差引起的局部关键尺寸变化。器件设计通常受限于变化的极值,而不是平均值。比如,管理这些变化以适应最坏的情况可能占用逻辑后端高达50%的区域,并大幅增加制造成本。


控制变化的一种方法是通过工艺间协同优化,这通常意味着在刻蚀期间补偿光刻误差。为了协同优化起作用,刻蚀设备必须具有合适的可调性,以更好地控制跨晶圆以及晶圆到晶圆的刻蚀行为。


因为晶圆总会遇到不同的等离子体条件和气体分布,创造受控的温度变化反过来可以使工艺具备可调性,并有助于补偿腔室内和来自光刻机的变化。


控制温度从而控制刻蚀速率的一种方法是在卡盘和晶圆上创建可调温度区。十多年来,卡盘已从21世纪初期的单区设备演变为双区设备,然后是径向多区。最近,泛林的Hydra® Uniformity System中又演变到了非径向多区。


简化多重图形化


主要用于DRAM和PCRAM、有时用于3D NAND的多重图形化还面临着关键尺寸变化的挑战。图形化方案增加了工艺步骤的数量,而这种增加意味着更多的变化来源。


在自对准四重图形技术 (SAQP) 中,光刻、沉积和刻蚀的变化可能导致三种不同的关键尺寸。例如,在侧墙刻蚀时,可能会挖入底层。这种变化导致“间距偏差”,这已成为多重图形化的重大挑战。


如果刻蚀后可以将侧墙制成正方形,则可以克服这一挑战,泛林已经通过创造性地使用新型金属氧化物材料实现这一成果,无需深挖就可以将SAQP流程从八层简化为五层。


EUV曝光随机性的问题


EUV光刻预计很快就将成为逻辑和DRAM的主流,因此也需要仔细考虑由此工艺引起的变化。EUV光刻使用了高能量光子,并且该工艺容易受到随机变化的影响。


对于孔,随机行为会导致局部关键尺寸变化。在线和空间的情况下,线边缘粗糙度 (LER) 和线宽粗糙度等缺陷带来的影响是显著的。


例如,随机性限制通孔良率,并随通孔关键尺寸缩放不良。在小通孔关键尺寸处,即使是250W的扫描仪功率也可能不够,因此需要材料的创新以及后处理,以控制随着功率增加带来的EUV成本上升。


多年来,泛林在原子层刻蚀 (ALE) 方面的工作证明了该工艺能够克服这一挑战。原子层刻蚀包括表面改性继而刻蚀的自限性步骤。当多次重复这一循环时,原子层刻蚀可以将特征的高频粗糙度变得平整。


泛林及其合作伙伴在测试中测量了这种效应,EUV通孔局部关键尺寸均匀性 (LCDU) 因此提升了56%,从超过3纳米变为1.3纳米,对于某些芯片制造商来说可能还会降低到1纳米。


局部关键尺寸均匀性的改善在上游有重要影响:由于泛林的刻蚀和沉积工艺可以减少随机性引起的变化,因此EUV扫描仪可以使用更低的能量,这种光刻-刻蚀技术的协同优化可以将EUV成本降低两倍。


建立实现路线图的信心


现在,泛林已经为高深宽比结构以及原子层工艺开发了模块级解决方案,以处理存储器路线图中的边缘定位误差。不过,为了沿着路线图自信地前进,设备供应商、材料供应商和芯片制造商在工艺开发的早期阶段必须共同努力,以经济且高效的方式满足存储器路线图的所有要求。


关键字:泛林集团  刻蚀  纳米级  图形化  存储  NAND  闪存  存储容量 引用地址:高深宽比刻蚀和纳米级图形化推进存储器的路线图

上一篇:TDK 宣布成功交付了采用下一代磁记录技术 MAS-MAMR 的原型磁头
下一篇:Rambus DDR5:赋能中国下一代数据中心

推荐阅读最新更新时间:2024-11-17 12:08

由于软件限制 用户很难自行更换Mac Studio的SSD存储
YouTuber Luke Miani发现,尽管Mac Studio的SSD存储不是焊接的,很容易拆卸,但由于软件限制的原因,目前用户无法升级。 最初的拆解表明,Mac Studio的存储设备可能支持用户升级,因为它没有焊接“到位”。 在一段视频中,Miani测试了‌Mac Studio‌的存储实际上是否可以由用户升级。Miani拆除了‌Mac Studio‌的固态硬盘,将其从机器中取出,并将其插入另一台‌Mac Studio‌的一个空固态硬盘插槽中,但Mac的状态指示灯闪烁,无法启动。 ‌Mac Studio‌可以识别固态硬盘,但苹果的软件阻止了它的启动,这表明似乎是苹果为了防止用户自己升级存储而做出的有意识的决定。
[手机便携]
由于软件限制 用户很难自行更换Mac Studio的SSD<font color='red'>存储</font>
飞思卡尔推出带FlexMemory的薄膜存储闪存
    飞思卡尔半导体日前宣布针对其下一代微控制器 (MCU) 平台提供 90纳米(nm) 薄膜存储器 (TFS) 闪存技术。该先进技术预定将在针对下列应用的飞思卡尔 MCU中部署,包括消费电子、家用电器、医疗器械及智能计量系统等。     飞思卡尔还同时推出 TFS 闪存的重要特性 FlexMemory。FlexMemory 提供简单、经济高效的片上增强型电可擦除编程只读存储器 (EEPROM),提供业内领先的灵活性、性能及持久性等附加优势。用户可将FlexMemory 作为附加闪存存储器进行单独部署,或者作为 EEPROM 和闪存存储器的组合进行部署。     “我们的目标是为开发人员提供旨在减少成本及上市时间的整体即
[嵌入式]
NAND Flash上均匀损耗与掉电恢复在线测试
  引 言   随着嵌入式技术在各种电子产品中的广泛应用,嵌入式系统中的数据存储和管理已经成为一个重要的研究课题。Flash存储器具有速度快、容量大、成本低等很多优点,因此在嵌入式系统中被广泛用作外存储器件。嵌入式系统中的Flash存储器需要有自己的文件系统,而不能直接移植通用文件系统,主要有两个原因:第一,嵌入式系统的应用条件恶劣,电源电压不稳定,突发性断电以及非法插拔都容易造成灾难性的影响,通用文件系统对于可靠性的设计考虑不足;第二,通用文件系统的记录信息(如FAT表)需要被多次修改,而记录信息放在Flash存储器固定的区块中,将导致该区块的频繁操作,从而缩短Flash器的使用寿命。这样就对软件技术提出了更高的要求。   
[测试测量]
<font color='red'>NAND</font> Flash上均匀损耗与掉电恢复在线测试
Marvell推出全新高性能RAID存储控制器系列
2016年6月2日,为存储、云基础设施、物联网(IoT)、互联和多媒体应用提供半导体解决方案的全球领导厂商美满电子科技(Marvell,Nasdaq:MRVL)今日宣布,推出Marvell 88RC13xx高性能RAID存储控制器系列,完备的功能包括八个6 Gbps SATA端口、四个PCI Express 3.0通道以及一个支持Type-C接口的10Gbps USB 3.1装置端口。此系列产品包含一款高性能AHCI磁盘阵列控制芯片(ROC)、一个创新的NVMe ROC、一款支持硬件RAID 0, 1, 10的无DRAM输入/输出 (I/O) 处理器以及一个高成本效益的I/O控制器。这些产品可满足多种市场需求,包括云基础设施、企业存
[嵌入式]
存储器市场再次供过于求,将再次跌价
在5G、数据中心等市场需求带动下,2019年第四季度开始,存储器价格触底反弹,上游原厂纷纷大幅调涨出厂价,现货价格也应声而动。 今年第一季度,疫情在全球蔓延,“宅经济”下带动全球笔电、数据中心等市场需求旺盛,存储器市场出现了短暂繁荣的景象。 不过,好景不长,由于5G、消费电子、汽车等市场需求不佳,整体市场出现供过于求的情况,自第二季度开始,DRAM现货价在4月达到顶峰后一路下探,NAND Flash现货价也从2020年3月下旬开始下跌,跌幅达20%,多数产品价格已经跌至起涨点。 在此情况下,存储器的合约价也出现松动,据台湾工商时报报道,7月标准型DRAM合约价反转下跌逾5%,利基型DRAM连续第二个月走跌且跌幅扩
[嵌入式]
<font color='red'>存储</font>器市场再次供过于求,将再次跌价
如何用STM32的片内Flash存储中文字库
在嵌入式系统中,成本往往是敏感的,如果你的Flash足够大,就可以省去片外Flash,我用结构体实现了该功能,并分享给广大网友,最后附有下载链接。 在fonts.h中: typedef struct _tFont { const uint16_t *table; uint16_t Width; uint16_t Height; } sFONT; extern sFONT Font8x8; extern sFONT Font8x12_bold; extern sFONT Font8x12; extern sFONT Font12x12; extern sFONT Font16x24; #defin
[单片机]
如何用STM32的片内Flash<font color='red'>存储</font>中文字库
东芝推出大容量4GB的micro SDHC存储
6月28日东芝公司 ——闪存世界的缔造者在京宣布东芝小型、高速、大容量存储卡家族又添新品--4GB microSDHC存储卡。该新产品将使microSDHC卡阵容进一步扩大,作为手机首选用卡,可以提供256MB至4GB的多种产品。该新产品将从7月上旬开始在全球销售。 东芝4GB microSDHC存储卡以为实现2GB以上大容量而制定的SD存储卡规格Ver2.00为标准。除了可以满足将来手机等市场的大容量化需求以外,使用适配器后,还可以用于搭载SDHC插槽的数码相机及DVC等设备。 近年来,随着搭载处理动画、音乐以及高清晰度图片功能的手机等数码产品不断普及,大容量存储卡的需求也不断扩大。东芝将继续为SDHC及SD存储卡系列扩大并
[焦点新闻]
Altera推出基于收发器的低成本Arria GX FPGA系列
           将于2007年6月开始量产 2007年5月9号,北京 ——Altera公司(NASDAQ: ALTR)今天宣布推出低成本Arria GX系列,继续扩大了公司在收发器FPGA市场上的领先优势。Arria GX FPGA经过优化,支持速率高达2.5Gbps的PCI Express (PCIe)、千兆以太网(GbE)和Serial RapidIO (SRIO)标准;这些标准迅速成为很多市场和应用领域的主流协议。Arria GX系列的特性包括成熟的Stratix II GX收发器技术、倒装焊封装实现优异的信号完整性、软件工具以及经过验证的知识产权(IP)内核。客户可使用Quartus II设计软件7.1立即开始用A
[新品]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved