Microchip发布业界能效最高的中端FPGA工业边缘协议栈、更多核心库IP和转换工具

发布者:EE小广播最新更新时间:2023-06-06 来源: EEWORLD关键字:Microchip  FPGA  工业边缘  协议栈 手机看文章 扫描二维码
随时随地手机看文章

Microchip发布业界能效最高的中端FPGA工业边缘协议栈、更多核心库IP和转换工具,助力缩短创新时间


image.png


这些新工具使得转向使用PolarFire® FPGA和片上系统(SoC)FPGA变得比以往更容易


随着智能边缘设备对能效、安全性和可靠性提出新要求,系统架构师和设计工程师不得不寻找新的解决方案。Microchip Technology Inc.(美国微芯科技公司)今日宣布推出新的开发资源和设计服务,以帮助系统设计人员转向使用PolarFire FPGA和SoC,包括业界首款中端工业边缘协议栈、可定制的加密和软知识产权(IP)启动库,以及将现有FPGA设计转换为PolarFire器件的新工具。


这些新工具进一步扩大了Microchip FPGA全面的工具和服务工具包,支持成熟的PolarFire系列器件,其中包括唯一量产的RISC-V SoC FPGA


Microchip FPGA战略副总裁Shakeel Peera表示:“智能边缘应用要求在能效、安全性和可靠性方面达到最佳水平。我们新的中端工业边缘协议栈和相关工具不仅提供自动化IP,还能为工业物联网终端实现安全的边缘计算、分析、机器学习和高可用性数据互连。”


Microchip FPGA业务部副总裁Bruce Weyer表示:“客户正转向使用PolarFire FPGA和SoC,以创造之前不可能实现的产品,建立明确的产品差异,加快创新时间。我们领先的中端技术和无与伦比的基于RISC-V的计算解决方案为系统架构师提供了前所未有的设计灵活性和效率。”


为了支持基于FPGA的嵌入式处理器产品组合,Microchip提供了广泛的RISC-V开发支持,目前已有60多家公司加入Mi-V生态系统。


这七种新的资源和转换工具在设计和开发的各个阶段都能提供直接支持,使得转换到PolarFire FPGA和SoC变得比以往任何时候都要容易。这些工具包括:


全面的工业边缘协议栈,适用于基于OPC/UA的IIoT应用


可完全定制的加密和启动软IP库,包括200多个经过验证、优化且易于使用的处理器软核和其他Microchip FPGA IP元素以及120多个第三方核。每个库元素都经过优化,可与PolarFire FPGA和SoC实现最佳面积和时序,实现快速设计和原型构建。


直接(Direct)转换脚本,支持从其他供应商FPGA快速转换,包括具体的分步转换教程。


高性能的AI/ML开发流程,让算法设计者建立自己的中端FPGA。该解决方案包括SmartHLS编译器软件、VectorBlox™加速器软件开发工具包(SDK)和神经网络IP。


新的PolarFire SoC开发工具包,支持Microchip获得行业奖项的智能嵌入式视觉解决方案协议栈,大大便利了工业视觉设计人员开发传感器后处理和视觉连接系统。


关于如何设计低温边缘节点的教程、演示和资源指南,包括Microchip内容全面的FPGA和SOC教程视频库。


Microchip还提供了一个新的功耗教程和一组工具,方便在供应商提供的估算器中评估相关设计的能效和热管理。这些资源已加入全面的FPGA设计服务,包括咨询、用例建模和测试平台、编程、验证和原型构建、设计优化和拟合、当前和定制IP以及固件开发。


Microchip FPGA的Libero® SoC设计工具包集成了丰富的IP库(可提供评估版、免费版和RTL版),VectorBlox加速器则支持最常见的框架。两者均可从Microchip直销网站获得许可,包括免费版本。OPC/UA工业边缘协议栈预计将在本季度推出。具体价格可按需提供。PolarFire FPGA和SoC开发工具包和硬件也可从上述网站获取。


关键字:Microchip  FPGA  工业边缘  协议栈 引用地址:Microchip发布业界能效最高的中端FPGA工业边缘协议栈、更多核心库IP和转换工具

上一篇:莱迪思半导体进入新的增长阶段,目标是更高的利润率
下一篇: 莱迪思将参加2023年上海国际嵌入式大会,带来最新的FPGA技术进展

推荐阅读最新更新时间:2024-11-09 03:07

基于Microchip的53100A相位噪声分析仪
Microchip的53100A相位噪声分析仪是一种非常高质量和高性能的工具(图1),可以测量射频源的幅度,相位和频率稳定性。它的测量范围很宽,介于1 MHz和200 MHz之间。分析仪可以在飞秒到几天的时间范围内绘制出被测设备的准确图片。它可以单独使用,也可以合并到ATE系统中并安装在机架平台上。得益于改进的设计和创新的电路改进,与以前的技术相比,53100A在可靠性和性能方面进行了几项改进。 技术特性 Microchip的众多目标之一是为设计人员设计和制造一种极其专业但价格合理的工具。实际上,Microchip 53100A分析仪具有高标准功能。它可以将计时技术结合到一个非常先进的测量工具中,从而以很高的精度表征基准。多亏
[测试测量]
基于<font color='red'>Microchip</font>的53100A相位噪声分析仪
通过转向1700V SiC MOSFET,无需考虑功率转换中的权衡问题
通过转向1700V SiC MOSFET,无需考虑功率转换中的权衡问题 高压功率系统设计人员努力满足硅MOSFET和IGBT用户对持续创新的需求。基于硅的解决方案在效率和可靠性方面通常无法兼得,也不能满足如今在尺寸、重量和成本方面极具挑战性的要求。不过,随着高压碳化硅(SiC)MOSFET的推出,设计人员现在有机会在提高性能的同时,应对所有其他挑战。 在过去20年间,额定电压介于650V至1200V的SiC功率器件的采用率越来越高,如今的1700V SiC产品便是在其成功的基础上打造而成。技术的进步推动终端设备取得了极大的发展;如今,随着额定电压为1700V的功率器件的推出,SiC技术的众多优势已惠及新兴终端设备细分市场
[电源管理]
通过转向1700V SiC MOSFET,无需考虑功率转换中的权衡问题
Achronix FPGA增加基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理
Achronix FPGA增加对Bluespec提供的基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理 Bluespec支持加速器功能的RISC-V处理器将Achronix的FPGA转化为可编程SoC 加利福尼亚州和马萨诸塞州,2024年4月—— 高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知识产权(IP)领域的领先企业Achronix半导体公司,以及RISC-V工具和IP领域的行业领导者Bluespec有限公司,日前联合宣布推出一系列支持Linux的RISC-V软处理器,这些处理器都可用于Achronix FPGA产品Speedster®7t系列中 。这是业界首创,Bluespec的RISC-V处理器现
[嵌入式]
Achronix <font color='red'>FPGA</font>增加基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理
Microchip推出高性能第五代PCIe®固态硬盘控制器系列
Flashtec® NVMe® 5016 控制器经过优化,可管理不断增长的企业和数据中心工作负载 人工智能(AI)的蓬勃发展和云服务的快速普及正推动对更强大、更高效和更高可靠性的数据中心的需求。为满足日益增长的市场需求,Microchip Technology(微芯科技公司)推出Flashtec® NVMe® 5016固态硬盘 (SSD) 控制器。这款16通道第五代PCIe® NVM Express®(NVMe)控制器旨在提供更高的带宽、安全性和灵活性。 Microchip 负责数据中心解决方案业务部的副总裁 Pete Hazen 表示:“数据中心技术必须与时俱进,才能跟上人工智能和机器学习(ML)的重大发展。我们的第五
[嵌入式]
<font color='red'>Microchip</font>推出高性能第五代PCIe®固态硬盘控制器系列
集成式比特误码率测试仪的原理、功能及在FPGA芯片调试中的应用
随着高速数字系统的发展,高速串行数据被广泛使用,内嵌高速串行接口的FPGA也得到大量应用,相应的高速串行信号质量的测试也越来越频繁和重要。通常用示波器观察信号波形、眼图、抖动来衡量信号的质量,Xilinx提供的IBERT(Integrated Bit Error Ratio Tester)作为一种高速串行信号测试的辅助工具,使得测试更便捷,其具有不占用额外的I/O管脚和PCB空间、不破环接口信号的完整性、无干扰、使用简单和价格低廉等特点。 1 IBERT简介 IBERT是Xilinx提供用于调试FPGA芯片内高速串行接口比特误码率性能的工具,具备实时调整高速串行接口的多种参数、与系统其他模块通信及测量多通道误比特率等功能,支持
[测试测量]
集成式比特误码率测试仪的原理、功能及在<font color='red'>FPGA</font>芯片调试中的应用
借助 AMD Kria SOM 通过混合方式实现分布式计算
边缘端的传感器和连接设备的数量每天都在以指数级速度持续增长。连接数字计算设备的模拟电子传感器使系统能够获得态势感知并优化性能,从而实现高生产力和效率。有多种方法可以应对边缘端产生的传感器数据激增带来的处理挑战: 1. 将所有收集的数据发送到云端进行处理,这种方法会增加时延和高数据传输成本; 2. 在边缘端(靠近模拟-数字边界)处理所有收集的数据,这种方法要求在本地进行更高的处理; 3. 将数据分布在云端和边缘端,这种混合方式在时延、算力、数据传输成本和功耗之间实现了平衡。 分布式计算的混合方法可以通过在边缘端使用可扩展、高效且低功耗的自适应计算平台来实现,这种平台可以无缝连接到云端以传输双向数据。为了让用户快速开始设计之旅
[嵌入式]
借助 AMD Kria SOM 通过混合方式实现分布式计算
莱迪思宣布开发者大会演讲嘉宾阵容
中国上海——2024年10月24日—— 莱迪思半导体公司低功耗可编程器件的领先供应商,今日宣布了将于2024年12月10日至11日举行的莱迪思开发者大会的完整议程和演讲者阵容 。此次线上线下双渠道盛会将邀请戴尔、微软、SICK和Teledyne FLIR等公司的嘉宾做主题演讲,莱迪思和其他行业专家将进行小组讨论,并展示基于FPGA的强大技术演示。生态系统合作伙伴和行业领导者将共同探讨低功耗FPGA解决方案在网络边缘人工智能、安全和先进互连方面的尖端技术和优势。 莱迪思和其他行业领导者将带来25+场主题演讲和小组会议,重点关注网络边缘人工智能、安全、先进互连等方面的最新趋势、机遇以及可编程硬件和软件解决方案。 40多位莱
[嵌入式]
高管视角:嵌入式FPGA IP正在发现更广阔的用武之地
作者:郭道正 职务:Achronix Semiconductor中国区总经理 在日前落幕的“中国集成电路设计业2023年会暨广州集成电路产业创新发展高峰论坛(ICCAD 2023)”上,Achronix的Speedcore™嵌入式FPGA硅知识产权(eFPGA IP)受到了广泛关注,预约会议、专程前往或者驻足询问的芯片设计业人士的数量超过了往届,表明了越来越多的国内开发者正在考虑为其ASIC或SoC设计添加高性能eFPGA逻辑阵列。 众多潜在用户的需求,反映了当前各行各业都在加速导入智能化技术,并利用eFPGA来在其ASIC或SoC中添加硬件数据处理加速功能,并为不断演进的算法或者标准保留可编程性。Speedc
[嵌入式]
高管视角:嵌入式<font color='red'>FPGA</font> <font color='red'>IP</font>正在发现更广阔的用武之地
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved