数字接收机中高性能ADC和射频器件的动态性能要求

发布者:快乐奇迹最新更新时间:2006-05-15 来源: 电子系统设计关键字:基站  链路  动态  模数 手机看文章 扫描二维码
随时随地手机看文章
今天的基站系统不得不符合各种不同的标准,同时必须在各种信号链路中满足严格的指标要求。本文介绍了如何利用一些信号链路的器件(如高动态性能的ADC、可变增益的放大器、混频器和本振)来满足这些需求,此外还详细叙述了它们在典型的基站应用中的使用以及它们如何满足高动态性能、高截止性能和低噪声的需求。

大多数字接收机对其采用的高性能模数转换器(ADC)及模拟器件的要求都较高。例如,蜂窝基站数字接收机要求有足够的动态范围,以处理较大的干扰信号,从而把电平较低的有用信号解调出来。Maxim公司的15位65Msps模数转换器MAX1418或12位65Msps模数转换器MAX1211配以2GHz的MAX9993或900MHz的MAX9982集成混频器,即可为接收机的两级关键电路提供出色的动态特性,此外,Maxim公司的中频(IF)数字可调增益放大器(DVGA)MAX2027和MAX2055能够在许多系统中提供较高的三阶输出截点(OIP3),并满足系统所需要的增益调节范围。

蜂窝基站(BTS:基站收发器)由多个不同的硬件模块组成,其中之一就是完成RF接收(R×)及发送(T×)功能的收发器(TR×)模块。在老式模拟AMPS及TACSBTS中,一个收发器只能用于处理一路全双工R×和T×RF载波,若要实现要求的呼叫覆盖率就需要很多个收发器才能提供足够的载波。如今在全球范围内,模拟技术已被CDMA和WCDMA所取代,欧洲也已在10年前就采用了GSM。在CDMA中,多个主叫用户使用同一个RF频率,这样一个收发器就可同时处理多个主叫用户的信号。截至目前已有多种CDMA和GSM的设计方案,BTS制造商也一直致力于探索可降低成本和功耗的方法,对单载波解决方案进行优化或开发多载波接收机就是行之有效的方案。图1是BTS设备常用的欠采样接收机的结构框图。

图1中,Maxim的2GHzMAX9993和900MHzMAX9982混频器可为许多设计提供所需的增益和线性度,而且具有极低的耦合噪声,这样就不再需要那些损耗较高的无源混频器。MAX2027和MAX2055工作在接收机的第一、二中频级,此两款器件在其整个增益调节范围内OIP3均可达到+40dBm。在图1电路中数据转换器采用的是MAX1418(15位、65Msps)和MAX1211(12位、65Msps),此外Maxim的数据转换器产品还有其它采样速率的器件,可满足大多数设计要求。若将图1中的第二下变频器省去(虚线中所示),那么图1所示电路就变成了单路下变频器结构。

Maxim公司的低噪声ADC:MAX1418

图1所示的欠采样接收机结构对ADC的噪声和失真有着严格的要求。在接收机中,电平较低的有用信号单独被数字化或同时伴随有无用的、需要倍加关注的大幅度信号,因此要想使接收机正常工作,ADC的有效噪声系数要按这两种信号的极端情况(即有用信号最小、无用信号达到最大值)来计算。对于小的模拟输入信号,ADC的噪声基底中占支配地位的是热噪声和量化噪声,决定了ADC的噪声系数(NF)。

实际上,小信号条件下的ADC有效噪声系数一经确定,模拟电路(RF或IF)的级联噪声系数也就随之确定。ADC前级电路的最小功率增益应满足接收电路的噪声系数要求,通常该功率增益值以ADC过载前接收机所能容许的最大阻塞电平或最高干扰电平为上限。在BTS中,如果不采用自动增益控制(AGC),ADC的动态范围一般无法同时满足电路噪声系数(接收机灵敏度)和最大阻塞两方面的要求,AGC电路可以放在RF级或IF级电路中,也可在两级电路中同时包含AGC电路。

MAX1418系列的其它产品对fINPUT=fCLOCK/2的基带应用特别适用。当转换器工作在这个频率范围内,采用这些基带特性极佳的器件,将具有最佳的动态范围。这些产品中包括针对65Msps时钟速率的MAX1419及针对80Msps时钟速率的MAX1427,它们的基带SFDR(无杂散动态范围)均可达到94.5dBc。表1所列是MAX1418的主要技术参数。

不接LSB时,MAX1418也可以与14位接口器件一起工作,这样应用时,SNR会有轻微的损失,而SFDR则不受影响。

图2给出了无阻塞情况下ADC的噪声分布,这里假定在ADC之前的所有模拟电路的总级联噪声系数为3.5dB,同时假定设计目标是ADC导致的总噪声系数的恶化不超过0.2dB,以满足CDMA基站接收机的灵敏度要求。这样一个噪声系数值应该为空中接口留有足够的余量,不过最终结果取决于末级检波器的Eb/No(比特能量与噪声功率频谱密度的比值)的要求。基于表1的MAX1418的热噪声+量化噪声基底,当器件时钟为61.44Msps(50×码片率)时,其等效噪声系数为26.9dB。由于采用了过程增益控制,1.23MHzCDMA频道带宽下的ADC噪声比Nyquist宽带下的ADC噪声低14dB。一般情况下,为了获得3.7dB的接收机级联噪声系数,总增益要达到36dB。

当ADC前端增益为36dB时,天线端超过-30dBm的单音阻塞电平将超出ADC的输入量程。cdma2000蜂窝基站标准规定,天线端允许的最大阻塞电平为-30dBm,此时,前端增益就需要降低6dB,这样在标准规范允许的余量范围之内,允许加到ADC上的最大阻塞信号更大一些。假设留有2dB的余量,前端增益减小6dB就可使天线端的最大阻塞电平变为-26dBm,ADC的最大允许输入信号变为+4dBm(见图4)。当出现单音阻塞时,蜂窝标准允许总的干扰(噪声+失真)相对于参考灵敏度来说恶化3dB,可这3dB在噪声和失真之间如何分配就留给了设计人员。

假设:出现阻塞信号时,AGC增益为6dB,设计允许RF前端级联噪声加失真可以使NF下降1dB(标称值为3.5dB)。当ADC前端增益仅为30dB时,ADC的SNR决定了其有效噪声系数为29.4dB,级联接收机在“阻塞条件”下的噪声系数为5.7dB,这比根据接收机灵敏度计算出来的3.7dB的噪声系数低了2dB。由于在此计算当中未将杂散特性考虑在内,ADC的无杂散动态范围(SFDR)还允许额外降低1dB。当存在阻塞信号时,SINAD可被用于计算有效NF,不再分别计算噪声和SFDR基值。

当ADC前端增益为36dB时,天线端超过-30dBm的单音阻塞电平将超出ADC的输入量程。CDMA2000蜂窝基站标准规定,天线端允许的最大阻塞电平为-30dBm,此时,前端增益就需要降低6dB,这样在标准规范允许的余量范围之内,允许加到ADC上的最大阻塞信号更大一些。假设留有2dB的余量,前端增益减小6dB就可使天线端的最大阻塞电平变为-26dBm,ADC的最大允许输入信号变为+4dBm(见图4)。当出现单音阻塞时,蜂窝标准允许总的干扰(噪声+失真)相对于参考灵敏度来说恶化3dB,可这3dB在噪声和失真之间如何分配就留给了设计人员。

假设:出现阻塞信号时,AGC增益为6dB,设计允许RF前端级联噪声加失真可以使NF下降1dB(标称值为3.5dB)。当ADC前端增益仅为30dB时,ADC的SNR决定了其有效噪声系数为29.4dB,级联接收机在'阻塞条件'下的噪声系数为5.7dB,这比根据接收机灵敏度计算出来的3.7dB的噪声系数低了2dB。由于在此计算当中未将杂散特性考虑在内,ADC的无杂散动态范围(SFDR)还允许额外降低1dB。当存在阻塞信号时,SINAD可被用于计算有效NF,不再分别计算噪声和SFDR基值。

较之两次变频结构,一次变换器具有明显的优势。由于省去第二级下变频混频器、第二级中频增益电路以及第二级LO合成器,元件数量及电路板空间可减少约10%,节约成本$10至$20。

今天的基站系统不得不符合各种不同的标准,同时必须在各种信号链路中满足严格的指标要求。本文介绍了如何利用一些信号链路的器件(如高动态性能的ADC、可变增益的放大器、混频器和本振)来满足这些需求,此外还详细叙述了它们在典型的基站应用中的使用以及它们如何满足高动态性能、高截止性能和低噪声的需求。

不同结构的杂散考虑

如果需要进一步节省元件数、线路板空间,降低功耗及成本,可采用下面给出的一次变频结构。假定设计的cdma2000接收机工作在PCS频段,采样速率为61.44Msps,合成器基准频率为30.72MHz,第一中频的中心选在6阶Nyquist频段169MHz,带宽约为1.24MHz。对于DDS结构,采用相同的169MHz第一中频,第二中频的中心频率在46.08MHz的2阶Nyquist频段。

表3列出了采用单载波、一次下变频(SDC)和两次下频(DDC)结构时,在PCS频段上端附近的RF载波杂散搜索假定条件。对于SDC结构来说,杂散搜索可在RF接收频段、接收镜像频段、IF频段及IF镜像频段发现134个谐波成份,这些杂散信号大多数阶数较高,不会降低接收性能。对于DDC结构来说,杂散搜索会找出2400多个谐波成,这比SDC结构下找出的18倍还多,这些谐波分布在RF接收频段、接收镜像频段、第一级IF频段、第一级IF镜像频段、第二级IF频段和第二级IF镜像频段。对于源自高阶时钟谐波和合成器基准频率的杂散信号,可以通过在设计时仔细考虑电路板的布局或增加滤波来抑制,但是,对大量的阶数较低的杂散成份的抑制就比较困难。

Maxim的IF放大器:MAX2027&MAX2055

Maxim公司也提供每级增量为1dB的数控增益、高性能IF放大器。MAX2027就是一种数控增益放大器(DVGA),采用单端输入/单端输出方式,可工作在50MHz至400MHz频率范围内,其最大增益时的噪声系数只有5dB。MAX2055则是单端输入/差分输出的DVGA,可在30MHz至300MHz频率范围内驱动高性能ADC。在MAX2055的差分输出和ADC差分输入之间可以采用一个升压变压器,变压器提供差分驱动,有利于输出信号之间的平衡。这两个DVGA工作在5V偏置,整个增益设置范围内具有+40dBm的OIP3。更详细的内容可参考Maxim网站上(http://www.Maxim-ic.com.cn/)的相关资料。

Maxim的高线性混频器:MAX9993&MAX9982

在接收电路中,混频器往往承受对性能要求更加严格的较大的输入信号。理想状态下,混频器输出信号的幅值和相位与输入信号的幅值和相位成正比,而且这种比例关系与LO信号无关。根据这一假设,混频器的幅度响应与RF输入呈线性关系,且与LO输入信号无关。

然而,混频器的非线性会产生一些不希望的混频信号,称之为杂散响应,这些杂散信号是由到达混频器RF端口、并不希望出现的信号产生的IF频段的响应。无用的杂散信号将干扰有用的RF信号的工作,混频器的IF频率可由下式给出:

fIF=±mfRF±nfLO

这里,IF、RF和LO分别是各自端口的信号频率,m和n是将RF和LO信号混频后的谐波阶数。

集成(或有源)平衡混频器(比如Maxim公司的MAX9993和MAX9982),由于其性能优于无源混频方案而备受关注。当m或n为偶数时,平衡式混频器能够抑制一定的杂散响应,2次谐波性能更加优异。理想的双平衡混频器可以抑制m或n(或两者)为偶数的所有响应。在双平衡混频器中,IF、RF和LO端口之间都是相互隔离的。采用设计合理的非平衡变压器,混频器可以在IF、RF和LO频带交迭。MAX9993和MAX9982特点包括:低噪声系数,内含LO缓冲器,低LO驱动,允许两路LO输入的LO开关,极好的LO噪声特性等,此外,在RF和LO端口还集成有RF非平衡变压器。

Maxim的这些混频器内都嵌有LO噪声性能极好的LO缓冲器,降低了对LO电源的要求。通常LO噪声与电平较高的输入阻塞信号相混合会降低接收灵敏度。MAX9993和MAX9982内含低噪声LO缓冲器,可在出现阻塞时减轻对接收灵敏度的影响。例如,假设VCO输入信号的边带噪声是-145dBc/Hz,MAX9993的LO噪声特性的典型值是-164dBc/Hz,这样复合边带噪声就只下降了0.05dBc/Hz到-144.95dBc/Hz。采用这种方法,用户不仅为混频器提供一个电平较低的LO信号,还能确保接收机的混频特性不会因MAX9993内置LO缓冲器的性能而降低。

此外,还有一种棘手的2阶杂散响应,也称为半中频(1/2IF)杂散响应,对于低端注入,混频器阶数为:m=2、n=-2;对于高端注入,混频器阶数为:m=-2、n=2。低端注入时,引起半中频寄生响应的输入频率比希望的RF频率低fIF/2(图4)。所希望的RF频率为1909MHz,与1740MHz的LO频率进行混频,得到的IF频率为169MHz。虽然,CDMA的RF和IF载波频宽为1.24MHz,但在这里表示成一个频率为中心载频的单频信号。在这个例子中,1824.5MHz频率的无用信号造成了169MHz的半中频杂散成份。

验证:

2×fHalf-IF-2×fLO
=2×(fRF-fIF/2)-2×(fRF-fIF)
=2×fRFD2×fIF/2-2×fRF+2×fIF
=fIF

由此可得到:

2×1824.5MHz-2×1740MHz=169MHz

抑制总量(也称为2×2杂散响应)可根据混频器的第二截点IP2来预测,图5给出了2×2IMR或杂散值(来自Maxim的MAX9993数据资料)。注意:图中信号电平是用输入IP2(IIP2)性能计算的混频器输入电平。具体的计算公式如下:

IIP2=2×IMR+PSPUR=IMR+PRF=2×70dBc+(-75dBm)=70dBc+(-5dBm)=+65dBm

由于Maxim公司的MAX9982900MHz有源滤波器提供的典型杂散响应2RF-2LO为65dBc,因此,其IIP2的计算方法如下:

IIP2=2×IMR+PSPUR=IMR+PRF=2×65dBc+(-70dBm)=65dBc+(-5dBm)=+60dBm

RF通道的镜频抑制紧靠在混频器的前端,用于衰减所有的放大器谐波,而LO通路的噪声滤波器则用于衰减LO注入引起的谐波。电平较高的输入信号会在设备的输入或输出端引起失真或交调,其数值可以通过计算截点得到[1]。当混频器LO功率为固定值时,其截点或失真成份的阶数仅取决于RF倍频,而与LO的倍频无关,只需考虑RF信号的变化。这里说的阶数代表失真随输入电平上升而增加的速度。

在接收器增益要求不高时,Maxim的15位ADCMAX1418具有极佳的噪声性能,因而可以用最小的AGC承受较大的阻塞电平或干扰电平。MAX1211ADC系列产品适合于一次变频接收结构,其第一IF输入频率可达400MHz。另外,Maxim的MAX9993和MAX9982混频器可提供需要的线性度,同时噪声系数低,功率增益较高,因而可在接收机设计过程中省去无源滤波器。MAX2027和MAX2055DVGA在整个增益可调范围内的OIP3典型值约为+40dBm。由这些元件组成的接收器能够将低成本解决方案的性能提高一个等级。

关键字:基站  链路  动态  模数 引用地址:数字接收机中高性能ADC和射频器件的动态性能要求

上一篇:高性能射频调制器促成多载波通信发送器设计
下一篇:满足射频调制要求的A/V信号处理

推荐阅读最新更新时间:2024-05-07 15:53

多标准无线基站片上系统SOC【德州仪器】
新闻摘要 • TCI6618 SoC 打破了摩尔定律的限制,在实现其性能的革命性突破,并保持其业内基准水平之后,用不到六个月的时间将LTE性能提高了一倍。 • 高达 40% 的“频谱效率”优化可为运营商带来极大的优势,能够以低成本方式提升 3G 与 4G 的网络容量。 • 高效满足 3G/4G 网络的用户数据要求,为消费者提供最佳移动体验。 2011 年 2 月 18日,北京讯 日前,德州仪器 (TI) 宣布推出一款最新多标准无线基站片上系统 (SoC),与采用 40 纳米工艺技术开发的现有宏及小型基站 SoC 解决方案相比,其不但可实现 2 倍 的 LTE 性能提升,而且还可将功耗性能比提升 2 倍
[网络通信]
一种大动态范围的实时数控AGC电路的设计
摘要:介绍了一种大动态范围的实时数控AGC电路的设计原理、基本结构及工作过程,给出了一种应用于数字中频接收机(DIFR)中大动态范围的实时数控AGC电路的具体实现方法,该方法可以利用数字电路的优点和特殊的电路结构实现大动态范围的实时数控自动增益放大/衰减。 关键字:实时数字电路;自动增益控制;大动态范围;数字增益补偿 0 引言     在频谱分析仪、中频接收机等诸多仪器中,动态范围是衡量仪器性能的重要指标之一。为了扩大仪器的动态范围,在频谱仪、接收机等仪器中经常采用自动增益控制电路(AGC电路)。AGC电路是一种在输入信号幅度变化很大的情况下,其输出信号幅度可保持恒定或仅在较小范围内变化的自动控制电路。     与模拟AGC相比,
[电源管理]
一种大<font color='red'>动态</font>范围的实时数控AGC电路的设计
PCIe Gen3/Gen4接收端链路均衡测试—实践篇
聚焦于PCIe 3.0和4.0中的动态均衡技术,本文介绍其原理、实现及其相关的一致性测试,这种动态均衡技术被称作“Link Equalization”(链路均衡,简称为LEQ)。本系列文章分上下两篇,本文是下篇实践篇,重点介绍Rx链路均衡的测试和调试,泰克公司的自动化软件为此提供了业界最优的解决方案。 接收端链路均衡测试(Rx LEQ) 在PCIe 2.0的时代,通常只要保证了发送端的信号质量,那么整个系统也就能够正常工作;因此接收端测试并不是必测项。但在PCIe 3.0/4.0中,由于速率成倍的增加;并且又经过长走线的传输,因此在接收端采用了复杂的均衡技术;因此在PCIe 3.0/4.0中接收端测试属于必测项。
[网络通信]
PCIe Gen3/Gen4接收端<font color='red'>链路</font>均衡测试—实践篇
基于AT89C51单片机和地感线圈实现动态车辆检测器的设计
1 引言 随着经济的发展,不停车收费系统(ETC)已在我国悄然兴起。不停车收费系统主要是由通讯、监控、收费三大系统组成。整个系统可靠运行的一个重要环节就是车辆检测器。在不停车收费系统中它是检测驶向通讯区域的车辆并命令天线进行通信的传感器,具有进入检测、车速检测、车型判别等功能;它是检测出离开通信区域的车辆、根据ETC车道控制器的判断控制栏杆、路侧显示器的传感器,具有进入检测功能;它具有检测车辆通过,控制清除针对该车辆的路侧显示器的显示内容以及控制针对后续车辆的显示的功能,并命令栏杆关闭的功能。 考虑到性能、价格、技术复杂性、可靠性、维护要求、适用范围等因素,我们这种车辆检测器是基于地感线圈原理研制的。 2 动态车辆检测器设计
[单片机]
基于AT89C51单片机和地感线圈实现<font color='red'>动态</font>车辆检测器的设计
闻库:2018年三大运营商有望再增加30万个NB-IoT基站
  在昨天上午举行的“2018年一季度工业通信业的发展发布会”上,工信部信息通信发展司司长闻库介绍:“目前全国全网近40万个 NB-IoT 的基站的建设逐步实现了全国范围内的广泛覆盖。今年看,三家基础电信运营企业有望再增加30万个基站。”下面就随网络通信小编一起来了解一下相关内容吧。  闻库:2018年三大运营商有望再增加30万个NB-IoT基站   去年为了推动 NB-IoT 窄带物联网这项技术发展,工业和信息化部专门发布《全面推进移动物联网 NB-IoT 的建设发展的通知》,通知发放以后,各个企业都加快了NB-IoT的网络部署。   “目前全国全网近40万个NB-IoT的基站的建设逐步实现了全国范围内的广泛覆盖。今年看
[网络通信]
SAW示波器和LMK03328的链路设计
在当今世界,互联网数据流量不断上升,移动设备的使用也呈爆炸式的增长,对于处理快速增长的数据和视频数据流量的电信基础设施的需求变得越来与具有挑战性。根据思科可视网络互联指数全球IP流量预测,2014-2019,到2018年,全球将有40亿互联网用户(超过世界人口的51%),以及210亿个联网设备和连接数量。 25千兆以太网 (25GbE) 正在快速发展,并且很多分析人士预计它将在未来4年中呈现指数性的迅速增长。想象一下设计有线网络设备来支持过多标准,以及用最小数据包损失和延迟来快速提升数据速率时的复杂程度! 随着数据速率的增加,链路抖动允许量变得越来越严格。硬件工程师将主要精力放在如何使他们的整个线路卡能够支持最大吞吐量,而
[测试测量]
SAW示波器和LMK03328的<font color='red'>链路</font>设计
单片机控制的动态数据缓存器的控制电路
  由于单片机具有功能强,使用灵活,体积小,性价比高等特点,近年来在测控系统中得到广泛应用。而在许多场合,单片机作为下位机,担负着控制数据测量、采集和向上位机传送的任务,也即起着收集、缓冲和存储数据的作用。动态存储器DRAM具有容量大,价格低的特点,适合于数据量比较大的单片机应用系统;但其不足之处在于,必须在规定的时间范围内进行定时刷新。本节介绍一种单片机控制的动态数据缓存器,通过合理设计软硬件,即可实现对DRAM的控制,特别适合性价比高的单片机系统。      控制电路      为了便于说明,给出单片机系统的部分组成电路,如图1所示。单片机采用51系列的8031,外扩16 KB的EPROM,动态存储器采用1 MB的微机内存,J
[单片机]
单片机控制的<font color='red'>动态</font>数据缓存器的控制电路
莱迪思扩展其ORAN解决方案集合,通过集成5G小基站助力下一代无线基础设施
莱迪思扩展其ORAN解决方案集合,通过集成5G小基站桥接功能助力下一代无线基础设施 将高效的PCIe®添加到JESD接口桥接,为5G数据链路应用提供低功耗加速 中国上海——2024年3月20日——莱迪思半导体,低功耗可编程器件的领先供应商今日宣布更新莱迪思ORAN™解决方案集合, 最新版本具有低功耗和灵活的桥接能力,支持集成式5G小基站 。通过此次更新,莱迪思推出了面向室外集成无线应用的全新5G数据链路参考设计,帮助客户推进其面向智能工厂、智慧城市、智能汽车等领域的下一代无线基础设施。 莱迪思半导体市场营销和业务发展副总裁Matt Dobrodziej 表示:“5G小型蜂窝市场需求不断增长,推动了对可编程、低功耗和低延迟
[网络通信]
小广播
最新网络通信文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved