利用CPLD解决便携式产品设计的挑战

发布者:温馨如家最新更新时间:2009-12-05 来源: 莱迪思半导体关键字:CPLD  便携式产品  设计  FPGA 手机看文章 扫描二维码
随时随地手机看文章

  移动电话、便携式媒体播放器、掌上游戏机和数码相机等便携式产品的激增,使得系统设计人员承受着越来越大的压力。他们必须不停地开发提供拥有新特性和功能的产品,并尽量缩短产品的上市时间。那么,CPLD可微为便携设计带来哪些好处呢?在为便携应用选择逻辑解决方案时,需要考虑哪些主要设计因素呢?
  
  手持产品得到了广泛的应用,例如移动电话、便携式媒体播放器、掌上游戏机和数码相机等便携式产品的激增,使得系统设计人员承受着越来越大的压力。他们必须不停地开发提供拥有新特性和功能的产品,并尽量缩短产品的上市时间。根据市场情报公司iSuppli的预测,核心半导体产品在上述领域的收入可望由2008年的260亿美元增长到2012年的300亿美元,相当于4%的复合年增长率(核心器件是由iSuppli公司定义的,如ASSP,ASIC和可编程逻辑器件)。
  
  因为要求待机功耗低、电路板尺寸小和成本低,便携式产品的逻辑功能过去通常是由专用集成电路(ASIC)和专用标准产品(ASSP)来提供,可编程逻辑器件(PLD)的应用相当有限。然而,随着可编程器件架构的改进、功耗的降低、并采用新的封装使尺寸变小、成本降低,设计人员开始越来越多地使用PLD,因为与ASIC和ASSP相比,PLD在缩短上市时间和设计灵活性方面具有先天的优势。
  
  CPLD的应用
  
  在便携式产品中,复杂可编程逻辑器件(CPLD)一般用于电源上电时序、电平转换、时序控制、接口转换,I/O扩展和分立逻辑功能等。CPLD仅需几微秒就能上电,这使得它能控制系统中其他器件的上电时序。
  
  在便携系统中,CPLD也被用来连接不同工作电压的多个器件。例如,在移动电话中,微控制器需要与工作在不同电压的外围器件、定时器和存储器连接。最新一代的CPLD可以与3.3V~1.5V之间的不同电压连接,因为它们有一个独立于输出电压(Vccio)的核心电源电压(Vccint)。CPLD的每个I/O组可配置成与逻辑器件接口相对应的独立工作电压。图1给出了典型便携系统中的CPLD的功能。


  
  图1:典型便携式系统中的CPLD的功能。
  
  通用I/O扩展是CPLD可与微控制器、ASIC或ASSP协同工作的另一个领域,它增加可用I/O的总数目。CPLD额外的一个优点是能与外设接口,还能重复编程。CPLD也可以用做接口转换,连接诸如I2C、SPI和存储器的不同接口,以及在便携系统中实现液晶面板的时序控制。
  
  当为便携式应用选择逻辑解决方案时,设计人员应考虑的主要因素包括:上市时间、设计的灵活性、待机功耗,电路板尺寸以及系统集成的选择。
  
  上市时间和设计灵活性
  
  越来越短的产品生命周期对手持设备设计人员提出了新的挑战,他们必须提供消费者期望的新产品和新特性。对大批量产品来说,ASIC也许能提供较低的单价,但ASIC的一次性工程费用(NRE)很高,开发时间很长。如果ASIC的功能出错,或由于行业标准或市场需求发生变化而需要重新开发设计时,就会再次产生非常高的费用,包括工程资源、新的掩膜板和软件设计工具。此外,从开始实施新的修改方案到流片,再到批量生产,这过程需要很长时间,通常是几个月到一年。
  
  与ASIC相比,ASSP的NRE较低,因为许多客户都在使用它们。不过,它们却限制了设计人员提供产品差异性的能力。
  
  CPLD使设计人员能够进行随心所欲地开发、测试和修改设计,而不会产生任何掩膜成本或设计费用。由于CPLD可重复编程的特性,即使设备已经安装在现场,设计人员依然可以使用软件设计工具在最后一刻修正错误并进行产品升级。因此,设计人员能应对不断变化的要求和标准,并迅速给市场提供新的差异化产品,而无需做任何设计或重新设计电路板。
  
  功耗
  
  CPLD的功耗通常分为两个部分:静态功耗和动态功耗。静态功耗是指器件中没有信号跳变情况下消耗的功率。动态功耗是器件中有信号跳变情况下消耗的功率,且与内部电容,跳转频率和跳转电压成正比。对便携式系统而言,待机时间是一个关键的设计因素,因为设计人员要尽量减少逻辑电路的静态功耗,以尽量延长电池充电或更换的时间间隔。如今的低功耗CPLD的最大静态功耗为10~150uA,主要取决于器件的逻辑密度。
  
  为进一步减少整个系统的功耗,有些CPLD允许用户有选择性地关闭未使用的输入引脚(称为“输入选通”),包括使能I/O引脚和输入缓冲器之间的复用器,及其CPLD内的相关电路(如图2所示)。激活使能信号时,所有的输入被隔离或处于关闭状态,从而使其中任何输入变化都不会引起内部引脚的变化。因此,即使I/O引脚的输入在变化,也不会影响器件的内部动态功耗。


  
  举个例子,在莱迪思半导体的ispMACH 4000ZE CPLD中,一个块内的所有I/O引脚都共享一个PowerGuard(针对输入选通,Lattice给予此特性的名称)使能信号,称为块输入使能(BIE)信号。BIE可以用宏单元逻辑在内部产生,也可通过用户I/O从外部源或输入引脚的方式来产生。为增加设计的灵活性,器件有多少块就有多少块输入使能信号,数目从2至16不等。可以把两个或更多的使能信号组合在一起,构成一个用户使能信号。
  
  以6宏单元的ispMACH406?ZE器件为例,除了两个激活的输入,其余的都使用了PowerGuard,使动态电流减少了99%。如图3所示,动态ICC从2.9毫安减少至26微安。


  
  有些CPLD可以通过软件对每个引脚单独控制,使其为“高”或者“低”,从而进一步减少I/O电流和系统总功率。电压典型值为250mV~500mV的输入滞后电路通常用来实现降噪和减缓输入信号的变化,以提高信号的完整性。
  
  由于主系统电源的典型值为1.8V,大多数便携式系统都需要LVCMOS接口。这些系统要求能与工作在TTL或LVCMOS标准的其他器件相连接。目前所有CPLD都有独立的核心电压和I/O电压,其中I/O电压能支持1.5、1.8、2.5和3.3V LVCMOS电平。诸如ispMACH 4000ZE这样的CPLD还能够与传统的5V电压LVCMOS器件接口。[page]
  
  电路板尺寸
  
  随着便携式产品的体积不断缩小,设计人员必须在非常小的电路板上集成更多的逻辑功能。现在的CPLD可以采用超小型封装,包括芯片级BGA(csBGA,0.5毫米间距),只需25平方毫米或49平方毫米的电路板面积。而传统的薄型四方扁平封装(TQFP封装,0.8毫米间距)封装需要100平方毫米或196平方毫米的电路板面积。
  
  当电路板空间有限时,采用这些封装非常理想。与传统的TQFP封装相比,这些封装使电路板面积减少了75%以上,从而简化了电路板布线并降低整个系统成本。图4为ispMACH 4000ZE csBGA封装示意图。BGA封装的热电阻值(典型值为10度/瓦)比TQFP或PQFP封装更低(典型值20度/瓦至40度/瓦)对于降低功耗和提高器件的可靠性,它们是更好的选择。


  
  系统集成
  
  通过减少电路板上的元件,可使系统总成本降低。当使用多个电路板元件时,制造成本,包括装配,包装和运输都会增加总的电路板成本。此外,电路板上的元件越多,故障率越高,这是由于焊球之间的残留物和其它随机故障所致。
  
  减少元件也可以降低功耗。如今,低功耗CPLD用来整合外部时钟源和标准分立逻辑器件,如7400系列逻辑器件。单个可编程逻辑器件可用于集成多个分立的74xxx器件,还能实现其它功能,如I/O扩展,电平转换和时序控制。
  
  针对系统集成,除了器件上逻辑密度为32~256的宏单元之外,ispMACH 4000ZE CPLD还具有片上用户振荡器和针对上电时序的定时器、键盘扫描和显示控制器功能。振荡器输出的典型频率为5MHz,而且还可进一步分频为128(7位)、1024(10位)或1048576(20位),以工作在更低的频率下。使用CPLD内的集成振荡器的好处是能降低电路板成本、简化库存管理和使产品过期风险最小化,这些因素通常与使用分立元件有关。下表对可用于便携式系统的最新一代CPLD系列进行了比较。


  
  针对便携式系统的CPLD系列的比较。
  
  本文小结
  
  CPLD正在被越来越广泛地应用于便携式产品,具有零待机功耗选择、节省面积的超小型封装和增强的系统集成功能等优点。与过去使用的ASIC和ASSP相比,CPLD为设计人员提供了一个有着显著优势的低成本系统解决方案。此外,CPLD使得设计人员能在更短的时间内根据消费者的需求增加新的特性和功能,使产品更快上市,而且风险更小。

关键字:CPLD  便携式产品  设计  FPGA 引用地址:利用CPLD解决便携式产品设计的挑战

上一篇:PC巨头移动互联网之战:与传统手机商平分秋色
下一篇:谁是Netbook/MID处理器赢家?

推荐阅读最新更新时间:2024-05-03 11:09

FPGA性能超越DSP数十倍!
多年以来,在ASSP、ASIC、DSP、FPGA等芯片的选择问题上,高端通信系统设计师总面临诸多棘手而复杂的难题。 虽然这些芯片技术在价格与性能方面各有优劣,但是FPGA供应商一直宣称:与复杂且昂贵的ASIC相比,它们提供的产品在多个方面都更胜一筹,例如具有更快的产品上市速度,以及更多的设计灵活性。然而截至目前,在与DSP的竞争中,人们却普遍认为,FPGA在性价比方面的表现远不如DSP。 不过,技术咨询公司Berkeley Design Technology(BDTI)一项最新但是具有争议性的基准测试研究结果显示,在多个意义重大的DSP应用中,FPGA的性价比优势可能超越了独立DSP。 “特别地,在诸如高端通
[应用]
基于DSP的车载导航系统硬件电路设计与实现
数字信号微处理器DSP具有高速运行与数据处理的功能,以其高性能和低功耗的优势为实时导航系统的数学计算提供了有效的硬件平台。在现代武器装备中,设计了基于DSP芯片的 车载导航 系统,其在民用和军事领域均发挥着重要作用,系统具有高可靠性、安全性等特点。 1 车载导航系统工作原理 车载导航系统的主要功能是定时采集陀螺正交编码信号、加速度计的输入和里程计输入信号,并对采集的数据进行必要的处理,以实现导航解算。同时将采集数据通过RS422总线和CAN总线发送至地面监测设备;并通过RS422总线接收相关的命令及参数。该系统结构如图1所示。 图1 车载导航系统结构框图 2 系统硬件设计 2.1 处理器及存储器设计
[嵌入式]
基于DSP的车载导航系统硬件电路<font color='red'>设计</font>与实现
磁珠在PCB电路设计中的作用和注意事项浅谈
磁珠 的单位是欧姆,而不是亨特,这一点要特别注意。因为磁珠的单位是按照它在某一频率产生的阻抗来标称的,阻抗的单位也是欧姆。磁珠的 DATASHEET上一般会提供频率和阻抗的特性曲线图,一般以100MHz为标准,比如1000R@100MHz,意思就是在100MHz频率的时候磁 珠的阻抗相当于600欧姆。 普通滤波器是由无损耗的电抗元件构成的,它在线路中的作用是将阻带频率反射回信号源,所以这类滤波器又叫反射滤波器。当反射滤波器与信号源阻抗不匹配时,就会有一部分能量被反射回信号源,造成干扰电平的增强。为解决这一弊病,可在滤波器的进线上使用铁氧体磁环或磁珠套,利用滋环或磁珠对高频信号的涡流损耗,把高频成分转化为热损耗。因此磁环和磁珠实
[电源管理]
专用芯片ATT7022C的电参数测量模块设计
引言 随着国家经济的快速发展,各行业对能源的需求量越来越大。煤炭、石油等不可再生资源的大量消耗使得存储量越来越少,能源短缺必将会影响国家经济的发展。而煤炭、石油的开采又会耗掉大量的电能,特别是石油的开采,抽油机经常会出现“空抽”的现象,大量的电能被耗费。因此,提高用电的效率和质量是缓解能源危机的一种方式,这就需要对电网运行状况进行实时监测。为了获得电网的电参数信息,本文采用电能计量芯片ATT7022C结合ARM微控制器设计电参数测量模块。该模块可以使用液晶实时显示数据,也可以把采集的电参数传输到上位机来对电网的状况进行实时监测。 1 ATT7022C芯片介绍 ATT7022C芯片是钜泉光电科技(上海)有限公司推出的一款高精度
[测试测量]
专用芯片ATT7022C的电参数测量模块<font color='red'>设计</font>
OPPO官宣将推出全新概念手机:或用可拉伸设计
OPPO 将于 2020 年 11 月 17 日 - 18 日在深圳举办 OPPO 未来科技大会 2020 (OPPO INNO DAY 2020),届时 3 款概念产品与 2 套技术系统会在大会上正式亮相。   今天 OPPO 官方预热了 OPPO 概念手机,称 “大屏?小屏?无限屏?未来你的手机或许可以收放自如。”官方还放出了一张海报,海报展示了手机的一角,非常有特色的一点是该机的边框要高出屏幕很多。   值得一提的是,近日外媒 LetsGoDigital 发现了一份 OPPO 申请的新专利,显示 OPPO 似乎正在开发可伸缩型的智能手机。结合官方现在的预热,IT之家猜测 OPPO 这款概念手机应该会采用伸缩屏
[手机便携]
OPPO官宣将推出全新概念手机:或用可拉伸<font color='red'>设计</font>
2005年全国大学生电子设计竞赛基本仪器和主要元器件清单
1、基本仪器清单 20MHz普通示波器(双通道,外触发输入,有X轴输入,可选带Z轴输入) 60MHz双通道数字示波器 低频信号发生器(1Hz~1MHz) 高频信号发生器(1MHz~40MHz)具有调频调幅及外调制功能 低频毫伏表 高频毫伏表 普通频率计 失真度测试仪 直流稳压电源 秒表 10米卷尺 单片机开发系统及EDA开发系统 交流电压表和电流表(5A) 单相自耦调压器(>500W) 位数字万用表? 2、主要元器件清单 单片机最小系统板(仅含单片机芯片、键盘与显示装置、存储器、A/D、D/A) A/D、D/A转换器 运算放大器、电压比较器 可编程逻辑器件及其下载板 话筒、耳机 显示器件 小型电动机 小型继电器 康铜、锰铜电
[半导体设计/制造]
赛灵思:以更高AI效能功耗比 支持边缘运算自主
边缘运算主要包含以下四个部分,低时延、AI算力、低功耗以及安全和保密,这四者是边缘自主非常重要的组成部分,也是边缘区别于工业和IoT的一个主要特点,也就是用运算资源来支持边缘的自主,使它能够独立于云端。 赛灵思 Versal AI Edge系列资深产品线经理 Rehan Tahir 赛灵思 Versal AI Edge系列高级产品线经理Rehan Tahir指出,当 赛灵思 在2018年引入Versal ACAP的时候,首先推出的是Versal Core和Prime系列,用于云端和网络,然后推出了Versal Premium,用于高端的云和网络,先有这些是非常重要的,因为首先需要非常强大的云端和网络,然后再把这个架构带到边缘
[汽车电子]
距离传感器为例的机器人设计制造说明
过去,机器人制造是一个非常困难、容易出错且耗时的过程,因为采用由分立元件构成的装置实现对环境的感应,而这些装置中很多部件都不能有效地协同工作,处理器缺乏足够的能力从多个收集信息并处理这些信息。下面我们以超声波距离传感器为例进行说明机器人设计制造的过程。 构建超声波传感器首先需要一个超声波换能器,然后搭建一些用来发送脉冲,以及记录返回信号的时间。连接机器人处理器的接口由指示起始时间的输出信号以及回声探测定时器计数值的输入信号组成。处理器获取所用的总时间并将这个时间转换成距离。如果需要处理多路回声,则会变得更加复杂。这种设计不仅受软硬件局限性的困扰,而且所有的东西都在内部生产,因此增加了成本和上市时间。随着时间推移,处理器的功
[机器人]
小广播
最新手机便携文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved