近两年,RISC-V在国内掀起一片热潮,被视作国产芯“自主可控”的发展契机。2018年还先后成立了中国RISC-V产业联盟、中国开放指令生态系统(RISC-V)联盟。有数据显示,中国有300家以上公司在关注RISC-V或以RISC-V指令集进行开发。
值得注意的是,国内FPGA厂商就是其中的力量之一,或许RISC-V对FPGA而言意义非凡。
2016年,美高森美公司(Microsemi)率先推出业界首个基于开源处理器架构RISC-V内核的FPGA系列产品,而这也成为引领性的事件。
“RISC-V处理器和FPGA生态环境非常匹配,在RISC-V之前,FPGA软核生态主要由各家FPGA厂商进行维护,底层代码不开源,互相之间隔离,导致用户设计无法跨平台,制约了用户对基于FPGA的处理器使用。RISC-V的开源属性,给了SoC FPGA新的选择。随着应用系统越来越复杂,未来FPGA发展一个方向是SoC FPGA,实现软硬件都可以编程,大大扩展了FPGA的应用领域。RISC-V将会在SoC FPGA生态里面发挥重要作用。安路科技在ELF2 FPGA里面已经集成了RISC-V硬核,方便了需要MCU功能的用户使用。”安路科技市场与应用部副总陈利光向集微网记者介绍了RISC-V特殊意义,为FPGA可编程带了新可能。
芯来科技创始人胡振波对此持相似的观点,他表示,从发展趋势来看,FPGA已经从单纯的FPGA变成PSoC,集成了硬核,但FPGA还需要有软核完成控制。国产FPGA厂商缺乏一定的内核能力,或者难以达到国外厂商的高度,因此对于开源的、易修改的、可配置的软核有需求,而这也恰恰是RISC-V所具备的。
高云宣布将在2018年中将FPGA芯片中嵌入RISC-V软核,将在晨熙家族率先进行。2018年10月,晶心科技RISC-V CPU处理器核心获高云半导体采用于Arora GW-2A FPGA系列产品。
芯来科技创始人胡振波曾在多个场合表达了一个观点:开放的RISC-V生态是中国半导体产业打破处理器领域被外国公司垄断的最后一次机会,芯来从创立之初便聚焦中国本土RISC-V处理器内核研发。
芯来科技创立于2018年,是一家具有代表性的RISC-V处理器内核IP和解决方案公司,并创造了我国第一颗开源RISC-V处理器项目蜂鸟E203。
对于进行RISC-V CPU设计和RISC-V嵌入式开发的工程师而言,或许会熟悉“蜂鸟FPGA开发板”,从名字上看,这个开发板可能与蜂鸟E203有一定的关系。事实上,两者的确有着“血缘”关系。蜂鸟FPGA开发板是蜂鸟E203开源MCU原型SoC定制的FPGA专用开发板。这在一定程度也说明了,从应用端来看,“FPGA+RISC-V”的组合也是走进开发者的一种方式。
同样,开发者对“FPGA+RISC-V”也表现出一定的兴趣,例如在集成电路双创大赛中,便有复旦大学参赛团队便尝试在紫光同创的FPGA芯片上移植一个RISC-V软核。
尽管目前来看,紫光同创还没有公开宣传其FPGA有支持RISC-V计划,但其FPGA也在被开发者用于和RISC-V相结合。
关键字:FPGA
引用地址:
“RISC-V+FPGA”组合,为国内厂商带来多少新希望?
推荐阅读最新更新时间:2024-05-03 19:17
满足FPGA电源设计需求的DC/DC转换器
需要大量数字处理的电子系统常常利用 FPGA 或 CPLD 等现场可编程器件实现,而不是利用定制专用集成电路( ASIC )。虽然定制ASIC可能比现场可编程器件具有成本优势,但现场可编程器件具有即时制造周转、低启动成本以及设计速度和方便性等优点。这些优点已使FPGA和CPLD成为实现以太网交换机和路由器、存储局域网设备和多媒体内容传输系统等复杂数字系统的首选器件。 利用FPGA或CPLD进行电路设计的流程由以下几个普通步骤组成:设计入口、设计确认、设计汇编和器件编程。设计入口阶段由捕获设计组成,不是通过利用电脑辅助设计工具创建图形化原理图,就是通过利用Verilog或VHDL等硬件描述语言来描述电路。在捕获设
[电源管理]
英特尔推出Agilex 7 FPGA,搭载全新收发器打造业界领先的数据传输速度
英特尔推出Agilex 7 FPGA,搭载全新收发器打造业界领先的数据传输速度 英特尔Agilex 7 FPGA F-Tile提高了灵活性、增加了带宽并实现了业界领先的数据传输速度 近日, 英特尔发布了英特尔Agilex® 7 FPGA F-Tile,并配备市场领先的现场可编程门阵列(FPGA)收发器1。 在当今以数据为中心的世界,该产品将帮助客户在带宽密集的领域应对挑战,包括数据中心和高速网络。英特尔Agilex 7 FPGA F-Tile为嵌入式、网络和云计算客户而设计,是一个灵活的硬件解决方案,具有业界领先的收发器性能,提供高达116 Gbps和强化的400 GbE知识产权(IP)。 英特尔公司副总裁兼可编程解
[网络通信]
基于FPGA和Verilog的液晶显示控制器设计
液晶显示器由于具有低压、微功耗、显示信息量大、体积小等特点,在移动通信终端、便携计算机、GPS卫星定位系统等领域有广泛用途,成为使用量最大的显示器件。液晶显示控制器作为液晶驱动电路的核心部件通常由集成电路组成,通过为液晶显示系统提供时序信号和显示数据来实现液晶显示。本设计是一种基于FPGA(现场可编程门阵列)的液晶显示控制器。与集成电路控制器相比,FPGA更加灵活,可以针对小同的液晶显示模块更改时序信号和显示数据。FPGA的集成度、复杂度和面积优势使得其日益成为一种颇具吸引力的高性价比ASIC替代方案。本文选用Xilinx公司的SpananIII系列XC3S200器件,利用硬件描述语言Verilog设计了液晶显示拧制器,实现了
[嵌入式]
FPGA实现的FIR算法在汽车动态称重仪中的应用
引言 车辆在动态称重时,作用在平台上的力除真实轴重外,还有许多因素产生的干扰力,如:车速、车辆自身谐振、路面激励、轮胎驱动力等,给动态称重实现高精度测量造成很大困难。若在消除干扰的过程中采用模拟方法滤波,参数则不能过大,否则将产生过大的延迟导致不能实现实时处理,从而造成滤波后的信号仍然含有相当一部分的噪声。所以必须采用数字滤波消除干扰。 FIR滤波的原理及实现 本文采用FIR数字滤波,其原理如公式1所示。 Y(n)= (1) 其中h(k)为系统滤波参数,x(n)为采集的信号,Y(n)为滤波后的输出信号。 FIR滤波器的h(n)0≤n≤N-1 H(z)= (2) 在本文中N=17。由于h(n
[测试测量]
Infinera在DTN-X多太比特分组光传送网平台中选用Altera的28nm Stratix V FPGA
Stratix® V GX FPGA。Infinera是最近一家在下一代系统中选用性能最好的FPGA的企业。Stratix V GX FPGA所具有的性能和带宽能够满足DTN-X平台100-Gigabit以太网(GbE)线路卡的100-GbE数据量要求。 Infinera合伙人兼首席技术官Drew Perkins评论说:“Infinera通过我们的解决方案不断推动技术的发展。这需要与Altera这类同样站在技术最前沿的企业进行合作。我们在下一代DTN-X平台上评估各种方案,发现Altera是最适合的,这是因为其高性能28-nm Stratix V FPGA在SERDES功能上是性能最好的。采用Stratix V GX FPG
[嵌入式]
FPGA配置芯片EPCS读写操作--STM32读写
注意事项: (1)首先STM32需要设置nCE和nConfig信号,即nCE置高,nConfig拉低,获得EPCS的控制权,而后对EPCS操作,操作完成后需要释放这两个管脚,即nCE拉低,nConfig置高。 (2)EPCS的极性为:sck为空闲状态为高电平,采样边沿为SCK的第二个跳变沿,(即上升沿,注意前提是SCK空闲为高) SPI_InitStruct.SPI_Direction= SPI_Direction_2Lines_FullDuplex; SPI_InitStruct.SPI_DataSize = SPI_DataSize_8b; SPI_InitStruct.SPI_Mode = SPI_Mode_M
[单片机]
FPGA的发展该走向何方
1984年,Ross Freeman与同事共同创立了赛灵思公司,并推出了世界上第一颗真正意义上的FPGA芯片XC2064,一个全新的行业就此诞生。 2020年,历经36年发展的赛灵思公司早已成为硅谷中的明星公司,FPGA行业也今非昔比。5G、AI为这个行业带来了难得的机会,广阔的发展空间就在眼前,但是领头者赛灵思公司却突然陷入了收购的传闻中。人们不禁会发问,独立的FPGA已经走向终结了吗? 隐忧 收购传闻的主角之一AMD公司,在杰出的女性CEO Lisa Su的带领下,已经走出了昔日的泥潭,迈入了自己的黄金时期。收购赛灵思,将给AMD增加一个重要的筹码,为同老对手Intel、NVIDIA在后续的较量中积蓄能量。
[嵌入式]
基于流水线技术的并行高效FIR滤波器设计
数字滤波器可以滤除多余的噪声,扩展信号频带,完成信号预调,改变信号的特定频谱分量,从而得到预期的结果。数字滤波器在DVB、无线通信等数字信号处理中有着广泛的应用。在数字信号处理中,传统滤波器通过高速乘法累加器实现,这种方法在下一个采样周期到来期间,只能进行有限操作,从而限制了带宽。现实中的信号都是以一定的序列进入处理器的,因此处理器在一个时间周期内只能处理有限的位数,不能完全并行处理。基于并行流水线结构的FIR滤波器可以使笔者设计的64阶或者128阶滤波器与16阶滤波器的速度一样快,其显著特点是在算法的每一个阶段存取数据。FPGA结构使得以采样速率处理数字信号成为常数乘法器的理想载体,提高了整个系统的性能。由于设计要求的差异,
[安防电子]