从芯片到系统,Cadence驱动智能时代的先进设计

发布者:qpb1234最新更新时间:2017-08-31 来源: 集微网关键字:Cadence 手机看文章 扫描二维码
随时随地手机看文章

楷登电子(美国Cadence公司)日前在上海举办了一年一度的中国用户大会——CDNLive China 2017。以“联结,分享,启发!”为主题的CDNLive大会集聚了超过1000位IC行业从业者,包括IC设计工程师、系统开发者与业界专家,分享了重要半导体设计领域的解决方案和成功经验,让参与者获得知识、灵感与动力,并为实现高端半导体芯片、SoC设计和系统挑战提供解决方案。

“从2015年开始到2020年,我们看到在互连汽车,AR/VR、物联网、深度学习、云计算/数据中心等新兴市场都产生了巨大的发展潜力,2020年之后,成长将会更大。所有产业都走向智能化。”Cadence公司资深副总裁Tom Beckley对集微网表示,对芯片设计者而言,挑战无疑也是巨大的,“在IP集成,版图、超低功耗、混合信号、设计验证、复杂设计规则、10nm节点后的设计、多重曝光等等多方面都将面临巨大的考验。与此同时,从硅到系统层级的设计,也面临着许多挑战。”

过去整个芯片行业都集中在芯片设计,而系统和芯片设计基本是完全独立的两个部门。但是现在,这两个部分越来越多的结合到一起。在芯片设计之初,就必须考虑到芯片和系统其他部分的相互影响。这是EDA厂商必须考虑的的一个趋势。Tom Beckley指出,Cadence正在从一个传统EDA公司,走向Enable System Design的方向。

为此,Cadence提供了一系列融合的解决方案来帮助客户实现下一代产品设计,仍欠缺的部分不排除收购的可能。“做芯片设计跟做一个智能产品还是有距离的。整个行业的趋势,是把芯片、封装和系统的设计整合在一起,例如包括华为在内的一些系统厂商。但是芯片做好了,未必封装也能做好,甚至可能在板级不会work,所以我们EDA公司要跟厂商合作,不仅把芯片做好,同时把整个系统做好。”Tom Beckley表示,“我们有非常完整的产品线,从模拟、数字,到RF、Wireless等,包括封装、PCB,有些东西是我们没有的,我们这些东西也在做一些收购考虑,如果不做收购可以做partner,和第三方合作伙伴做很多的协作。我们致力于怎么把行业跟Cadence的技术结合起来,帮助大家从芯片设计走向系统设计的方向。”

对于当下热门的人工智能,Tom Beckley指出机器学习一直是Cadence在研究的课题。从应用方面,可能先要从simulation、characterization、digital verification和formal verification几方面入手。“比如说公司里本身有很多经验,你的经验在你公司的内部IP和数据库,我们怎么通过系统把你的经验从你一堆数据里提炼出来,让你的老师傅的经验直接应用在设计中,这里涉及到data mining的东西,怎么根据现有的数据库去学习提炼出更多的经验来指导算法的东西,我们不仅是做了一些research工作,还有一些研发工作在刚刚开始。”

随着系统复杂性越来越高,工程师的精力和智慧不见得能很快地处理一些棘手的问题。那能否利用过去一些比较好的模块来帮助解决未来可能遇到的问题,使得工具在处理问题的过程中更加聪明?

他认为机器学习和此前常谈的大数据分析没有根本上的差异,在这方面,此前的设计经验可以从data里找到用以借鉴。“例如做电源管理电路的simulation,我们会在用户的实际set up中实现机器学习,逐渐减少以后的人工干预。Data mining也有很多不同的规律和分类,比如我要从天气找到一个规律,可能有大量的数据找,我要从股票市场找规律,从大量数据找。我们这个data mining,大量在使用某一个工具方面的,收集数据来做分析,同时你的数据库里本身可以帮你提炼出来,针对这家公司的应用在算法上自动手机数据,让我们的算法变得更智能,这就是机器学习在EDA领域的应用,也是Cadence正在布局和规划的方向。”

谈到中国半导体市场,从2006年开始,中国半导体产业一直以高于全球平均水平的增速在迅猛发展,目前中国区已经成为全球第二大市场,并且每年依然保持着高达两位数的增长。Tom Beckley表示,中国的热门半导体应用包括移动办公、物联网、汽车、有线/无线网络,云计算/数据中心等。IC设计、制造、封装测试,光电传感器及分离器件等市场份额也在不断增长,12寸晶圆厂也在各地不断兴建和计划兴建,这个市场正迸发着巨大的活力。经过多年的发展,中国的芯片产业已经从之前的做大逐渐向做强转变,甚至在今后可能引领世界的潮流。


关键字:Cadence 引用地址:从芯片到系统,Cadence驱动智能时代的先进设计

上一篇:3D曲面玻璃在手机上崭露头角 比亚迪与蓝思欧菲光展开较量
下一篇:外媒:Lattice考虑求助特朗普批准中资收购 做最后努力

推荐阅读最新更新时间:2024-05-03 17:08

Cadence
Cadence 公司中文名 益华电脑 网站 http://www.cadence.com.cn/fecn/index.php 总部地址 加州的San Jose 中国地址 北京市海淀区海淀东三街2号欧美汇大厦15层1501至1508单元 电话 86-10-82516288 传真 86-10-82516266 E-Mail 官方介绍 Cadence 公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用C
[厂商大全]
Cadence Dynamic Duo验证解决方案加速芯片开发周期
尽管要进行14+7天的隔离,但是Cadence公司亚太区系统解决方案资深总监张永专还是专程从台湾地区来到大陆,一个重要目的就是为客户推广Cadence最新推出的Dynamic Duo验证解决方案。该方案包含两个产品,分别为Palladium Z2硬件仿真加速平台和Protium X2原型验证系统。 Cadence将Dynamic Duo翻译成系统动力双剑,张永专表示,Cadence正在执行新的战略思维,既从垂直整合的系统角度出发,为客户提供一站式解决方案。 芯片设计新趋势 张永专表示,在Cadence看来,芯片设计业正在发生着诸多新变化。 一,是产品设计周期缩短。 二,是随着多核异构计算的流行,设计和验证的复杂度都
[半导体设计/制造]
Cadence IC设计平台鼎力相助,中科院龙芯2E横空出世!
Cadence设计系统公司日前宣布中国科学院计算技术研究所采用了Cadence公司的IC设计平台的部分工具,顺利完成“龙芯2E”成功出带并达到千兆性能指标。 中科院计算所继2002年研制成功龙芯1号处理器芯片后,近年分别研制成功龙芯2号的不同型号——龙芯2B、龙芯2C、龙芯2E,每个芯片的性能都是前一个芯片的3倍,实现了通用处理器设计的跨越式发展。中科院计算所此次研发的龙芯2E通用64位处理器是中国大陆地区首个采用90纳米设计技术的处理器,该处理器最高主频达到1.0GHz。 中科院计算所在“龙芯2E”中采用了Cadence Encounter数字IC设计平台中的CeltIC NDC纳米延时分析器,Virtuoso Schema
[焦点新闻]
Cadence推出业内第一套完整的定制IC仿真和验证方案
Virtuoso 多模仿真解决方案能够实现跨越模拟、射频、定制数字、存储器和混合信号等领域的快速精准验证 【加州圣荷塞,2007年5月15日】 -全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS),今日发布了Cadence Virtuoso Multi-Mode Simulation (MMSIM 6.2版)。这是电子设计工业内首个端到端的定制IC模拟与验证解决方案,使用通用、全集成的网表和模型数据库来仿真射频、模拟、存储器和混合信号设计及设计模块。这款突破性产品能够让设计者在仿真引擎间自由切换,而不会产生任何兼容或解释问题,从而提高了一致性、精确性和设计覆盖面,同时缩短了时间周期并降低了风险。整体
[新品]
Cadence 荣获六项 2022 TSMC OIP 年度合作伙伴大奖
Cadence 荣获六项 2022 TSMC OIP 年度合作伙伴大奖 内容提要: • Cadence 凭借关键的 EDA、云和 IP 创新荣获 TSMC 大奖; • Cadence 是 TSMC 3DFabric 联盟的创始成员之一。 中国上海,2022年12月14日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,其 EDA、IP 和云计算解决方案获得了 TSMC 颁发的六项 Open Innovation Platform®(OIP)年度合作伙伴大奖。这些奖项旨在表彰 Cadence 在联合开发 N3E 设计基础设施、3Dblox™ 设计解决方案、模拟迁移流程、射频设计解决方案
[工业控制]
Cadence助力VeriSilicon实现倒装片设计成功出带
Cadence设计系统有限公司日前宣布,ASIC设计代工厂商VeriSilicon Holdings Co., Ltd.通过采用基于Cadence Encounter数字IC设计平台的自动化倒装片设计流程,实现了一个复杂、高速SoC倒装片的成功出带。这是VeriSilicon公司首次实现SoC的成功流片,并已投入量产。 借助SoC Encounter,VeriSilicon公司有效地降低了芯片的裸片尺寸,提高了性能,实现了时序优化,并取得了更好的电源集成度。这些优点为倒装片设计带来了很多好处,如在这个160万门的SoC设计中,共集成了6个频率为250 MHz的主时钟,而裸片尺寸仅为8.4×8.4mm2 。该芯片采用中芯国际(SM
[焦点新闻]
Cadence推出面向PCB的约束驱动HDI设计
2008 年 8 月 18 日 , Cadence 设计系统公司公布了对 Cadence® Allegro® 以及 OrCAD® 系列产品的一次全方位的改良 , 目标是通过新特点和新功能来提高性能与效率。作为Cadence SPB 16.2产品发布的一部分,这种新技术有助于为PCB设计提供更短、更具可预测性的设计周期。对于使用高密度互连(HDI)的设计师来说,该技术实现了重大改进,它对于高端消费电子市场的客户价值尤其明显,同时也适合计算技术、网络技术等领域,这些领域的用户一直在寻找一种约束驱动的的HDI设计流程。 在 Allegro PCB 中为 HDI 设计引
[工业控制]
<font color='red'>Cadence</font>推出面向PCB的约束驱动HDI设计
cadence
铿腾电子科技有限公司(Cadence Design Systems, Inc; NASDAQ:CDNS)是一个专门从事电子设计自动化(EDA)的软件公司,由SDA Systems和ECAD两家公司于1988年兼并而成。是全球最大的电子设计技术(Electronic Design Technologies)、程序方案服务和设计服务供应商。其解决方案旨在提升和监控半导体、计算机系统、网络工程和电信设备、消费电子产品以及其它各类型电子产品的设计。产品涵盖了电子设计的整个流程,包括系统级设计,功能验证,IC综合及布局布线,模拟、混合信号及射频IC设计,全定制 集成电路 设计,IC物理验证,PCB设计和硬件仿真建模等。其总部位于美国加州圣何
[半导体设计/制造]
小广播
最新手机便携文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved