Cadence 荣获六项 2022 TSMC OIP 年度合作伙伴大奖

发布者:EE小广播最新更新时间:2022-12-14 来源: EEWORLD关键字:Cadence 手机看文章 扫描二维码
随时随地手机看文章

Cadence 荣获六项 2022 TSMC OIP 年度合作伙伴大奖


内容提要:


Cadence 凭借关键的 EDA、云和 IP 创新荣获 TSMC 大奖;

Cadence 是 TSMC 3DFabric 联盟的创始成员之一。


中国上海,2022年12月14日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,其 EDA、IP 和云计算解决方案获得了 TSMC 颁发的六项 Open Innovation Platform®(OIP)年度合作伙伴大奖。这些奖项旨在表彰 Cadence 在联合开发 N3E 设计基础设施、3Dblox™ 设计解决方案、模拟迁移流程、射频设计解决方案、基于云的生产力解决方案和 DSP IP 方面取得的出色成果。此外,Cadence 也被认定为 TSMC 3Dfabric™ 联盟的创始成员之一。


荣获上述奖项和 3DFabric 联盟成员的身份要归功于与 TSMC 开展的下列合作项目:


N3E 设计基础设施:Cadence 与 TSMC 密切合作,为 TSMC N3E 工艺技术优化完整的集成数字实现和签核流程以及定制/模拟流程,使客户能够实现功率、性能和面积(PPA)目标并加快产品上市;


3Dblox™ 设计解决方案:领先的 Cadence® Integrity™ 3D-IC 平台获得了认证,符合 TSMC 3DFabric 产品的所有参考流程标准。此外,两家公司合作开发了 TSMC 最新的 3Dblox™ 标准和 Cadence 的 Advanced Substrate Router(ASR),以帮助客户加速先进的多晶粒封装设计;


模拟迁移流程:Cadence 与 TSMC 合作开发了基于 Cadence Virtuoso® 设计平台的节点到节点工艺迁移流程,面向使用 TSMC 先进工艺节点技术的定制/模拟 IC 模块。这项合作确保了客户能够将 TSMC N5 或 N4 工艺的源设计自动迁移到 N3E 工艺技术的新设计中;


射频设计解决方案:Cadence 和 TSMC 合作开发了射频设计参考流程,以加快毫米波设计项目,该项目旨在利用 TSMC N16RF 半导体技术创建新一代移动和 5G 应用;


基于云的生产力解决方案:Cadence 扩大了与 TSMC 在云端的合作,通过 Cadence Pegasus™ Verification System 加速了千兆级数字设计的物理验证,使客户能够加快设计进度并降低计算成本;


DSP IP:Cadence 继续与 TSMC 的 Soft IP9000 团队合作,在 TSMC 的集成流程中认证 Cadence Tensilica® DSP IP;


TSMC 3DFabric 联盟的创始成员:作为创始成员,Cadence 一直与 TSMC 携手合作,推动基于多个小芯片集成的新兴技术在设计和分析方面的创新,这些新兴技术主要面向超大规模计算、移动、5G 和 AI 应用。


“我们希望通过每年的 TSMC OIP 年度合作伙伴大奖表彰行业生态系统伙伴的杰出工作,”TSMC 设计基础设施管理部门负责人 Dan Kochpatcharin 说,“通过与 Cadence 的长期合作及双方持续不懈的努力,确保客户能够使用我们的最新技术信心满满地完成设计,并在各自的市场竞争中保持领先地位。”


“我们与 TSMC 的合作由来已久,共同致力于提供关键的创新,加速设计流程,帮助客户实现上市目标,”Cadence 高级副总裁兼数字与签核事业部总经理 Chin-Chi Teng 博士表示,“荣获 TSMC 奖项以及我们对 3DFabric 联盟的积极投入,都体现了我们通过智能系统设计战略实现 SoC 卓越设计的承诺,我们期待着客户利用我们的最新技术,在广泛的终端市场开发自己的新一代创新产品。”


关于 Cadence:


Cadence 在计算系统领域拥有超过 30 年的专业经验,是电子系统设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续八年名列美国财富杂志评选的 100 家最适合工作的公司。


关键字:Cadence 引用地址:Cadence 荣获六项 2022 TSMC OIP 年度合作伙伴大奖

上一篇:研华许杰弘:双向奔赴,Edge AI正在与产业深度融合
下一篇:品牌如何驾驭国潮趋势

推荐阅读最新更新时间:2024-10-30 01:11

他是芯片投资教父,投出104家上市公司!未来10年看中国
导语:“AI芯片”这个新鲜的概念在过去一年间逐渐走过了普及的阶段,越来越被大众所熟知。在行业走过野蛮生长,开始加速落地、加速整合的过程中,也有更多的AI芯片公司也开始走出属于自己的差异化路线。 智东西在此前AI芯片系列报道第一季之后,再次出发,进一步对AI芯片全产业链上下近百间核心企业进行差异化的深度追踪报道。此为智东西AI芯片产业系列报道第二季之一。 说起半导体投资领域,华登国际是一家不得不提及的企业。作为改革开放后最早一批进入中国的风险投资机构(1993年),它持续关注半导体产业创新,帮助了一大批中国半导体创新公司成功落地发展,其中不乏中芯国际、兆易创新、矽力杰等一批耀目的领头企业,间接推动并重塑了整个中国半导体产业
[半导体设计/制造]
他是芯片投资教父,投出104家上市公司!未来10年看中国
​2017 Cadence全球用户大会CDNLive登陆上海
来自三十家顶尖IC公司的用户专家,将在CDNLive大会分享他们的设计成果,覆盖从IP、设计实现、验证、模拟、PCB和封装的全流程 楷登电子(美国Cadence公司,NASDAQ: CDNS)宣布即将于8月22日(星期二)在上海浦东嘉里大酒店举办一年一度的中国用户大会——CDNLive China 2017。以“联结,分享,启发!”为主题的CDNLive大会将集聚超过1000位IC行业从业者,包括IC设计工程师、系统开发者与业界专家,将分享重要半导体设计领域的解决方案和成功经验,让参与者获得知识、灵感与动力,并为实现高阶半导体芯片、SoC设计和系统挑战提供解决方案。详细的会议信息及报名请浏览 www.cdnlive.com C
[半导体设计/制造]
灿芯半导体运用Cadence数字设计实现和Signoff工具
Cadence(NASDAQ: CDNS)今天宣布灿芯半导体(Brite Semiconductor Corporation)运用Cadence 数字设计实现和signoff工具,完成了4个28nm系统级芯片(SoC)的设计,相比于先前的设计工具,使其产品上市时间缩短了3周。通过使用Cadence设计工具,灿芯半导体的设计项目实现了提升20%的性能和节省10%的功耗。 灿芯半导体使用Cadence Encounter 数字设计实现系统用于物理实现、Cadence Voltus IC电源完整性解决方案用于电源signoff和设计收敛。Encounter数字设计实现系统结合GigaOpt路径驱动优化和CCOpt并发时钟数据路径
[半导体设计/制造]
Cadence低功耗设计方法学锦囊使无线和消费电子加速采用低功耗设计技术
可用的方法学、示例IP和咨询服务加速跨开发部门部署低功耗设计流程 【加州圣荷塞,2007年5月14日】 全球电子设计创新领先公司Cadence设计系统公司(NASDAQ:CDNS)今天发布了业界首个低功耗设计“锦囊”,使处于不同经验水平的工程师,均可以最小的风险、成本和开发时间来采用低功耗技术。做为Cadence低功耗设计解决方案的补充,Cadence 低功耗设计方法学锦囊(Cadence Low-Power Methodology Kit) 提供了一个覆盖逻辑设计、功能验证和物理实现的端到端方法学。该设计锦囊包括示例IP、脚本和库;所有这些均经过了内置无线参考设计的验证。该设计锦囊交付时配搭Cadence应用性咨询服务,使得
[新品]
Cadence 推出全新数字孪生平台 Millennium Platform,提供超高性能和高能效比
内容提要 颠覆性的专用软硬件加速平台;利用 GPU 和 CPU 计算以及专有软件算法,提高准确度、速度和规模的同时,带来高达 100 倍的设计效率提升 与传统 HPC 相比,支持 GPU-resident 模式的求解器可将仿真能效显著提高 20 倍 将数字孪生、人工智能和 HPC 技术相结合,为汽车、航空航天、能源、叶轮机械和数据中心提供更优的多物理场仿真解决方案 利用创新的生成式人工智能技术,进一步加速设计和分析探索,获得卓越的设计洞见,提供更好的系统解决方案 支持在云端或本地进行 CFD 多物理场分析,以满足客户的业务需求 中国上海,2024 年 2 月 2 日 —— 楷登电子(美国 Cadenc
[半导体设计/制造]
<font color='red'>Cadence</font> 推出全新数字孪生平台 Millennium Platform,提供超高性能和高能效比
CADENCE公司与昂宝电子成为设计合作伙伴
Cadence Virtuoso 定制设计平台能够有效地缩短产品设计周期    【 2006 年 10 月 26 日, 中国上海 】 Cadence 设计系统公司(纳斯达克代码: CDNS ) 与昂宝电子(上海)有限公司近日联合宣布成为设计合作伙伴,昂宝电子 已选用 Cadence Virtuoso 定制设计平台作为其 IC 设计平台,以缩短产品设计和上 市 周期,从而增加产品的市场竞争力。    Cadence 公司在混合信号市场拥有业界领先的、成熟的解决方案。 其 Virtuoso 定制设计平台包括一个设计要求驱动的环境、多模
[焦点新闻]
飞思卡尔使用CADENCE模拟混合信号锦囊加速流程开发
飞思卡尔预计可将流程开发时间减少20% 加州圣荷塞市,2007年2月2日 全球电子设计创新领导者Cadence设计系统公司 (NASDAQ: CDNS)今天宣布飞思卡尔半导体公司已经采用Cadence Analog Mixed Signal (AMS) Methodology Kit。飞思卡尔是无线、网络、汽车、消费和工业市场的嵌入式半导体设计及制造的全球领先企业。飞思卡尔已经采用AMS Methodology Kit以应用高级AMS技术、流程和方法学的主要功能。通过使用Cadence锦囊作为其基础方法学,飞思卡尔能够更加迅速地获取并在全球实施、内部开发世界级设计流程的实力。 “Cadence AMS Methodology
[焦点新闻]
Cadence视频教程(第40讲)
[半导体设计/制造]
小广播
最新工业控制文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved