德州仪器推出业界最低成本的浮点 DSP

发布者:数字探险家最新更新时间:2006-10-12 来源: 电子工程世界关键字:批量  内核  语言 手机看文章 扫描二维码
随时随地手机看文章

5.75 美元的 TMS320C6720 DSP 为成本敏感型应用带来方便的浮点功能


2006 年 10 月 12 日,北京讯

日前,德州仪器 (TI) 宣布推出业界成本最低的浮点 DSP TMS320C6720。该款 DSP 专门针对乐器、医疗、生物识别、无线电广播、音频会议、仪表以及工业应用等成本敏感型应用而设计,从而进一步丰富了业界最广泛的 DSP 产品系列。包括 C6720 DSP(每万片批量单价仅为 5.75 美元)在内的 TI 浮点 DSP 均建立在 TMS320C67x DSP 系列的基础之上。更多详情,敬请访问:www.ti.com/c6720pr


业经验证的内核、更高的性价比

基于 C67x+ DSP 系列的内核为 C 语言有效,VLIW 架构以前所未有的超低价位实现了显著的性能提升。与市场上的任何浮点 DSP 相比,其实际性价比都毫不逊色,众多厂商可以马上着手利用该款最佳 DSP 开发高质量产品。TI 是全球 DSP 产品部署最广的厂商,选择 TI 产品,就等于选择了最值得信赖的保障。

  
C6720 DSP 的工作频率为 200MHz,并且与 TMS320C6722 及 TMS320C6726 DSP引脚兼容,从而为开发人员提供了可扩展的升级路径。此外,该器件还具有 64KB 的片上 RAM、32KB 指令高速缓存以及 384KB ROM。ROM 预加载了实时 DSP 内核 DSP/BIOS,并且提供了包括常用函数的优化型 DSP 库。该器件还具备灵活而强大的dMAX DMA 引擎,可通过大幅减轻 DSP 内核的输入/输出 (I/O) 处理任务,提升应用性能。

  
匹兹堡数字公司的首席执行官 Michael Mecca 指出:“多年来,我们一直致力于设计针对乐器的 DSP 解决方案。C6720 DSP 正是这种梦寐以求的产品。看到我们用不到六美元的 DSP 就能提供如此高的性能,客户肯定会非常振奋。”

加速产品上市进程:硅芯片技术、软件与工具

低成本 DSP 可帮助供应商与 OEM 厂商加速推出面向客户的最终产品。开发人员能够利用 TI 低成本 C6720 DSP 方便地进行原型设计与实施,而无需再去将浮点原型转换为固点设计,从而帮助设计人员加速了产品上市进程。

  
TI 开发工具与套件以及广泛的 TI DSP 第三方网络均全面支持 C6720 DSP。客户借助 Lyrtech 设计的专业音频开发套件 (PADK),可使开发人员快速评估 C672x DSP 系列性能,并立即投入产品开发工作。TI 还提供 Code Composer Studio IDE 等 DSP 开发工具,而无需汇编代码,有助于创建易维护的代码库。

统一的 DSP 架构适用于全系列产品,拓展了产品线

TI 在现有 C6722、C6726 与 C6727 DSP 的基础上又推出了新型 C6720 DSP,丰富了可扩展的浮点数字信号处理器产品系列,为厂商提供了能够满足各种需求的多种信号处理器。此前,医疗、生物信息和音频应用的开发人员都不能针对从低端到高端的各种最终产品选择统一的浮点 DSP 架构。

  
TI 的全球浮点 DSP 产品经理 Gerard Andrews 指出:“我们认为客户非常关心设计方案的整体系统成本。我们提供的低价位浮点 DSP 预加载了 DSP/BIOS 等常用软件,提供包括 16 位外部存储器接口 (EMIF) 在内的丰富外设集,这充分说明 TI 不断致力于帮助客户大幅节省系统成本。”


价格与供货情况

TMS320C6720 DSP 现已开始提供样片。200 MHz C6720 DSP 的批量单价为 5.75 美元。TI 同时提供最低单价为 1995 美元的 PADK。

关键字:批量  内核  语言 引用地址:德州仪器推出业界最低成本的浮点 DSP

上一篇:基于DSP Builder的DDS设计及其FPGA实现
下一篇:DVB-C解交织器的FPGA实现

推荐阅读最新更新时间:2024-05-02 20:26

S3C2440存储控制器的地址空间与MMU分析介绍
一、S3C2440存储控制器 如果大家写过S3C2440的ARM裸机程序都应该知道通常SDRAM的起始地址是0X30000000,但是大家有没有想过为什么呢?下面我将给大家做一个简要的介绍。 查S3C2440的手册可知S3C2440可寻址1G的地址范围,但是S3C2440的地址线只有27根,理论上只能寻址2的27次方等于128M的地址范围。于是S3C2440通过一个叫BANK的东东解决了这个问题。S3C2440引出了8根BANK线(对应nGCS0~ nGCS7),通过这个8根线来选通和关闭不同的存储器,这样S3C2440最多就可以连接8个128M的存储器,只要在某一时刻只选通一个BANK就可以实现1G的寻址空间每个BANK有个
[单片机]
S3<font color='red'>C</font>2440存储控制器的地址空间与MMU分析介绍
ARM汇编语言程序中常用的符号
在汇编语言程序设计中,经常使用各种符号代替地址、变量和常量等,以增加程序的可读性。尽管符号的命名由编程者决定,但并不是任意的,必须遵循以下的约定: — 符号区分大小写,同名的大、小写符号会被编译器认为是两个不同的符号。 — 符号在其作用范围内必须唯一。 — 自定义的符号名不能与系统的保留字相同。 — 符号名不应与指令或伪指令同名。 1、 程序中的变量 程序中的变量是指其值在程序的运行过程中可以改变的量。 ARM ( Thumb )汇编程序所支持的变量有数字变量、逻辑变量和字符串变量。 数字变量用于在程序的运行中保存数字值,但注意数字值的大小不应超出数字变量所能表示的范围。 逻辑变量用于在程序的运行中保存
[单片机]
80C51单片机程序(4)
//80C51单片机程序 中断的使用 #include reg52.h //包含reg52.h头文件 #define uint unsigned int //宏定义uint的数据类型为unsigned int型 #define uchar unsigned char //宏定义uchar的数据类型为unsigned char型 sbit D1=P2^6; sbit W1=P2^7; sbit D2=P1^0; uchar num; uchar code table ={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; //共阴数码管0-9 void de
[单片机]
S3C2410的中断过程中保存和还原现场问题分析
在我的一个中断处理例程中有一下一段: save_flags(flags); cli(); set_gpio_mode_user(k- gpio_port, GPIO_MODE_IN); up = read_gpio_bit(k- gpio_port); set_external_irq(k- irq_no, EXT_BOTH_EDGES, GPIO_PULLUP_DIS); restore_flags(flags); 我有若干问题问各位大虾: 1.关于save_flags和restore_flags的源代码的阅读,可以知道他们的作用是保存和还原现场。但是具体在什么时候应该
[单片机]
RTL8139如何改制AT89C51编程器
  想玩89C51,但没有编程器,于是便想自制编程器,找了很多自制的资料,大多都是使用89C51做控制逻辑,需要有编程器才能制作,电路一般也比较复杂(最ez的也要30个元件),再看看不需要编程器的,一看我就放弃,太复杂了,我手头甚至连一块74LS373那样的锁存器都没有一块,可用到的元件又没多少。   天无绝人之路,充分利用计算机硬件软件,作出了这款编程器,所有的数据地址和控制信号线都需要由计算机提供,我借来一块rtl8139网卡(非常常见的PCI百兆网卡,一块新的rtl8139C才40元,如果有,更是这样省了不少米)引用它的EEPROM的地址线和数据线,因为rtl8139的EEPROM地址线和数据线是由一个32位寄存器提供,
[单片机]
RTL8139如何改制AT89<font color='red'>C</font>51编程器
ARM9_S3C2440学习(五)norflash启动,nandflash启动,SDRAM总结
S3C2440的启动时读取的第一条指令是在0x00上,分为成nand flash和nor flash上启动。 nand flash:适合大容量数据存储,类似硬盘; nor flash:适合小容量的程序或数据存储,类似小硬盘; sdram:主要用于程序执行时的程序存储、执行或计算,类似内存。 Nor flash的有自己的地址线和数据线,可以采用类似于memory的随机访问方式,在nor flash上可以直接运行程序,所以nor flash可以直接用来做boot,采用nor flash启动的时候会把地址映射到0x00上。 Nand flash是IO设备,数据、地址、控制线都是共用的,需要软件区控制读取时序,所以不能像nor
[单片机]
μC/OS-II定时器算法分析与测试
引 言 μC/OS-II操作系统是建立在微内核基础上的实时操作系统,抢占式多任务、微内核、移植性好等特点,使其在诸多领域都有较好的应用。 在μC/OS-II 2.83及其以后的版本中,一个较大的变化就是增加了对软件定时器的支持。这使得μC/OS实时操作系统的功能更加完善,在其上的应用程序开发与移植也更加方便。在实时操作系统中一个好的软件定时器实现要求有较高的精度、较小的处理器开销,且占用较少的存储器资源。本文在对μC/OS-II定时器算法分析的基础上,对定时精度和处理器占用情况进行了分析与测试,其结果在实时系统的设计与应用中具有借鉴意义。 1 定时器实现架构 在μC/OS-II操作系统内部,任务的延时功能及软件定时器
[测试测量]
μ<font color='red'>C</font>/OS-II定时器算法分析与测试
Efinix推出车规级集成RISC-V内核的FPGA
Efinix公司针对汽车行业推出了一系列具有32位RISC-V内核的FPGA器件,这些器件在多个方面展现出了其卓越的性能和适应性。 首先,Titanium Ti375 FPGA符合汽车标准,并已通过ISO26262认证,这是汽车制造商所重视的一项安全标准。它采用16纳米工艺制造,拥有高达100万个逻辑元件,以及一个四核32位RISC-V内核。这个内核具有一个强大的CPU,采用了具有多种扩展的ISA RISC-V 32,使得它在处理复杂任务时能够表现出色。此外,它还通过了AEC-Q100 1级认证,进一步证明了其在汽车应用中的可靠性和稳定性。 Titanium Ti375 FPGA还配备了多种接口和控制器,以满足汽车应用中的
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved