共源共栅CMOS功率放大器效率的提高方案

最新更新时间:2011-12-05来源: 互联网关键字:共源  共栅  CMOS  功率放大器 手机看文章 扫描二维码
随时随地手机看文章
利用共源共栅电感可以提高共源共栅结构功率放大器的效率。这里提出一种采用共源共栅电感提高效率的5.25GHzWLAN的功率放大器的设计方案,使用CMOS工艺设计了两级全差分放大电路,在此基础上设计输入输出匹配网络,然后使用ADS软件进行整体仿真,结果表明在1.8V电源电压下,电路改进后与改进前相比较,用来表示功率放大器效率的功率附加效率(PAE)提高了两个百分比。最后给出了功放版图。

  1 共源共栅电感的工作机理

  本次功率放大器设计中使用到共源共栅(Cascode)结构,这种共源共栅管的源极存在着较大的寄生电容,这在本次5.25GHz功率放大器的设计中是不得不考虑的。由模拟电路知识可知:如果电路中有电容,那么电路上的信号就要对电容进行充放电。所以共源共栅管源极的寄生电容就要从电源汲取电流进行充放电,这样势必增加了额外的功耗,从而降低了功率放大器的效率。

  如果给这些寄生电容提供一种能量交换渠道,使其尽可能少地从电源处汲取电流,那么就会降低这些寄生电容对功率放大器效率的影响。根据对模拟电路的基本认识,不难想到可以引入电感,电感和寄生电容之间可以进行能量的交换,从而减少了寄生电容对电源处电流的依赖,也就减少了额外功耗,会在一定程度上提高功率放大器的效率。图1是上述思想的具体实现,中间的共源共栅电感是一个对称型电感,可以拆成两个电感量相同的电感,他们的电感量是该对称型电感的一半。加入输入信号后,电感与共源共栅管的源极寄生电容会发生谐振,进行能量的交换,这就降低了寄生电容充电时对电源处电流的依赖程度。

  本次A类两级功率放大器设计,原理图中第一级加入了共源共栅电感,第二级并未添加,主要是从版图面积的角度考虑的,因为电感在芯片中所占用的面积比其他元件都要大很多。此外,在进行版图设计时,有意将原理图中一个共源共栅电感拆分成两个电感,这是为了提高电路结构的对称性,从而有利于功率放大器的整体性能,关于这一点,将在后面的版图设计中进行分析。

  

图1共源共栅电感的应用

 

  图1共源共栅电感的应用

  2 功率放大器设计

  放大电路如图2所示,电路结构为差分形式,采取两级放大,分别为驱动级和输出级。驱动级采用差分的共源共栅(Cascode)结构,可以提供适当的电压增益;输出级也是差分的共源共栅结构,在提供一定的电压增益的同时,还提供输出功率,这种结构可以提高功放输出电压的摆幅,从而降低对MOS管最大电流能力的要求,提高功放的效率。两级之间采用的耦合电容Cp和Cn在提高隔离度的同时起到级间阻抗匹配的作用。电感Lp1、Lp2、Ln1、Ln2用作负载,电感Lnp用来抵消源极寄生电容对功放效率的影响,其中Lp1、Ln1和Lnp采用工艺库里的片上螺旋电感来实现,而Lp2和Ln2可以采用高Q值的键合线电感实现,这样可以有效提高功放的增益,当然只要工艺条件允许,在对增益要求不是很高的情况下,也可以采用工艺库里的片上螺旋电感来实现。单路输入信号经输入匹配网络由巴伦转换成两路信号Vpin和Vnin,放大后的两路信号Vpout和Vnout经输出匹配网络由巴伦转换成一路信号送至天线。其中,输入匹配采用共轭匹配以达到最大增益,输出匹配采用功率匹配以输出最大功率,都是以简单的LC匹配网络为实现形式,通过高频辅助设计软件ADS中的Smithchart来设计。

  

图2 两级A类放大电路结构示意图

 

  图2 两级A类放大电路结构示意图

3 仿真结果

  图3为输出功率与功率增益的仿真结果,可以看出,输入1dB压缩点(IP1dB)-9dBm对应的输出1dB压缩点(OP1dB)为19.7dBm;功率增益接近30dB,一般来说,功率增益达到25dB,就算是较高的增益了,所以本方案的A类功率放大器的增益还是比较理想的。

  

图3 输出功率与功率增益

 

  图3 输出功率与功率增益

  功率附加效率是功率放大器设计中一个很重要的指标,用来表征功率放大器的效率,关系到电池的使用寿命。本次所设计的是A类功率放大器,为线性功率放大器,所以功率附加效率不会高,但是通过对电路的改进,还是可以将功率附加效率提高一点。图4是对功率附加效率的仿真结果,将电路不加共源共栅电感与加共源共栅电感对功率附加效率的影响进行了对照,可以看出,电路改进后,功率附加效率为17.985%,比电路改进前的15.975%提高了2个百分点,虽然不是很高,但至少说明了共源共栅电感的作用,以后对于线性功率放大器效率的提高来说,添加共源共栅电感就是一个很好的思路,不过,共源共栅电感用得不好的话,就很容易浪费芯片的面积,得不偿失。

  

图4 电路改进前后功率附加效率的对照

 

  图4 电路改进前后功率附加效率的对照

  4 版图设计

  本次功率放大器版图设计使用台积电0.18umCMOS工艺来实现,实现平台为Cadence公司的Virtuoso版图设计软件,运行环境为linux操作系统。

  设计中采用了差分对,差分对的元件数量是同等情况下单端电路的两倍,所以差分对的版图面积大约都是单端电路的两倍。人们希望输入差分信号能够被无失真的放大和传输,也就是说,输入是纯差分信号的话,输出也必须是纯差分信号,为此,在版图设计过程当中,要特别注意对称性的设计。

  图5给出了A类功率放大器的版图,信号由左端输入右端输出,Vpin、Vnin为输入差分信号,Vpout、Vnout为输出差分信号,Vpb1、Vnb1为第一级放大器电路的偏置电压引出端,Vpb2、Vnb2为第二级放大器电路的偏置电压引出端,电源电压引出端Vdd分布于整个版图的上下两边,接地端gnd分布于整个版图的左图5A类功率放大器版图右两边。纵观整个版图,做到了对称性设计,面积约为1.3mm×1.3mm。

  

图5 A类功率放大器版图

 

  图5 A类功率放大器版图

  5 总结

  采用台积电0.18umCMOS工艺设计了中心频率在5.25GHz的功率放大器,其中使用了共源共栅电感对功率放大器电路进行改进,在一定程度上提高了功率放大器的效率,仿真得出的性能参数也正说明了这点,基本能够满足WLAN802.11a系统在5.15GHz~5.25GHz和5.25GHz~5.35GHz两个频段的要求。

关键字:共源  共栅  CMOS  功率放大器 编辑:神话 引用地址:共源共栅CMOS功率放大器效率的提高方案

上一篇:模数转换器时钟优化:测试工程观点
下一篇:TLM驱动式新方案探讨

推荐阅读最新更新时间:2023-10-12 20:33

采用DC/DC转换器提高射频功率放大器系统效率
从功率预算的角度而言,直接由电池供电的射频功率放大器(RF PA)是需要重点考虑的元件。本文讲述一种通过DC/DC转换器提供高效RF PA射频功率放大器系统电源管理的方案。   随着蜂窝标准的不断发展,传输速率已从CDMA-1标准中的14.4kbps发展到CDMA2000/WCDMA标准中的2Mbps。此外,为了增加从每个用户获得的平均收入,蜂窝通信运营商已开始增加与3G电话相关的服务。同时,通话时间和电池寿命也期望采用具有同样或稍高一些容量的电池来获得提高。这使得系统设计更富有挑战性。系统设计师必须非常谨慎,对手机电路板上每一个元件的功率进行考察。从功率预算的角度而言,直接由电池供电的射频功率放大器(RF PA)是需要重点
[模拟电子]
采用DC/DC转换器提高射频<font color='red'>功率放大器</font>系统效率
技术文章—ISSCC 2019论文解析:功率放大器
ISSCC2019论文解析目录: 1、Session 6 Ultra-High-Speed Wireline 2、Session 4 Power Amplifiers 今天来看ISSCC 2019的第四个session: 功率放大器(Power Amplifiers)。 功率放大器是每年ISSCC必有的一个传统Session,今年也不例外。 今年这个session一共有9篇论文,与上一篇文章提到的高速接口不同,这9篇论文全部来自于学术界。至少有两个原因: 第一,功率放大器的设计不需要16nm或7nm FinFET这样的先进工艺,不管是射频还是毫米波频段,65nm或40nm的CMOS工艺足够了,而且先进工艺的电
[电源管理]
技术文章—ISSCC 2019论文解析:<font color='red'>功率放大器</font>篇
高性能CMOS集成电压比较器设计
电压比较器是对输入信号进行鉴幅与比较的电路,其功能是比较一个模拟信号和另一个模拟信号(参考信号),并以输出比较得到的二进制信号。其在A/D转换器、数据传输器、切换功率调节器等设备中有着广泛的应用。在高速度、高精度A/D转换器中,比较器的精度和速度直接影响转换电路的转换精度和转换速度等关键指标;在数据传输器中,比较器的性能对数据传输的误码率有着很大的影响;在切换功率调节器中,调节器的功率调节性能在很大程度上依赖于电压比较器的性能。因此,是高工作频率、高增益、低失调电压、高性能的电压比较器,在模拟集成电路和数/模混合集成电路中十分重要。仿真结果表明,该电压比较器适用于高速A/D转换器、高速数据传输器及高性能切换功率调节器等设备中。 1
[电源管理]
高性能<font color='red'>CMOS</font>集成电压比较器设计
Skyworks推出新型高功率Bluetooth功率放大器产品系列
Skyworks 推出了适用于移动应用的新型高功率 Bluetooth® 功率放大器产品系列,该系列产品主要针对具有 Wi-Fi 功能的智能手机、平板电脑和其他移动设备。SKY85018-11 是一款高度集成的产品,特别适用于改善音乐流媒体所需的 Bluetooth® 连接范围。SKY85018-11 具有多个输出功率范围,采用旁路模式,能为高性能设备提供高可靠性和卓越的音频体验。该放大器尺寸很小(1.5 x 1.5 mm 封装),可直接通过电池供电,不需要 LDO 电压调节器。产品还具有输出功率高的特点,其输出功率在基本数据速率情况下为 23 dBm,在增强数据速率情况下为 14 dBm。
[手机便携]
监控基站功率放大器的优化方案
蜂窝通信的发展与先进调制方案的关系日益密切。在最新一代(2.5G和3G)基站中,设计策略包括实现高线性度同时将功耗降至最低的方法。例如,通过监控 基站功率放大器 (PA)的性能,可使PA的输出功率最大化,同时获得最佳线性度和效率。幸运的是,采用针对该目的量身定做的分立集成电路(IC),就可以很简单地监控PA的输出电平。   无线基站在功耗、线性度、效率和成本方面的性能主要取决于信号链中的PA。硅横向扩散金属氧化物半导体(LDMOS)晶体管所具有的低成本和大功率性能优势,非常适合于现代蜂窝基站PA设计。线性度、效率和增益的内在平衡决定着LDMOS PA晶体管的最佳偏置条件。   基于环保原因,基站电源效率的优化也是电信业
[模拟电子]
监控基站<font color='red'>功率放大器</font>的优化方案
X-FAB增强其180nm高压CMOS产品车用嵌入式闪存产品
中国北京,2021年4月15日——全球公认的卓越的模拟/混合信号与光电半导体解决方案晶圆代工厂X-FAB Silicon Foundries(“X-FAB”)今日宣布,已为其XP018高压(HV)车用产品工艺推出全新闪存功能。这款新的闪存IP利用X-FAB得到广泛验证的氮化硅氧化物(SONOS)技术——该技术具备更高的性能水平和一流的可靠性,完全符合严格的AEC100-Grade 0汽车规范,可承受在-40°C至175°C的温度范围内工作,并完全支持ISO 26262规定的功能安全级别。其阵列大小为32KB,采用8K×39位配置,带有32位数据总线;另外7位专用于错误代码校正(ECC),以确保零缺陷的现场可靠性。 X-F
[半导体设计/制造]
X-FAB增强其180nm高压<font color='red'>CMOS</font>产品车用嵌入式闪存产品
CMOS图像传感器爆发在即,国内厂商如何打破国外垄断?
图像传感器 作为摄像头模组的核心部件,广泛应用于智能手机、汽车、安防监控、航空航天等领域。我国拥有全球最大的图像 传感器 市场,然而在高端消费类电子领域的市场份额几乎被索尼和三星占据。随着智能手机采用多摄方案的增加以及IoT、AI、ADAS等技术带动摄像头应用场景的拓展,市场对CIS需求日益旺盛。 CMOS图像传感器市场火热 作为电子设备的“眼睛”,图像传感器近年来成为市场的焦点,成为半导体行业最炙手可热的领域之一。目前,CCD图像传感器和CMOS图像传感器(CIS)是被普遍采用的两种图像传感器。CCD图像传感器具有量子效率高、噪声低等优点被应用于广播电视和工业监测等领域。随着超大规模集成电路技术和CMOS制造工艺水平的提
[汽车电子]
<font color='red'>CMOS</font>图像传感器爆发在即,国内厂商如何打破国外垄断?
Credo推出业界首款单片集成CMOS VCSEL驱动器的800G光DSP芯片
针对AOC及短距(SR)光模块优化的新型Credo DSP,适用于下一代超大规模数据中心/AI应用 加州圣何塞和中国深圳,2023年9月6日—— Credo Technology(纳斯达克股票代码:CRDO)今日发布两款新品:集成VCSEL驱动的 Dove 800D及Dove 410D PAM4 光DSP芯片 。该两款芯片可加速客户产品的上市进度,为解决超大数据中心、AI后端集群以及通用计算网络日益增长的带宽需求而设计。Dove 800D (8x100G)及Dove 410D(4x100G)使用了Credo第四代DSP技术,是经过优化的、高性能、体积小巧的产品,可以满足超级数据中心日益严格的能耗要求。Dove 800D和
[嵌入式]
Credo推出业界首款单片集成<font color='red'>CMOS</font> VCSEL驱动器的800G光DSP芯片
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved