多核DSP弥补高端基站芯片技术短板

发布者:科技律动最新更新时间:2008-11-21 来源: 电子工程世界关键字:多核  DSP  通信  基站 手机看文章 扫描二维码
随时随地手机看文章

  市场调研机构ABIResearch的数据显示,到2010年,全球无线基站半导体市场将由2008年的约60亿美元增长到约75亿美元,以中国为代表的发展中国家3G(第三代移动通信技术)网络建设将是最主要的市场推动力。

  领先厂商迈向高端技术

  从技术角度而言,业界对3G无线基站芯片最首要的要求是高性能,不同于以语音业务见长的GSM(全球移动通信系统),3G网络将以提供高速数据业务为主,其数据处理能力比GSM提升了至少3倍。由于3G基站需要支持多种标准,因此对芯片的灵活性也提出较高的要求。此外,功耗和成本同样也是业界关注的焦点。

  3G基站必须要面对的挑战是如何在继续降低单位通道成本的同时增加功能,以支持新的业务和协议以及不断变化的用户使用模式。目前,无线基站采用了FPGA(现场可编程门阵列)来实现远程基站升级,提升设备灵活性,延长基站设备寿命,同时节省成本。今年4月,全球可编程逻辑解决方案领导厂商赛灵思公司推出了基于65纳米工艺的Virtex-5FXT器件,该系列器件是针对支持高速串行连接的嵌入式处理应用领域而优化的,与前一代90nmFPGA相比,速度平均提高30%,逻辑容量增加65%,而功耗却降低了35%。“在单片器件上集成重要处理性能和SERDES(串行/解串器)元件,可为那些需要节约板级空间和成本、同时又需要满足高性能要求的设计人员提供巨大的价值。”市场调查公司ForwardConcepts总裁WillStrauss认为,“在无线应用中,Virtex-5FXT平台技术可以支持的基站类型是受到高度关注的,特别是在支持4G(第四代移动通信技术)通信系统的LTE(长期演化)基带的应用领域。”

  事实上,DSP(数字信号处理)领域的领先企业也早已将目光投向了超3G领域。今年年初,TI(德州仪器)在其推出的DSP器件中结合PHY(物理层)处理的数学功能与MAC(介质访问控制层)处理的逻辑功能,大幅提升了可用存储容量以及快速访问存储数据的能力显著提高了高级多处理超3G移动通信局端应用的DSP功能。这些全新DSP技术的推出,不仅使基站OEM(原始设备生产商)能够减少芯片以降低系统成本,还能提高系统密度以支持更多的载波或通道数量。IDC(国际数据公司)无线半导体项目经理FlintPulskamp指出:“由于LTE即将在近期实现,基站OEM厂商应该为系统配备灵活的处理器,以满足迫在眉睫的性能与数据处理要求。”

  多核DSP助家庭基站普及

  目前,3G的实际部署也面临覆盖、容量和信号强度等诸多问题。高速高带宽的3G信号对建筑物墙体的穿透能力较弱,室内覆盖质量也不尽如人意,而直接通过建设更多的宏基站来增加网络容量的做法成本很高。picoChip(比克奇)公司首席市场营销副总裁RupertBaines告诉《中国电子报》记者,在英国,如果采用增加宏基站的方法,室内的覆盖领域每增加1米,就会增加将近3亿欧元的投入,对于中国这样一个幅员辽阔的国家而言,其增加的投资数目之巨更是不可想象的。因此,家庭基站的重要性就凸显出来。

  picoChip是家庭基站的芯片的主要供应商,据RupertBaines介绍,无线系统的复杂程度越来越高,这就为可编程或可重构、具有ASIC(专用集成电路)处理性能且无需大量开发时间和开发成本的解决方案创造了机会。picoChip平台的核心是一个可扩展的多核DSP,它在一个阵列里集成了数百个处理单元,但它可以采用常见的标准语言进行编程,这种架构将ASIC(专用集成电路)的高计算密度与传统高端数字信号处理器的可编程性结合起来,帮助设备制造商降低了材料成本和功率消耗,同时也加快了开发进度。目前,已有中国的家庭基站解决方案供应商采用相关的芯片和参考设计软件。

  无线“交警”优化数据处理

  在未来的5年里,全球无线网络用户数将增加17亿。由于使用无线网络来实现数据密集应用的用户不断增长,无线服务供应商需要在保持低运营成本的同时对网络进行优化。在很多情况下,服务供应商的网络不能充分处理如此大幅增长的数据及语音流量,因而常常导致掉线或电话延迟接通等问题。

  这些问题可以通过改进无线电网络控制器(RNC)的分组处理功能而得到有效的解决。TI高密度与核心基础局端DSP产品全球业务总经理JohnSmrstik在接受《中国电子报》记者采访时表示,无线电网络控制器的作用类似于“交通警察”,将无线网络连接至有线网络,并确保数据包能够顺利抵达其目的地。RNC通过在无线网络与有线网络之间发挥桥梁作用,确保被处理的数据包能够抵达其最终目的地,它所执行的用户数据处理能够优化网络服务的有效利用率。在RNC处理数据的过程中,数据包被固定地以精简及时的方式发送出去。针对分组处理的网络优化要求,以更完善的硬件架构显著提升有效分组处理能力。

  据JohnSmrstik介绍,TI采用多核DSP来完成平常由通用处理器和RISC(精简指令集计算机)执行的功能,其低成本方案可使服务供应商能进行高效分组处理,从而在不额外增加RNC的情况下实现网络优化。TI的高级系统架构多核DSP可针对高性能的包至包分组处理进行优化,从而提高无线系统的总体效率。

  记者点评

  新技术角逐基站芯片市场

  3G通信对数据处理能力的严苛要求使得基站芯片成为全球领先半导体企业展示技术实力的舞台,从目前的技术状况来看,FPGA和多核DSP还将继续在基站处理器领域担当主角。在从3G迈向LTE、WiMAX(微波存取全球互通)和HSPA(高速分组接入)/HSPA+等应用的过程中,FPGA和多核DSP的竞争还将延续下去。与单核DSP相比,多核DSP在提高性能、降低成本和功耗的同时,也增加了执行DSP算法的复杂性,因此,多核DSP供应商应更加注重对客户的支持。

  家庭基站是3G产业生态系统的重要组成部分,在该领域,除了处理器芯片技术的完善之外,如何寻求成功的商业模式也是值得探讨的话题。而RNC属于广义的基站产品范畴,多核DSP同样具有很强的竞争力。

  当然,我们在谈论基站芯片时,目光也不必仅限于处理器芯片,射频、功放、数据转换等模拟器件也将为业内厂商提供用武之地。


 

关键字:多核  DSP  通信  基站 引用地址:多核DSP弥补高端基站芯片技术短板

上一篇:基于盲源分离的语音识别前端语音净化处理研究
下一篇:基于DSP+μC/OS-Ⅱ的励磁系统的研究

推荐阅读最新更新时间:2024-05-02 20:43

GSM基站时钟频率调制及测试
在GSM 05.10条款的 无线子系统同步 中规定: 基站应该使用绝对精度优于0.05ppm(5 10-8)的单一频率源作为时间基准以及RF的产生源,该频率也用于基站的全部载波源 。 GSM基站时钟频率对通信的影响 基站系统时钟信号本身是由一个高精度的石英振荡器产生,通常该信号同步于中枢系统的主时钟,在主时钟同步失败时,基站本身系统的时钟也要求必须能够维持网络的同步。然而即使是最稳定的石英振荡器,经过一定的时间或由于其它环境因素(如温度、湿度等)的影响也会出现老化、衰减现象,直至超出GSM的基准频率精度指标要求(5 10-8)。 这里我们举个例子,如NOKIA基站时钟板的 基准频率 为13MHz,按照标准NOKIA基站时钟板的中心频
[测试测量]
打造世界级创新基地 烽火通信的创新变革之路(三)
学习贯彻十八大·创新驱动发展 烽火,曾经提供了最远古的通信手段; 烽火,今天依然创造着最现代的通信方式。 中国的光通信从这里开始…… 10多年前,新生的烽火通信开始搏击通信市场的创业之旅。一路走来,他们开拓拼搏,自主创新,苦练内功,不仅在光通信技术领域始终保持领先优势,而且在竞争激烈的全球通信市场上打出了一片新天地。探寻烽火的成长基因,其中最重要的做法就是把自主创新作为企业发展之魂,全方位的打造世界级创新基地。 坚持市场导向 立足技术创新 烽火通信的主要发起人武汉邮电科学研究院是中国光通信的发源地、国家科技部认定的国内光通信领域唯一的863计划成果产业化基地和创新型企业,中国的第一根光纤、第一个实用化的光通信工程以及一
[网络通信]
基于S7-1500 CPU集成PN口的Modbus TCP通信快速入门
SIMATIC S7-1500 Modbus TCP通讯概述 S7-1500 PLC需要通过TIA Portal博途软件进行组态配置,从TIA Portal V12SP1开始软件中增加了S7-1500的Modbus TCP块库,用于S7-1500与支持Modbus TCP的通信伙伴进行通信,如下图2-1所示: 配置 S7-1500 CPU作为Modbus TCP Server与通信伙伴建立通讯 打开TIA Portal V13软件,新建一个项目,本例中命名为“S7_1500ModbusTCP_Final_V13”,在项目中添加CPU1516-3PN/DP,为集成的PROFINET接口新建一个子网并设置IP 地址,本例中为“19
[嵌入式]
基于S7-1500 CPU集成PN口的Modbus TCP<font color='red'>通信</font>快速入门
德州仪器采用最小封装低功耗千兆以太网 SerDes 提高通信设备密度
SerDes 器件节省了 EPON 应用的电路板空间与功耗 2007 年 6 月 11 日,北京讯 日前,德州仪器 (TI)宣布推出业界最小封装的低功耗单通道千兆以太网 (GbE) 串行器/解串器 (SerDes) 器件——TLK1221,从而进一步提高了数据通信与电信设备的密度。新型接口器件不仅实现了 200 mW 低功耗,而且采用 6 毫米 x 6 毫米小型封装,可减小以太网无源光网络 (EPON)、GbE 交换机/路由器以及无线基站的电路板面积与复杂性。更多详情,敬请访问: www.ti.com/sc07098 。 TLK1221 支持高速全双工点到点数据传输,数据传输速度达 600 Mbps 至 1.3 Gbps,其
[新品]
主流新兴通信接口原理分析
  如果查看一下典型通信系统的结构,可以看出很多元件都需要相互进行通信。为满足数据通道中各种元件的不同需求,因而出现了各种不同的接口标准。要了解各种接口的优缺点,就需要查看元件本身及每个元件所发生的通信类型。这里将从光电接口开始,然后逐一介绍内部元件,直至交换架构(switch fabric)。 a.与串并行转换器相连的光电器件    在高速光纤通信系统中,传输的数据流需要进行格式转换,即在光纤传输时的串行格式及在电子处理时的并行格式之间转换。串化器-解串器 (一般被称作串并行转换器) 就是用来实现这种转换的。串并行转换器与光电传感器间的接口通常为高速串行数据流,利用一种编码方案实现不同信令,这样可从数据恢复嵌入的时钟。视
[嵌入式]
Altera彻底改变基于FPGA的浮点DSP
Alter公司昨日宣布在FPGA浮点DSP性能方面实现了变革。Altera是第一家在FPGA中集成硬核IEEE 754兼容浮点运算功能的可编程逻辑公司,前所未有的提高了DSP性能、设计人员的效能和逻辑效率。硬核浮点DSP模块集成在正在发售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix 10 FPGA和SoC中。集成硬核浮点DSP模块结合先进的高级工具流程,客户可以使用Altera的FPGA和SoC来满足越来越高的大计算量应用需求,例如高性能计算 (HPC)、雷达、科学和医疗成像等。 含在Arria 10和Stratix 10器件中的硬核单精度浮点DSP模块基于Altera创
[嵌入式]
Altera彻底改变基于FPGA的浮点<font color='red'>DSP</font>
通讯设备行业:TD-LTE商用日益临近通讯设备
TD-LTE是中国移动未来致胜的希望。在3G竞争时代,中国移动TDS产业链发展不充分制约了中国移动竞争能力。到目前为止仍旧面临高端TD终端缺乏、高端客户流失、2G网络数据承载量大等较为突出的问题。TD-LTE作为国际电联认定的4G标准之一,具有与FDD相媲美的技术参数,同时由于采取了与FDD协同发展的策略,具有未来共享产业链的能力,因此我们认为,国内运营商之间3G竞争的时代很快即将过去,中国移动将迅速部署4G以占据新一轮竞争的制高点。 全球FDD商用浪潮加速中国移动TDL部署。作为4G标准之一的TD-LTE承载的不仅是中国移动的未来,同时亦有国家意志和愿望。全球FDD商用浪潮需要中国移动加速部署TDL商用来吸引尚在摇摆的运营商加
[网络通信]
基于DSP的实时MPEG-4编码的软件优化设计
    摘要: 结合开发工具TMS320C6201EVM板的结构和特点,阐述了在实现MPEG-4实时视频编码中,对算法的软件优化所做的工作。     关键词: TMS320C6201 MPEG-4 优化 并行处理 TMS320C6201芯片是TI公司新推出的并行处理的数字信号处理器。它的最高处理能力高达1600MIPS,即16亿万次每秒定点运算,是目前市场上所有的DSP芯片中速度较快、处理功能较强的DSP处理器。其应用前景十分广泛。本文利用C6201开发工具EVM(模拟评估)板,用软件实现实时MPEG-4编码。详细探讨了MPEG-4视频编码中的关键模块,并针对TMS320C6000的物理指令结构,对软件优化的特
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved