视频图象编/解码的目的一方面要将模拟视频信号转化为数字信号来传输,另一方面,由于单纯的视频模数转换所得到的图像数据量非常庞大,必须应用图象压缩技术减少数据量。在图象编/解码领域有两种实现方式,一种是基于微机平台的实现方式,图象数据通过微机软件或者是利用基于微机总线的图象处理卡进行压缩编码,并且可以通过PC网络进行数据传输。另一种方式抛开了微机平台,应用DSP为主的微处理器算法对图象进行压缩/解压缩的编/解码处理。后一种方式构成的系统被称为脱机图象系统。脱机图象系统由于设备体积小,应用灵活简便,受到广泛的关注。随着微处理技术的发展,专用的图象压缩/解压缩ASIC芯片涌现,图象处理算法已经集成于ASIC中,这就简化了脱机图象系统的设计实现。
虽然专用图象压缩/解压缩芯片已经集成了编/解码的算法,但是图象压缩效果的实时调节、数据速率的控制和图象数据的传输仍然需要高速微处理器加以控制实现。本文主要从硬件设计角度,介绍在一个脱机视频图象编/解码系统中,高速DSP芯片TMS320C542的设计应用。
1 TMS320C542的外围接口功能
TMS320C542是美国TI公司C54x系列DSP中的一款。它是16位定点运算的高速微处理芯片,运算速度为40MIPS,工作电压为5V,片内RAM有10K字,是该系列中片内RAM较大的。C542主要的外围硬件接口功能如下:
·并行IO接口,包括16位地址线和16位数据线。地址线是单向的输出引脚,数据线为双向引脚。协该接口工作的还有数据区选通信号DS、程序区选通信号PS、IO端口选通信号IS、存储访问的数据锁存信号MSTRB、IO端口访问的数据锁存信号IOSTRB和读写信号R/W。
·5条外部中断信号线,其中有一个是不可屏蔽中断,其余的4个是可屏蔽中断。
·1条程序条件跳转控制输入线和1条外部标志信号输出线XF。
·两个串行通信号,其中一个是具有数据缓冲区的高速串口BSP,另一个是时分复接TDM串行通信口。数据缓冲串口BSP由全双工的串行接口和最大可以达到2K字长的数据缓冲区构成,当采用缓冲发送/接收模式时,缓冲区中的数据的发送/接收过程不影响DSP运行其它程序代码。
2 DSP的外围关系
本系统中DSP的外围器件比较多,而且各自都具有特殊的功能和用法,所以理顺它们的电气关系,是系统设计的首要问题。
2.1 DSP的程序载入所需要的外围
C542的运行程序除了厂家直接烧制到片内ROM的情况外,需要外加器件帮助DSP存储程序。在系统上电复位后,首先要将程序代码由片加载到DSP的片内RAM中再执行。C54x提供了多种程序加载的方法:HPI接口程序加载方法、8位I/O接口程序加载方法、16位I/O接口程序加载方法、8位并行EPROM程序加载方法、16位并行EPROM程序加载方法和串口程序加载方法。本系统选择用一片32K×8bit的EPROM采用8位并行ERTPM的程序加载方法给DSP加载程序。
DSP在上电打电报位后首先读取IO端口地址为OFFFFh的数据SRC。这个16位数据SRC的最低两位bit1-0决定用户所选择的程序下载方法。当这两位是01时,即可选择8位并行EPROM程序加载方法。然后,SRC的bit7-2位数据乘以2 10后的结果将作为DSP访问EPROM的起始地址。此后,DSP将把程序代码从这个起始地址开始的数据区载入到程序区里去执行。
本系统将一片32K×8bit的EPROM作为起始地址为8000h的数据空间存储加载程序。此时,SRC的bit7~0应设置为10000001。本系统依据CMOS电路规范,采用4.7kΩ的电阻将DSP数据线的第0、7位上拉为高电平,同时数据线的1~6位用4.7kΩ电阻下拉接地。电阻的使用使得一方面当有器件驱动数据总线时不会影响数据线上的正确逻辑,另一方面当DSP访问0FFFFh的IO端口时,只要其它芯片释放数据总线,DSP就可以读取到正确的SRC数据。
2.2 专用视频图象编/解码ASIC
根据这个专用视频编/解码ASIC的接口特点,本系统利用DSP的IO端口来访问处理该外设器件。
2.3 低速控制单片机
2.4 图象数据存储SRAM
为了实现数据传输的流速控制,需要存储器缓冲数据。同时,要实现图象冻结和其它一些处理功能,也同样需要足够的存储空间。本系统选择了128K×16bit的高速SRAM来扩展C542有限的存储空间。C542的内部RAM占据了地址从0000~27FFh的数据区,8000~0FFFFh的的数据区已经分配给了EPROM放置程序代码,最后只有2800~7FFFh的地址可以给SRAM使用。有一种扩展SRAM访问地址线的方案是采用两次寻址方法。第一次先给出部分地址并缓存下来,此时不访问数据;在第二次访问时,给出余下的地址数据,然后利用拼接的总地址来访问数据。
2.5 数据通信高速串口
3 DSP部分的系统设计
DSP的IO接口的16位数据线和16位地址线构成外围器件的数据总线和地址总线。小规模的MACH可编程逻辑器件被用于设计IO外围器件的访问控制逻辑。MACH产生的每个器件的片选和读写信号由它与DSP的关系、它的寻址范围以及管脚信号特性决定。例如程序下载EPROM是DSP扩展的数据区,寻址范围8000~0FFFFh,如果它的片选信号是高电平有效,EPROM片选逻辑为:
CS-EPROM=(!DS)&A15
当DSP访问数据区时,DS有效,为低电平,并且当地址线的最高位A15为1时,CS_EPROM信号有效,EPROM被选通。此外,用于SRAM访问地址自动递增的二进制五位计数器也由MACH可编程逻辑器件实现,构造出了附加的5条地址线。
上一篇:基于DSP的分布式温度采集记录仪的设计与实现
下一篇:Altera发布Quartus II 9.0优化40nm设计
推荐阅读最新更新时间:2024-05-02 20:45
- 芯启源(上海)将持续发力,“做深做精”EDA及IP产品
- 本田严厉警告日产:若与鸿海合作,那么本田与日产的合作将终止
- Microchip推出新款交钥匙电容式触摸控制器产品 MTCH2120
- Matter对AIoT的意义:连接AIoT设备开发人员指南
- 我国科学家建立生成式模型为医学AI训练提供技术支持
- Diodes 推出符合车用标准的电流分流监测器,通过高精度电压感测快速检测系统故障
- Power Integrations面向800V汽车应用推出新型宽爬电距离开关IC
- 打破台积电垄断!联电夺下高通先进封装订单
- Ampere 年度展望:2025年重塑IT格局的四大关键趋势
- 存储巨头铠侠正式挂牌上市:首日股价上涨超10%