一种基于DSP+FPGA的控制系统方案设计

发布者:张延强最新更新时间:2009-07-31 来源: 电讯技术关键字:控制系统  软件无线电  通信接口  DSP  FPGA  VHDL 手机看文章 扫描二维码
随时随地手机看文章

  一、前言

  本文提到的控制系统控制通信设备的正常工作,是整个通信设备的重要组成部分。该控制系统要实现的功能为: 接收外来的信息、实时采集输入的信号,控制设备的工作状态、参数、频率、电压及完成设备的故障检测等;要求具备大量的通信功能和复杂的管理控制功能,且具备实时性、准确性。

  原来普遍采用单片机加外围器件来完成这些功能,需要大量的外部电路,增加了系统成本,也增加了系统的复杂性,系统的可靠性也会受一定的影响。

  本文所提出的基于DSP+FPGA的控制系统方案,利用FPGA的容量大、可编程实现很多功能,结合DSP具有高速的信息处理能力的特点,使得本控制系统非常简洁,结构灵活,通用性强,系统也易于维护和扩展。该方案基于软件无线电的思想,是采用通用平台的设计。

  二、硬件设计

  系统硬件组成如图1所示。

系统硬件组成

  该硬件平台由DSP、FPGA、A/D、D/A、密钥存储单元、实时钟、接口电路及程序存储器组成。各关键部分的主要功能为:

  (1)DSP:参数的处理、数据的分帧、组帧、编码、通过中断实时监控各种输入信号等;

  (2)FPGA:总线控制、通信接口、数据采集、整形、组合逻辑生成、时钟信号产生等;

  (3)密钥存储单元:具有EEPROM特性,掉电保护各种参数。

  主要器件的选型如下。

  (1)DSP器件

  所选用的TI公司的TMS320LF2407是一种低价格、高性能的DSP芯片,其控制能力强,同时具有较高的运算能力,能够满足系统对微处理器的要求,从而实现较强的通信功能和复杂的管理控制功能。

  (2) FPGA 器件

  选用XILINX公司的XCV100:

  (1)其资源为10万门;

  (2)工作频率最高可达200M;

  (3)I/O端口多,端口功能可编程自定义;

  (4)内核采用2.5 V供电,端口供电电压为3.3 V,可直接与TMS320LF2407接口;  

       (5)同样封装的FPGA,其资源可达100万门,有利于系统的升级。 

  三、软件设计

  系统对软件的设计提出了较高的要求,因此,笔者完全采用VHDL和C语言来编写系统内部执行软件。

  1DSP的软件设计

  DSP软件设计在CCS2000的开发系统下用C语言设计, DSP软件采用自顶向下的设计思路,按功能划分软件模块,使程序组成模块化,主要由如图2所示的几个模块组成。

系统软件模块图

  其中总线控制模块和通信模块是2个主要的软件模块。

  总线控制模块的工作流程如图3所示,通信模块的工作流程如图4所示。

总线控制模块的工作流程

通信模块的工作流程

  2FPGA的软件设计

  FPGA在XILINX的软件开发系统下,用VHDL语言设计,主要实现以下功能:

  (1) 总线控制的实现

  本控制统要控制大量的分离信号、大量的参数及系统的工作参数、电压值,完成故障信息的采集、综合和上报。要求用简单、易控的串行同步通信总线控制方式(为RS—485总线接口)。总线控制的原理框图如图5所示。

总线控制的原理框图

  总线按位串行,双向同步方式传输信号;只由5条信号线组成:2条差分时钟线CLK+和CLK-,2条差分数据线DATA+和DATA-,一条地线GND。发送时,数据的缓存、转换及数据在时钟作用下按位串行传输;接收时,数据的同步、缓存、转换及接收中断的产生,都用VHDL语言在FPGA中实现。

  (2)通信接口的实现

  本控制系统对内、对外通信接口较多:与上方系统控制命令接口、与上方系统数据接口、设备内数据接口等。这些接口采用异步串行通信方式(SCI)通信。 FPGA内异步串口设计的原理如图6所示。

FPGA内异步串口设计的原理

  这里充分利用FPGA的硬件可编程性,把要扩展多个异步串口,用VHDL语言在FPGA里实现,使系统硬件平台简单,而且能灵活设置波特率和通信方式。

  (3) 状态采集的实现

  有些信号是需要控制系统实时处理的,通过FPGA的采集、整形,在信号的上升和下降沿产生一定宽度的脉冲,作为DSP的中断信号。DSP在中断程序中实时读取信号的状态,控制设备工作在新的状态。

  四、结束语

  目前,DSP速度越来越快,成本越来越低,FPGA 的容量越来越大,封装越来越小,使得DSP+FPGA 组成的系统成为解决系统设计的重要选择方案之一。本文介绍了一种基于DSP+FPGA的控制系统设计方案,由该设计方案实现的控制系统完全达到了技术指标要求,系统工作稳定可靠。而它提供的硬件平台对于系统的升级和功能扩展非常有利,对于控制系统来讲具有较好的通用性。

关键字:控制系统  软件无线电  通信接口  DSP  FPGA  VHDL 引用地址:一种基于DSP+FPGA的控制系统方案设计

上一篇:DSP控制的电力线通信模拟前端接口设计
下一篇:大容量闪存器件K9KAG08UOM与DSP接口设计

推荐阅读最新更新时间:2024-05-02 20:50

基于DSP的数字移相器-变压变频器模块的设计与实现
  移相器简介   两个同频信号,特别是工频信号之间的移相,在电力行业的继电保护领域中是一个模拟、分析事故的重要手段。传统的移相方式都是通过三相供电用特殊变压器抽头,以跨相的方法进行移相,可统称为电工式移相。还有一种方法就是在信号衰减后,经模拟电路或数字电路实现移相,再由功放进行放大输出,一般称为电子式移相。工频信号经倍频电路(一般为3600或36000倍频)产生倍频信号送至微CPU,由其经过D/A转换器进行波形重新合成,同时微CPU改变合成波形的起始点时间,再经功放放大输出实现移相,一般称为程控式移相。   现在常用的数字移相器由以下几个功能模块组成:变频单元(变压变频器),变流单元(升流器),移相单元(数字相位表),数字电压
[嵌入式]
低功率技术-“鸡”还是“蛋”?
对于目前以及可预见的将来,便携式设计工程师正面临着一个令人畏缩的挑战-全球消费者对尺寸更小、价格更便宜、功能丰富、电池使用寿命更长的便携式设备的无止境的需求。因而就像真实电视秀一样,同样产品的设计反复绝对数量将呈指数级增长。 与此同时,系统设计工程师不得不跟上不断变化的音视频处理标准以及越来越多地使用安全压缩和加密技术的趋势。此外,由于产品生命周期短并且这个市场中激烈的竞争,设计工程师需要不断增加功能,提高复杂性,但是不能以电池寿命为代价。越来越大的节能压力、必须不得不以并行方式运营设计团队带来的成本、创建更加复杂的芯片以及越来越昂贵的掩模组正在降低便携式系统的投资回报(ROI),同时产生了对满足这些要求的创新和技术的需求。
[焦点新闻]
基于AT89S52的智能快速充电器控制系统的设计与实现
  1.引言   本控制系统是为120w智能快速稳压电源设计的。   该快速充电器是为部队在野战条件下工作而研制的,因此要求其具有体积小、重量轻、智能化程度高、操作简便等优点,同时对电源的可靠性和抗干扰性提出了很高的要求。有稳压供电和充电两种工作方式。稳压供电时输出恒定的24V;处于充电状态时有四种充电方式:常规充电、快速充电、电池浮冲、电池训练,可以为镉镍、氢镍蓄电池充电。   2. 控制系统总体设计要求   根据实际情况,本控制系统要完成以下功能:   (1) 能自动识别电池的类型(镍镉电池、镍氢电池、锂电池)。   (2) 有稳压供电和充电两种工作模式。   (3) 采用最高电压Vmax、最高温度Tmax、最长充电时间tma
[电源管理]
基于AT89S52的智能快速充电器<font color='red'>控制系统</font>的设计与实现
基于CPLD器件的单稳态脉冲展宽电路的设计
  在数字电路设计中,当需要将一输入的窄脉冲信号展宽成具有一定宽度和精度的宽脉冲信号时,往往很快就想到利用54HC123或54HC4538等单稳态集成电路。这一方面是因为这种专用单稳态集成电路简单、方便;另一方面是因为对输出的宽脉冲信号的宽度、精度和温度稳定性的要求不是很高。当对输出的宽脉冲信号的宽度、精度和温度稳定性的要求较高时,采用常规的单稳态集成电路可能就比较困难了。众所周知,专用单稳态集成电路中的宽度定时元件R、C是随温度、湿度等因素变化而变化的,在对其进行温度补偿时,调试过程相当繁琐,而且,电路工作的可靠性亦不高。对于从事数字电路设计工作的人员来说,最头痛和最担心的,恐怕就是对单稳态电路的设计和调试了。   随着电子技
[嵌入式]
基于CPLD器件的单稳态脉冲展宽电路的设计
莱迪思推出专为汽车应用优化的CertusPro-NX FPGA,强化其产品组合
提供符合AEC-Q100标准的高级系统带宽和存储器功能,以同类产品中最小的器件尺寸提供领先的低功耗和高性能 中国上海——2022年8月25日—— 莱迪思半导体公司,低功耗可编程器件的领先供应商,近日宣布优化CertusPro™-NX系列通用FPGA,从而支持汽车和温度范围更广的应用。 这些新器件拥有汽车级特性、AEC-Q100认证和CertusPro-NX FPGA系列产品领先的低功耗、高性能和小尺寸。而且,由于支持LPDDR4外部存储器,它们能够为信息娱乐系统的显示处理和桥接、车载网络以及高级驾驶员辅助系统(ADAS)中的摄像头处理/传感器桥接等应用提供了长期稳定的支持。 莱迪思半导体产品营销总监Jay Aggarwal
[嵌入式]
GPIB接口的FPGA实现
摘 要:GPIB接口是测试仪器中常用的接口方式。通过将接口设计分解为同步状态机设计和寄存器读写电路设计,采用Verilog语言实现了满足IEEE488.1协议的IP Core设计。将此IP Core固化到FPGA芯片中即可实现GPIB各种接口功能。 引言 在自动测试领域中,GPIB通用接口是测试仪器常用的接口方式,具有一定的优势。通过GPIB组建自动测试系统方便且费用低廉。而GPIB控制芯片是自动测试系统中的关键芯片,此类芯片只有国外少数公司能生产,不仅价格昂贵,而且购买不便。因此,GPIB 接口的FPGA实现具有很大的实用价值。 本文论述的是采用Verilog语言来设计基于IEEE488.1协议的IP Core,然后将用户逻
[模拟电子]
GPIB接口的<font color='red'>FPGA</font>实现
FPGA器件在嵌入式系统中的配置方式的探讨
引言 在当今商业竞争日益加强的环境中,产品是否便于现场升级和是否便于灵活运用,成为商家迅速占领市场的关键因素。在这种背景下,Alter公司开发的基于SRAM LUT结构的FPGA器件得到了广泛应用。 现场可编程门阵列FPGA(Field Programmable Gate Array)是一种高密度可编程逻辑器件,其逻辑功能是通过把设计生成的数据文件配置进芯片内部的静态配置数据存储器(SRAM)来实现的,具有可重复编程性,可以灵活实现各种逻辑功能。由于SRAM的易失性,每次系统上电时必须重新配置数据,即ICR(In-Circuit Reconfigurability)。只有在数据配置正确的情况下,系统才能
[嵌入式]
Cadence推出两款适用于汽车的新DSP IP内核
6月30日,Cadence Design Systems宣布推出两个用于汽车、消费和工业市场嵌入式处理的新DSP IP内核:Tensilica ConnX 110和ConnX 120,进一步扩展其广受欢迎的Tensilica® ConnX系列雷达、激光雷达和通信DSP。这两个小型、低功耗DSP与经过验证的高性能ConnX B10和B20 DSP共享通用指令集架构(ISA),从而为客户提供更大的设计灵活性。这四个DSP涵盖从低端到超高端的广泛性能范围,可提供可扩展的同类最佳的功率、性能和面积(PPA)。 图片来源:Cadence 128位ConnX 110 DSP和256位ConnX 120 DSP采用N路编程模型,与Co
[汽车电子]
Cadence推出两款适用于汽车的新<font color='red'>DSP</font> IP内核
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved