为获高质量音频,Tensilica推HiFi EP音频DSP

发布者:EEWorld资讯最新更新时间:2010-02-09 来源: EEWORLD关键字:HiFi架构  后处理  低功耗  音频解码器  存储器 手机看文章 扫描二维码
随时随地手机看文章

  美国加州SANTA CLARA  2010年2月8日讯–可配置处理器IP供应商Tensilica宣布,即将推出基于HiFi 架构的新一代产品HiFi EP音频DSP,可同时支持家庭娱乐产品中的多声道编解码以及持续扩展的音频前/后处理等应用,如:蓝光播放器、数字电视(DTV)以及智能手机。HiFi EP增强了高效率、高质量的语音前、后处理功能,与同类产品相比,HiFiEP最多可以减少40%的功耗及50%的芯片面积。

  Tensilica将于2010年2月15-18日西班牙巴塞罗那举行的全球移动大会展出其HiFi EP音频DSP(数字信号处理)引擎,展位号:7C35。

  HiFi 2 DSP已成功应用于数千万的蜂窝手机、蓝光播放器、数字电视、便携媒体播放器、移动无线手机以及汽车娱乐设备。HiFi 2 DSP的普及基于三个主要因素:1)功耗极低;2)移植并优化了超过60种流行的音频编解码标准;3)基于HiFi2的完整的音频编解码器子系统中处理器与存储器的面积都非常小。

  HiFi EP音频DSP增加了独特的32x24 MAC(乘累加器),以其高性能低功耗用于蓝光播放器中流行的DTS Master Audio无损音频解码器。HiFi EP音频DSP只需要115 MHz的主频即可进行DTS Master Audio解码,相对于其他同类DSP内核降低了超过40%的功耗,并且,只需一个HiFi EP内核即可实现完整的具备蓝光播放功能的家庭娱乐音频子系统。而其他DSP架构至少需要两个DSP内核,-那意味着更大的芯片面积和更多的功耗。

[page]

  先进的系统架构,使HiFi EP成为低功耗便携应用的理想选择。为了解决移动电话和VoIP(互联网语音协议)应用中的背景噪声问题并提高免提模式的音频质量,HiFi EP音频DSP中增加了加速语音前/后处理算法(如噪声消除和波束形成算法)的指令,这些指令进一步提高了HiFi EP的处理能力。

  Tensilica还为HiFi EP音频DSP的高速缓存子系统增加了预取单元,在改善高内存延迟SoC设计性能的同时又保留了易于编程的特性。在片外内存访问延迟为100个周期的蓝光播放器SOC系统中,HiFi EP音频DSP只需384 MHz就可以处理最复杂的蓝光音频编解码任务(192 kHz 的DTS Master Audio5.1声道无损解码,48 kHz 的DTS Express5.1声道解码,采样率转换,混音,以及48 kHz的DTS5.1声道转码)。而同类产品通常需要600-800MHz的主频才能完成同样的任务。

  Tensilica市场及业务发展副总裁Steve Roddy表示:“随着第三代HiFi音频DSP的推出,芯片设计人员可以在两种软件兼容的方案中进行选择,对于大多数产品,Tensilica的HiFi 2音频DSP提供了比同类解决方案更高的性能。而对于移动应用中的高品质语音处理以及高端家庭娱乐产品中的音频处理,HiFi EP音频DSP无疑是最佳的选择。”

  超过60种音频编解码算法库

  自2003年推出第一款HiFi 音频引擎,Tensilica就在不断的丰富其音频编解码算法库。Tensilica HiFi音频引擎是完全可编程的处理器内核,可以通过改变软件来支持多个音频标准,从而实现单芯片的多种应用或同一设备以不同格式播放或录制音频,Tensilica多种音频编解码器现已上市,包括:AMR narrowband and wideband; DAB/MP2; DAB+; Dolby Digital AC-3; Dolby Digital Compatible Output; Dolby Digital Plus 5.1 and 7.1 channels; Dolby ProLogic II and IIx; Dolby Digital TrueHD; DTS-HD Master Audio; DTS Express: DTS Transcode; DTS Neo:6; G.729AB speech; MP3; MPEG-4 aacPlus v1 and v2; MPEG 2/4 AAC LC; MPEG-4 BSAC; Ogg Vorbis; RealAudio 8, 9 and 10; and WMA.其他音频软件包AM3D, QSound Labs, SPIRIT DSP, and SRS Labs也已上市。

关键字:HiFi架构  后处理  低功耗  音频解码器  存储器 引用地址:为获高质量音频,Tensilica推HiFi EP音频DSP

上一篇:基于DSP高精度伺服位置环设计
下一篇:Actel CEO宣布退休 FPGA市场竞争如何演绎

推荐阅读最新更新时间:2024-05-02 21:00

使用莱迪思FPGA加速低功耗AI应用的创新
ABI公司的研究表明,截至2024年,具备设备端AI推理能力的设备比例预计将达到60%。印证了过去几年里AI的快速创新,这就要求在从云端向网络边缘转变的过程中,工程师需要开发更加灵活的设计模型。这一趋势的驱动力包括对超低延迟、安全性能的需求以及带宽限制和隐私保护等。 莱迪思FPGA和软件解决方案能够帮助设计人员使用现有的芯片加速实现面向未来的模型。本文将探索莱迪思FPGA和软件解决方案在计算机视觉和网络边缘AI设计中的一些应用示例。 为何FPGA是网络边缘计算和AI应用的最佳选择 FPGA本身具有灵活性和适应性,是网络边缘计算和AI应用的理想之选。 FPGA是一种并行计算引擎,能够以较低的时钟频率运行,因此功耗较
[嵌入式]
使用莱迪思FPGA加速<font color='red'>低功耗</font>AI应用的创新
基于ARM-Linux和CDMA的远程视频监控系统
0 引言 CDMA(码分多址)无线网络具有覆盖面广,高效、低成本的特点,CDMA网络的数据传输速率可达200kb/s,这里开发的嵌入式远程视频监控系统就是充分利用CDMA无线网络技术和嵌入式系统的特点而搭建的数据传输系统,特别适合边远偏僻或不具备常规网络传输条件的地方使用,例如车载视频监控系统、交通路口(车牌实时监视)及城市路灯的监控等。 1 嵌入式Linux系统 嵌入式系统是以应用为中心、以计算机技术为基础、软件硬件可裁剪、适应对功能、可靠性、成本、体积、功耗要求严格的专用计算机系统,目前嵌入式系统已经无处不在,从汽车、家用微波炉、PDA(个人数字助理)、电视机、到工控生产现场、通信、仪器、仪表、汽车、船舶、航空、航天、军事装备
[嵌入式]
无线传感器网络节点低功耗系统设计
1.1 便携式模块节点硬件低功耗设计 (1)处理器选择 ATmega324p为一个功能强大的单片机,为许多嵌入式控制应用提供了灵活而低成本的解决方案: ①TQFP(薄塑封四角扁平封装),体积小,集成度高; ②6个可通过软件进行选择的省电模式; ③最高达到20MIPs的吞吐率(在20 MHz下)。 (2)接口电路低功耗设计 接口电路的低功耗设计,往往是容易被忽略的一个环节。在这个环节里,首先要选择低功耗的外围芯片,然后根本的方法是使接口电路的常态处于低功耗状态。另外,还要考虑以下两个因素: ①上拉电阻/下拉电阻的选取。在能够正常驱动后级的情况下,尽可能选取更大的阻值。另外,当信号在多数情况下为低时,也可以考虑用下拉电
[单片机]
瑞萨电子宣布开发支持低功耗蓝牙®5.3的下一代无线MCU
瑞萨RAMCU阵容重磅新品,2022年第一季度样片上市 2021年10月21日,日本东京讯 - 全球半导体解决方案供应商瑞萨电子集团)今日宣布,将开发全新微控制器(MCU),以支持最近发布的低功耗(LE)蓝牙®5.3规范。新产品将成为Renesas Advance(RA)32位Arm® Cortex®-M微控制器产品家族的重要部分,加入去年推出的RA4W1蓝牙5.0 LE产品阵容,首批样片将于2022年一季度推出。 全新蓝牙5.3规范已于2021年7月13日发布,包括多项重要功能:例如允许接收器无需通过主机堆栈即可过滤信息,以改善接收器占空比;允许外围设备能够向中央设备开辟首选通道,从而提升吞吐量和可靠性;增加了次级
[网络通信]
瑞萨电子宣布开发支持<font color='red'>低功耗</font>蓝牙®5.3的下一代无线MCU
北大集成电路学院黄如-叶乐课题组超低功耗芯片成果获得ISSCC最佳演示奖
近日,第69届国际固态电路会议举办,发布2021年度ISSCC获奖成果。北京大学集成电路学院黄如院士-叶乐副教授团队研发的“硅基片上一体化集成的高能效电容型感知芯片及其验证原型机”成果获“2021年度ISSCC最佳演示奖”,为该奖项的国内首次获奖。 电容型感知芯片是工业互联网和万物智联时代的数据感知基础设施,它作为应用范围最广的一类感知芯片,应用广泛。北京大学集成电路学院消息称,黄如-叶乐研究团队实现了基于国产硅基CMOS工艺片上一体化集成的动态电荷域高能效电容型感知芯片,通过提出的动态电荷域功耗自感知技术和动态范围自适应滑动技术,提高了数据感知的能效,解决了复杂工作环境导致的性能退化和可靠性问题,演示了环境湿度感知应用,刷新了
[手机便携]
武汉存储器和网络安全 两大国家级基地融合发展
“国家存储器基地、国家网络安全人才与创新基地,都落户武汉并启动建设,但并没有形成合力。”昨日,参加全国两会的全国人大代表、华中科技大学计算机学院院长冯丹建议,统筹推进两大国家级基地充分融合,形成网络安全产业集群优势,确保武汉在国家存储器和网络安全战略中处于领先地位。   冯丹分析,国内企业在存储器芯片制造上自有核心技术偏少,关键部件、先进工艺等依赖进口,容易受制于人,安全性难以保障;网络安全人才培养定位较狭窄,对硬件安全、网络空间安全认识有待加强。“两个基地相互融合,形成聚集效应,并凸显武汉特色相当重要。”   “武汉应担负起国产存储器制造使命,培养更全面的网络安全人才。”冯丹建议,国家存储器基地应大力研发自主知识产权技术,突破国
[手机便携]
ADI公司的模数转换器兼备一流的无杂散动态范围和低功耗性能
——AD9524 ADC 采用小封装兼备高性能和低功耗特性, 从而使其非常适合于无线基础设施应用和手持式仪器设备 关于 AD9254 模数转换器 美国模拟器件公司( Analog Device , Inc., 简称 ADI )推出 ADC9254 150 MSPS (每秒百万次采样)转换速率 14 bit 分辨率的模数转换器( ADC )扩展了其无线基础设施应用的器件种类。这款 ADC 工作在 70 MHz 时具有 83 dB 的无杂散动态范围( SFDR ),同时功耗仅为 430 mW—— 功耗比同类解决方降低了 50 %。这种高 SFDR 、低功耗和小封装尺寸( 7 mm×7
[新品]
瑞萨推出其首款集成闪存的双核低功耗蓝牙SoC 并实现最低功耗
全新DA14592 SoC和DA14592MOD模块支持众包定位等广泛应用, 同时带来最低eBoM 2024 年 1 月 18 日,中国北京讯 - 全球半导体解决方案供应商瑞萨电子今日宣布推出DA14592低功耗蓝牙®(LE)片上系统(SoC),成为瑞萨功耗最低、体积最小的多核(Cortex-M33、Cortex-M0+)低功耗蓝牙产品 。得益于在片上存储器(RAM/ROM/闪存)和SoC芯片尺寸(决定成本)间的谨慎权衡,DA14592非常适合包括联网医疗、资产跟踪、人机接口设备、计量、PoS读卡器,和“众包位置(CSL)”跟踪等在内的广泛应用。 DA14592延续瑞萨低功耗蓝牙SoC在最低无线电功耗方面的引领地位
[网络通信]
瑞萨推出其首款集成闪存的双核<font color='red'>低功耗</font>蓝牙SoC  并实现最<font color='red'>低功耗</font>
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved