Actel CEO宣布退休 FPGA市场竞争如何演绎

发布者:EEWorld资讯最新更新时间:2010-02-09 来源: EEWORLD关键字:Actel 手机看文章 扫描二维码
随时随地手机看文章

      Actel公司周四(2月4日)宣布,John East将退休,并辞去公司总裁及首席执行官一职。

      董事会已成立一个委员会,进行新总裁和首席执行官的寻找工作,East也将参加。据悉,East将继续留在CEO一职,直至新的首席执行官到位,然后将作为顾问,直到2011年8月2日止。

      “我已在Actel工作的20年时间非常开心,但我现在已经65岁,是时候传递接力棒了。”East在一份声明中指出。

      Actel公司近期公布了2009年第四季度业绩,净收入为4970万美元,同比下降5.8%,环比增长5.2%。整个财年净收入1.9亿美元,较2008年下降12.7%。

      该公司同时认为,2010年第一季度的收入将增加2-6个百分点。

关键字:Actel 引用地址:Actel CEO宣布退休 FPGA市场竞争如何演绎

上一篇:为获高质量音频,Tensilica推HiFi EP音频DSP
下一篇:Altium为NanoBoard开发板新增Cyclone III器件

推荐阅读最新更新时间:2024-05-02 21:00

Actel推动FPGA从引擎盖下应用进入关键的汽车传动和安全系统
Flash技术固有的低功耗优势实现业界首款符合AEC-Q100 Grade 1规范的 FPGA Actel公司宣布其低功耗ProASIC3现场可编程门阵列 (FPGA) 系列已获得AEC-Q100 Grade 2 和 Grade 1标准认证,即通过了一系列专为确保汽车应用中半导体器件的质量、可靠性和耐久性的临界压力测试,成功地为汽车制造商提供了可替代昂贵、复杂的ASIC技术的灵活、可靠的解决方案。Actel的 AEC-Q100 Grade 1 ProASIC3器件是业界首款达到这一质量级别的FPGA产品。Actel还宣布支持生产件批准程序 (PPAP),PPAP是汽车行业使用的控制程序,确保用于汽车供应链中的所有部件均拥有详细透
[新品]
Actel以低功耗65nm FPGA技术扩展市场版图
为了重振公司财务与营运的最佳动力,Actel经由并购Pigeon Point Systems公司跨入了电信运算架构(TCA)组件领域。作为全球第四大的PLD/FPGA厂商,Actel在制程技术上也紧紧追随主流方向。他们正跳过90nm节点,直接设计65nm的PLD和FPGA。 尽管Actel公司立场一向相当低调,但现在他们却开始转型,并大张旗鼓地加入已吵得沸沸扬扬的FPGA公共关系大战中。换句话说,Actel并不希望一直在业界作为一个不起眼的小角色,甚至日益沈寂下去。 “在静态功耗FPGA领域,我们可说是所向披靡”,Actel公司总裁兼CEO John East说,“Actel是低功耗FPGA的领导厂商,但问题
[嵌入式]
<font color='red'>Actel</font>以低功耗65nm FPGA技术扩展市场版图
Actel的创新Fusion可编程系统芯片获中国的电子设计工程师认可
Actel 的混合信号 FPGA 系列荣获 第六个产品奖项 Actel 公司宣布其业界首个混合信号现场可编程门阵列 (FPGA) -- Fusion 可编程系统芯片 ( PSC ) 荣获 EDN China 2006 年度 创新奖的 “ 数字 IC 与可编程器件 ” 类别的优秀产品奖。而有关的颁奖典礼经已于上周四在深圳举行。 EDN China 创新奖是先由评委会筛选出最终的提名候选产品,再由读者和网站会员以书面和在线方式进行投票选出;该评委会由来自中国领先 OEM 厂商、高校、研究机构的技术专家及 EDN China 编辑
[焦点新闻]
Actel FPGA的PWM IP的应用
脉冲宽度调制(PWM)是英文“Pluse Width Modulation”的缩写,简称脉宽调制。它是利用微处理器的数字输出来对 模拟 电路 进行 控制 的一种非常有效的技术,根据相应的载荷的变化来调制晶体管栅极或基极的偏置,来实现 开关 稳压 电源 输出晶体管或晶体管导通时间的改变。这种方式能使 电源 的输出电压在工作条件变化时保持恒定,广泛应用于测量、通信、功率 控制 与变化等许多领域。 Actel公司免费提供PWM IP核:CorePWM。CorePWM是基于APB 总线 形式的,它的优点是可以连接到Core8051或者是CortexM1处理器上,方便用户进行SoC设计,本文将主要介绍CorePWM的原理与应用。 1.
[模拟电子]
基于Actel反熔丝FPGA的高速DDR接口设计
  0 引言   随着航天技术的发展,FPGA 等大规模逻辑器件越来越成为不可缺的角色; 同时处理数据量的增大、以及各类型接口电路的交叉使用,使得合理、可靠的高速接口设计成为衡量设计优劣的关键。而由于空间环境的特殊性,导致近年来在轨卫星产品中单粒子翻转( SEU) 频发,使得设计人员必须考虑将以SRAM 为基础的FPGA 设计移植到更为可靠的ASIC或反熔丝FPGA.   DDR( Double DataRate) 是双倍速率读写技术的意思。传统的数据处理方式在1 个时钟周期内只传输1 次数据,是在时钟的上升期进行数据传输; 而DDR 内存则是1 个时钟周期内传输2 次数据,能够在时钟的上升期和下降期各传输1 次数据,因此
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved