基于DSP+ARM架构的协议转换器设计

发布者:快乐时刻最新更新时间:2010-11-29 关键字:DSP  FPGA  ARM  TMS320C6416  协议转换器 手机看文章 扫描二维码
随时随地手机看文章

   摘要:介绍基于DSP+ARM架构协议转换器的系统组成及其工作原理,给出了DSP通过EMIF接口与FPGA无缝连接的接口实现,DSP通过HPI接口与ARM高速接口的实现,以及基于ARM的高速以太网接口。简要介绍了基于嵌入式操作系统;uClinux的网络编程,给出了实验结果。

  在测试飞行控制组件时,遥测接收设各离信息处理中心较远,而被测数据量又极大,如果采用传统的专线传输遥测数据,则传输时间需几个小时,无法满足快速处理的要求。因此,需要研制一种协议转换器,用来完成被测数据无损、实时、远距离地与远程上位机进行通信,并能接收上位机的控制指令,实现工作状态的远程交互,而测试人员通过上位机的人机界面就可以完成所有测试。

  1、系统组成及工作原理

  考虑到系统实时性和可靠性的要求,选择以太网口作为协议转换器与远程上位机的数据转发接口、以高速串口作为控制口的通信方式,采用DSP+ARM架构的硬件解决方案。系统框图如图1所示。基本工作原理:FPGA作为数据预处理器,完成并行数据到串行数据的转换等数据预处理任务;DSP读取FPGA处理后的数据并完成数据压缩;ARM作为中央处理控制器,主要从DSP系统中读取已经编码的数据并通过以太网完成与上位机实时通信的任务。上位机按照数据传输协议、产品的数据遥测协议解调出各类物理变量,记录并存储。

图1协议转换器系统框图

  测试人员通过上位机完成工作状态的远程设置与查询信息交互的任务。

  2、硬件设计

  2.1 TMS32OC6416及其外围电路设计

  DSP芯片选用TI公司的TMS320C6416。这是TI公司推出的高速定点DSP,它拥有处理能力强大的CPU、高达1 MB的RAM及丰富的外设接口。外设包括为CPU访问外围设备提供无缝接口的灵活的外部存储器接口EMIFA和EMIFB,一个使得DSP很容易通过PCI接口无缝连接到具有PCI功能的外部主CPU上的PCI接口,一个16/32 bit宽的异步并行接口HPI(和Pal共用相同的引脚),一个提供64 bit数据通道访问的增强型EDMA等。TMS320C6416采用3.3 V和1.4 V电源供电,其中I/O采用3.3 V电源供电,内核采用1,4 V电源供电。TMS320C6416有符合IEEE1149,1标准的JTAG标准测试接口及相应的控制器,从而可以通过仿真器把DSP系统与PC机相连,进行在线调试。

  2.1.1 DSP与SDRAM、Flash的接口电路

  DSP处理器TMS320C6416对外有2个EMIF总线接口,分别是宽64 bit的EMIFA和宽16 bit的EMIFB。EMIFA接口具各与8、16、32、64 bit系统接口的功能,EMIFB接口端口支持8 bit和16 bit系统。EMIFA分成ACE0~ACE3四个存储空间,每个存储空间可以独立配置,无缝连接多种类型的存储器(如SRAM、Flash RAM、DDR RAM)。

  为了提高系统运行速度,外扩两片SDRAM芯片作为程序的运行空间、数据及堆栈区。SDRAM芯片选用同步存储器MT48LC2M32B2TG,其容量为2 M×32 bit。TMS-320C6416通过EMIFA接口实现与两片SDRAM芯片的无缝连接。

  TMS320C64l6内部没有Flash存储器,为了形成独立的系统,采用外部扩展Flash存储器AM29LV400B存储程序。系统复位时,从Flash中加载程序。TMS320C6416通过EMIFB接口实现与Flash芯片的无缝连接。

  2.1.2 DSP与FPGA的接口电路

  由于DSP处理器TMS320C6416的采样速度及存储空间受到自身约束限制,所以数据的采集、流向控制和数据预处理等任务由FPGA完成。FPGA芯片选用Xilinx公司低成本现场可编程门阵列Spartan -3E系列中的XC3S500E。XC3S500E芯片集成有⒛个Block RAM,每个RAM块中的18 Kbit的模块存储器是完全同步、真正的双端存储器。用户可独立地从每个端口读出或向每个端口写人(但同一地址不能同时进行读和写)。另外,每个端口都有一个独立的时钟,并且对每个端口的数据宽度都可以独立进行配置。

  在该协议转换器中,DSP通过EMIFA接口连接到FPGA,实现DSP与FPGA Block RAM的无缝连接,从而使得DSP与FPGA之间的通信问题转化为DSP对其EMIFA外设的访问,达到了提高系统实时性的目的。为了保持FPGA与DSP之间的同步,FPGA的时钟直接由DSP内部的锁相环提供。DSP处理器TMS320C6416与FPGA的接口示意图如图2所示。

图2 TMS320C64l6与FPGA接口示意图

  2.2 S3C451OB及其外围电路设计

  ARM芯片选用Samsung公司的S3C4510B。S3C4510B是基于以太网应用的高性价比16/32 bit RISC微控制器,内含一个由ARM公司设计的16/32 bit ARMTTDMI RISC处理器核。S3C4510B提供了一套比较完整的通用的外围设备,从而使得整个系统消耗最小。正是因为它具有很多常用的功能模块,所以也免去了添加配置附加设各的麻烦。芯片上集成的功能主要包括以下几个方面田:3.3 V ARM内核和3.3 V外部I/O,具有50 MHz时钟频率的微处理器;8 KB的Cache/SRAM;一个10/100 Mb/s以太网控制器,MII接口;2个HDLC通道,每个通道可支持10 Mb/s;2个UART通道,2个DMA通道,2个32 bit定时/计数器;1个通道IIC接口,18个可编程I/O口;中断控制器,支持21个中断源,包括4个外部中断;支持SDRAM、SRAM、Flash等;具有扩展外部总线和JTAG接口,支持软件开发及硬件调试。

  本设计选用ARM微控制器S3C4510B是因其集成有以太网控制器和极强的外围扩展能力。S3C4510B以及其外围芯片Flash、SDRAM组成了整个系统的核心,负责控制和协调各模块工作,并实现与远程上位机的以太网通信。本设计对S3C4510B内部SDRAM和ROM进行了扩充。采用两片SDRAM芯片HY57V641620并联构建32 bit的SDRAM存储系统;采用一片Flash芯片HY29LV160构建16 bit的Flash存储器系统。

  2.2.1 ARM与DSP的接口电路

  由于ARM微控制器要实现整个系统的协调控制和网络功能,DSP处理器要执行复杂计算,因此需要实现ARM和DSP之间的数据交换。从某种程度上来说,ARM和DSP之间数据交换的速度决定了整个系统的运行速度和性能。

  DSP处理器TMS320C6416集成了一个16/32 bit宽的主机接口HPI,HPI通过复位时的自举和器件配置引脚HD5选择采用HPI16或HPI32。UPI具有两条地址线HCNTRL[1:0],负责对HPI的内部寄存器寻址。HPI只有三个32 bit内部寄存器,分别是控制寄存器HPIC、地址寄存器HPIA和数据寄存器HPID。只需对上述三个寄存器进行相应的读写操作,就能完成对DSP内存空间的访问。

  由于ARM微控制器S3C45l0B中没有完全符合DSP处理器TMS320C6416 HPI接口时序的外部接口可以直接使用,因此选用S3C4510B中时序最接近HPI接口时序的外部I/0接口与TMS320C6416进行连接。TMS320C6416与S3C4510B的接口示意图如图3所示。由图3可知,TMS320C6416与S3C4510B通过单独的32 bit数据线HD0~HD31和8条控制线进行连接。S3C4510B通过HPI访问DSP内部的RAM以及其他一些外部资源。在整个ARM与DSP通过HPI进行通信和数据交换的过程中,除了中断ARM和清除ARM发过来的中断需要DSP本身参与外,其他操作中DSP都处于被动地位。所以对于ARM来说,DSP就相当于一片外接的SDRAM。

图3 TMS320C6416与S3C4510B的接口示意图

  2.2.2以太网接口电路

  ARM微控制器S3C4510B内嵌一个以太网控制器,支持媒体独立接田MII(Media Independent Interface)和带缓冲DMA接口(Buffered DMA Interface)。可在半双工或全双工模式下提供10/100 Mb/s的以太网接人。在半双工模式下,控制器支持CSMA/CD协议,在全双工模式下支持IEEE802.3 MAC控制层协议。因此,S3C4510B内部实际上已包含了以太网MAC控制,但并未提供物理层接口,所以采用RTL8201作为以太网的物理层接口。信号的发送和接收端TPRX+、TPBX-、TPTX+、TPTX一应通过网络隔离变压器和RJ45接口接入传输媒体。以太网接口示意图如图4所示。

图4以太网接口示意图

  3、系统软件设计

  由于需要ARM微控制器S3C4510B实现整个系统的协调控制和网络功能,因此在S3C4510B上移植了嵌人式操作系统uClinux。uCLinux是一个带有完整TCP/IP协议的操作系统,在uCLinux中加人实时RT -Linux模块以满足对嵌人式操作系统的实时性要求,并根据需要对uCLinux系统进行了裁剪。

  在网络通信中,基于TCP/IP协议的通信方式有很多,本文选用Socket实现服务器端和客户端的数据通信。socket是建立在传输层协议上的一种套接字规范,它定义了两台计算机间进行通信的规范。套接字屏蔽了底层通信软件和具体操作系统的差异,使得任何两台安装了TCP协议软件和实现了套接字规范的计算机之间的通信成为可能。在开发ptCLinux系统下的套接字程序时,采用了TCP套接字,因为它提供了一种可靠的面向连接的数据传输方法,有检错和纠错机制,并且不管对单个数据报还是数据包,它都提供一种流式数据传输方式。服务器首先启动并进行初始化操作,通过调用函数socket()创建一个套接字,然后调用函数bind()将该套接字和本地网络地址绑定在一起,再调用函数listen()将该套接字转换成倾听套接字,之后调用函数accept()来等待接收客户的请求。客户在调用函数socket()建立套接字后就可以调用函数connect()与服务器建立连接∝连接一旦建立,客户端和服务器端之间就可以通过调用函数read O和wnte()进行通信,待数据传送结束以后,双方调用函数close()关闭套接字。

  通过对系统进行联合调试,实现了被测数据无损、实时、远距离与远程上位机进行通信并能接收上位机的控制指令,实现工作状态远程交互的任务。测试人员通过上位机可以对遥测数据进行编辑,并随时可以查看接收数据的正确与否。

  本文详细介绍了基于DSP+ARM架构的协议转换器的设计实现。提供了详细的硬件平台结构设计方案,阐述了基于嵌人式系统的网络编程的实现方法。根据本方案实现的协议转换器具有低成本、低功耗、通用性好、功能可升级扩展等优点。

关键字:DSP  FPGA  ARM  TMS320C6416  协议转换器 引用地址:基于DSP+ARM架构的协议转换器设计

上一篇:高速铁路信号发送与接收模拟系统的设计
下一篇:基于TMS320VC5410 的DES 加密系统设计

推荐阅读最新更新时间:2024-05-02 21:12

ARM嵌入式汽车节能控制系统的设计
由于各种原因,公交车总是不断重复加速-减速或停车-再加速的过程。 通过加装本节能装置,当汽车需要制动时,在主控单元的控制下,可将汽车行驶时具有的巨大动能通过空气压缩机转化成高压气体的势能并储存起来,从而实现汽车减速或停车。当汽车需要启动或加速时,用储存起来的高压气体势能代替燃油来驱动汽车,从而实现汽车能量的回收再利用,达到节能的效果。同时由于汽车在起动或加速时能耗最大,如果汽车是用燃油驱动,则此时油料燃烧不充分,燃烧效果最差,而且产生的噪音最大。 系统工作原理 本系统主要由三部分组成,即检测部分,控制部分和执行机构。检测部分包括踏板位置传感器、曲轴位置传感器、压缩机活塞位置传感器、汽车运行速度传感器、储气罐压力传感器
[单片机]
<font color='red'>ARM</font>嵌入式汽车节能控制系统的设计
一种基于FPGA的高速误码测试仪的设计
摘要:误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。基于FPGA的高速误码测试仪,采用FPGA来完成控制和测试模块的一体化设计,提高了系统功能扩展性和系统的集成度,使得各个功能模块在不改动硬件电路的情况下可以相应变化。在发送端发送m序列作为测试数据,其测试速率最高可达到155 Mh/s。由于将物理层上的各协议层的功能集中到FPGA内部实现,减少了硬件和软件的设计复杂度,并且缩短了系统的开发的周期,具有可升级的特点。 关键词:高速误码测试仪;现场可编程门阵列;Vetilog硬件描述语言;模块图元;仿真;M序列码 误码分析仪作为数字通信系统验收、
[嵌入式]
一种基于<font color='red'>FPGA</font>的高速误码测试仪的设计
利用DSP实现IIR滤波器的精度扩展
  TMS320C54X(以下简称"C54X)是TI公司于1996年推出的新一代高性能定点DSP。该系列芯片具有很高的性能价格比、体积小、功耗低、功能强,已成为通信、计算机、消费类电子产品等领域的重要器件。数字滤器的设计是数字信号处理领域的一个重要部分。在用定点DSP器件设计数字滤波器时,一个重要的问题就是由于硬件字长精度有限,运算会出现溢出。IIR滤波器可以用较少的阶数获得很高的选择特性,所用的存储单元少、运算次数少,具经济、高效的特点。在相位要求不敏感的场合,如语音通信等,很适合用IIR滤波器;但是在有限精度的运算中,可能出现不稳定现象。因此,有必要讨论一下如何在定点的DSP芯片"C54X上实现扩展精度的IIR滤波器。 1 "
[嵌入式]
基于FPGADSP的机载高清视频图像系统
  引言   无人机广泛应用于军事侦察以及民用测绘等领域,其中的机载视频图像系统是机载电子系统中的重要环节之一。无人机在高空飞行中对地面景物摄像,所得图像帧内目标像素小且目标数量大,这要求增大图像分辨率以提高目标物体的辨识度。此时数据量随之显着增加,与有限的无线带宽资源成为矛盾,故要求应用高效的视频编解码技术。在侦察等特殊应用领域要求视频传输的实时性,此时需要保证实时的视频编解码以及较小的图像延迟。在需多路视频传输且总数据率固定的情况下,可通过降低单路视频分辨率或提高单路压缩比来实现,故系统应可动态切换分辨率和压缩比,具备较大的灵活性。无人机与地面的通信中,除了要回传视频数据以外,还要向地面传输飞行器本身的下行遥测数据,若采用
[电源管理]
基于<font color='red'>FPGA</font>和<font color='red'>DSP</font>的机载高清视频图像系统
基于ARM和uC/OS的嵌入式SMI网络转换器设计与应用
简介:本文所设计的SMI网络转换器实现了上位机同时对本地/远端32对光纤收发器进行监控的功能。设计中采用LPC2214芯片,克服了原先使用8位单片机处理器所带来的资源短缺和处理能力有限等问题。软件上,采用裁减所得的TCP/IP协议,极大地简化了编程的复杂度,嵌入μC/OS操作系统使系统的实时性极大提高。系统运行状况良好,工作稳定,软件上稍加改变就可应用于其他串口设备上,具有广阔的应用前景。 引言 目前,随着互联网和嵌入式系统的高度发展,越来越多的工业测控设备已经将网络接入功能作为其默认配置,以实现设备的远程监控和信息分布式处理。然而,大量工业现场设备尚不具备网络接口。在IP113F光纤收发器监控系统的开发中,下位机通过单片
[单片机]
基于<font color='red'>ARM</font>和uC/OS的嵌入式SMI网络<font color='red'>转换器</font>设计与应用
Altera宣布10代FPGA和SoC实现了突破性优势
• Stratix 10 FPGA和SoC采用Intel 14 nmTri-Gate工艺和增强体系结构,内核性能提升至当前高端FPGA的两倍,并可节省70%功耗。 • Arria 10 FPGA和SoC重塑了中端器件:在性能上超越了当前的高端FPGA,同时功耗比当前的中端器件低40%。 2013年6月11号,北京——Altera公司(NASDAQ: ALTR)今天宣布推出10代FPGA和SoC (芯片系统),帮助系统开发人员在性能和功效上实现了突破。10代器件在工艺技术和体系结构基础上进行了优化,以最低功耗实现了业界最好的性能和水平最高的系统集成度。首先布发的10代系列包括Arria® 10以及Stratix® 10 F
[嵌入式]
Altera宣布10代<font color='red'>FPGA</font>和SoC实现了突破性优势
DSP控制电机中减少电磁干扰的几项技术
  电磁干扰在工业控制中越来越成为一个严重的问题。在使用TMS320C24X DSP控制器来控制数字电机的应用中,如何减少电磁干扰也是一个重要的问题。在电机控制中,一方面,要在电路设计上尽量减少电磁干扰的产生,另一方面,因为最大的电流在PWM控制H桥(优化的PWM的开关模式)中是具有代表性的,同样的空间矢量PWM之和或者不稳定的PWM载波信号能更进一步的减少电磁干扰,我们可采用最适宜的PWM模式,使用软件代码技术来减少电磁干扰。下面我们就从硬件和软件两方面来分析说明电磁干扰的产生及减少电磁干扰的措施。   电路设计时电磁干扰的产生及措施   在电磁电路中的电磁兼容性很大范围是由线路贮藏和互相连接的成分决定的。有从天线返回的
[嵌入式]
Ubuntu下Eclipse搭建ARM开发环境
第一步:安装JRE 和 Eclipse 详细步骤请参考:http://blog.csdn.net/ex_net/article/details/7251664 第二步:安装 arm -linux-gcc 和 arm-linux-g++ (1)复制 arm-linux- gcc -4.3.2.tgz 到 /home/tools 目录下,然后解压缩到 根目录下 / # tar -xvzf arm-linux-gcc-4.3.2.tgz -C / (2)修改环境变量 # gedit /etc/environment 向该配置文件加
[单片机]
Ubuntu下Eclipse搭建<font color='red'>ARM</font>开发环境
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved