利用Spartan-3 FPGA实现高性能DSP功能

发布者:kappa20最新更新时间:2010-12-18 来源: 电子产品世界关键字:DSP  FPGA  MAC  滤波器 手机看文章 扫描二维码
随时随地手机看文章

  Spartan-3FPGA能以突破性的价位点实现嵌入式DSP功能。本文阐述了Spartan-3 FPGA针对DSP而优化的特性,并通过实现示例分析了它们在性能和成本上的优势。

  所有低成本的FPGA都以颇具吸引力的价格提供基本的逻辑性能,并能满足广泛的多用途设计需求。然而,当考虑在FPGA构造中嵌入DSP功能时,必须选择高端FPGA以获得诸如嵌入式乘法器和分布式存储器等平台特性。

  Spartan-3 FPGA的面世改变了嵌入式DSP的应用前景。虽然Spartan-3系列器件的价位可能较低,但它们同样具有DSP设计所需的平台特性。这些平台特性能够以较高的面积利用率实现信号处理功能,使设计达到更低价位点。

  Spartan-3器件用作协处理器或预/后处理器是非常理想的,它们将运算密集型功能从可编程DSP上卸载下来以增强系统性能。

  1 针对DSP而优化

  赛灵思公司的Spartan-3器件采用90nm工艺技术以及300mm晶圆,大大降低了FPGA的成本。与此同时,这些器件还包括诸如嵌入式18×18位乘法器、大块存储器(18kb)、分布式RAM以及移位寄存器等关键DSP资源。这些高级特性意味着采用Spartan-3 FPGA,能以比其它竞争FPGA低得多的价位实现DSP算法。

增强型架构允许用

图1:增强型架构允许用

  单个LUT代替16个寄存器。除增加系统的基本性能之外,这些嵌入式特性还能提高器件的利用率。例如,如果在逻辑结构中实现Spartan-3嵌入式乘法器,需要占用300~400个逻辑单元(LE)。此外,因为嵌入式乘法器紧邻逻辑结构,所以拓展其功能(比如创建加法器或者级联多个乘法器来支持复杂的算法功能)是非常简单的。

  为提高效率,许多DSP功能以时分复用的形式在管道中得以很好实现。这样做虽然能创建带宽更高、速度更快的系统,但同时也将面临更多临时存储单元需求而带来的成本增加。譬如,时分复用滤波器需要将各个乘法-累加单元的结果存储在移位寄存器里。这种设计将在用完FPGA的逻辑资源之前就可能耗尽寄存器或存储器资源。Spartan-3 FPGA系列的独特之处在于它们可提供这样一种模式:一个查找表(LUT)能够执行逻辑功能或配置成一个16位移位寄存器。

  如图1所示,这种增强型的架构允许用单个LUT来代替16个寄存器,在实现时分复用DSP功能时能使面积利用率最大化。

  许多DSP功能也需占用大量的存储器资源,它们需要便笺存储器来保存系数、执行FIFO以及获得较大的缓冲区。与目前使用的其它低成本FPGA相比,Spartan-3器件可提供更多的存储位数。对于许多DSP设计而言,最重要的资源是FPGA内的嵌入式存储器,而不是逻辑电路或者乘法器。因为存储资源不足,采用竞争的低成本器件的设计工程师不得不选用更大规模的器件或采用外部存储器来构建系统,而这些系统只需一片体积很小的Spartan-3 FPGA就可以得到实现。

  2 常见的DSP功能实现

  下面通过分析有限冲击响应(FIR)滤波器的两个实现示例来说明这些特性是如何影响器件的利用率。一个是基于乘法累加器(MAC)的实现,另一个是基于多通道分布式算法(DA)的实现。

  FIR滤波器通常应用于基站、数字视频、无线局域网、xDSL以及有线调制解调器。测试基准是在Spartan-3 XC3S400 FPGA中实现频率为130MHz、数据和系数均为16位的64抽头MAC FIR滤波器。第一个实现仅用了一个MAC,第二个实现则用了四个MAC。

  从采用单个MAC的实现到采用四个MAC的实现可显著增加FIR滤波器的性能,而LUT数量只增加一倍并仍仅占总可用逻辑资源的4%。四个MAC的实现使用了四块RAM和四个MAC,以最少的器件逻辑资源高效地实现了FIR滤波器。

  另一个有趣的实现是多通道FIR功能的实现,在这里可以看到从单通道FIR滤波器到8通道FIR滤波器,器件利用率是如何变化的。

  实现单通道分布式算法FIR滤波器使用了XC3S1000 Spartan-3器件29%的逻辑资源和39%的寄存器资源。当实现同样的8通道滤波器时,通常将不同通道进行时分复用来保存逻辑,但这将占用很多寄存器或者大量的片内存储器来存放中间结果。

  如果使用Spartan-3 FPGA,中间结果将被存放在由LUT配置成的16位移位寄存器(SRL-16)中。这样,实现同样的8通道滤波器只多使用10%的可用逻辑资源和7%的可用寄存器资源,也就是说,构建8个通道仅多占用25%的器件资源。

  这种显著的资源节约与Spartan-3器件中SRL-16的使用有直接关系,在8通道实现中还有另外1,343个LUT被用作SRL-16模式。

  如果在不支持SRL-16性能的FPGA中实现这种设计,将需要额外的10,744(1343×8)个触发器用作存储单元,这就必须选用大规模器件以提供数量庞大的寄存器,同时将也会消耗相关的组合逻辑资源。

关键字:DSP  FPGA  MAC  滤波器 引用地址:利用Spartan-3 FPGA实现高性能DSP功能

上一篇:基于DSP的无刷直流电机控制系统的研究与设计
下一篇:计算机和微处理器技术在低压电器市场应用分析

推荐阅读最新更新时间:2024-05-02 21:13

PD快充+I2S输入内置DSP数字功放IC组合助推两节串联锂电为电源的蓝牙音箱性能升级
PD快充+I2S输入内置DSP数字功放IC组合助推两节串联锂电为电源的蓝牙音箱性能升级 引言 随着生活水平的提高,大家都想从生活压力中释放出来,越来越多的人向往户外运动、露营等,在大自然的拥抱中释放压力,解放自我,从而成为户外旅行火热的原因之一。因此,很多音箱厂商都开始推出针对户外的户外蓝牙音箱。但是市面上的蓝牙音箱普遍存在续航短、音质差等诸多痛点。 深圳市永阜康科技有限公司一直专注于耕耘音频市场,现针对两节锂电串联供电的户外蓝牙音箱应用,推出PD2.0/QC2.0快充+I2S输入内置DSP数字功放音频升压充电组合方案。该方案有三个组合级: (一)整体方案设计电源采用两节锂电串联供电,充电芯片采用M3033;M3
[电源管理]
PD快充+I2S输入内置<font color='red'>DSP</font>数字功放IC组合助推两节串联锂电为电源的蓝牙音箱性能升级
基于Spartan-3 FPGA的视频采集系统设计
   0 引言   视频采集的主流实现方案有两种:一是基于ASIC,该方案一般采用意法、AMD等公司的专用视频处理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信号处理器。它们作为辅处理器,可在主CPU控制下进行视频信号的采集压缩。随着FPGA的发展,通过SOPC技术实现视频采集已成为一种易于开发、设计灵活的方案。而这主要得益于IP复用技术的发展。在FPGA上构建复杂嵌入式系统可利用既有的功能模块及其驱动程序。该方案具有更大的集成度和灵活性,因而必将成为电子设计发展的一大趋势。   本文介绍了采用Xilinx公司的Spartan-3 FPGA实现通用视频采集系统的设计方案。该系统外接模拟PAL/NTAL制式的摄像头
[嵌入式]
基于Spartan-3 <font color='red'>FPGA</font>的视频采集系统设计
基于DSP的无刷直流电机控制系统的研究与设计
引言 近几年来,随着电力电子器件和现代控制理论的迅速发展,无刷直流电动机由于没有接触式换向装置,不存在换向引起的火花,其具有效率高,转速不受机械换向所限制,可维护性强,安全性高等诸多优点,而被人们广泛应用于光驱、智能机器人、电动交通工具等领域。DSP(数字信号处理器)则以其高速的数据处理能力、丰富的内部资源、集成度高和功耗低等特点,已广泛应用在控制领域中。本文提出了一种基于DSP的无刷直流电机控制系统的设计方案。该设计结合模糊控制方法来实现无刷直流电动机的智能化控制。 1 无刷直流电机的数学模型 根据物理学公式,单根导体在磁场中切割磁力线运动时,所产生的电动势e为: 式中,B为磁场感应强度,l为磁场中导体的有效
[工业控制]
基于<font color='red'>DSP</font>的无刷直流电机控制系统的研究与设计
Transphorm 发布第二款采用 Microchip DSP的评估板
设计和制造符合 JEDEC 和 AEC-Q101 标准的GaN FET公司Transphorm,日前宣布推出第二块采用Microchip DSP技术的评估板。 TDTTP2500B066B-KIT 是一款 2.5kW 的 AC-DC 无桥图腾柱功率因数校正 (PFC) 评估板,可将 Transphorm 的 SuperGaN FET 与 Microchip 的 dsPIC33CK 数字信号控制器 (DSC) 板配对,包含预编程固件,可以轻松根据最终应用进行定制。使用新开发板可以更快地开发数据中心和工业电源。 TDTTP2500B066B-KIT 可随附使用 Transphorm 最新 SuperGaN Gen IV 器件
[电源管理]
基于DSP的高动态GPS接收机关键技术讨论
摘 要: 在高动态条件下,结合GEC公司的十二通道相关器GP2021,讨论了GPS接收机的结构设计和研制高动态GPS接收机所涉及到的关键技术,以及DSP在接收机中的功能。 关键词: 高动态 GPS DSP GPS是美国建立的高精度全球卫星定位导航系统,在陆地、海洋、航空和航天等领域有着广泛的应用。而高动态GPS接收机则可应用于导弹、卫星、飞机导航等许多场合,但由于高动态GPS接收机涉及军工等敏感领域,故国外的相关技术或产品对我国是封锁的,有关高动态的核心解决技术在各种文献中也见之甚少,相关技术必须自主开发。 GPS接收机的实时动态性能、定位精度以及功能的丰富性与其所选用的CPU性能有很大关系。具
[嵌入式]
基于<font color='red'>DSP</font>的高动态GPS接收机关键技术讨论
基于脉动阵列的FIR滤波器设计
1 引 言 有限长冲激响应(FIR)滤波器在数字信号处理中是一种基本的处理单元。无限长单位冲激响应(IIR)数字滤波器的优点是可以利用模拟滤波器设计的结果,但其缺点是不具有线性相位性。图像处理以及数据传输都要求信道具有线性相位特性,FIR滤波器可以做成严格的线性相位,避免被处理信号产生相位失真,还可以具有任意的幅度特性。此外,FIR滤波器的单位冲激响应是有限长的,因而滤波器一定是稳定的。 在数字滤波器的研究中,已经提出多种FIR滤波器的设计和实现方法,如并行结构、流水线结构、分布式结构等 。FIR滤波器计算量大,且要求实时实现。如何提高速度以满足信号处理的高效性和实时性一直是人们研究的重点和热点。脉动阵列是一种新型的流水线结构
[嵌入式]
基于Labview开发环境对滤波器实现改进设计
1、引言 在目前的测试领域中,越来越广泛地利用相关检测的方法进行滤波,利用相关滤波可以方便地从复杂的待测信号(包括有用信号、直流偏置、随机噪声和谐波频率成分等)中分离出某一特定频率的信号,在数字技术迅速发展以后,相关滤波也经常利用A/D板对信号采样后,在计算机中实现,成为数字滤波器的一种形式,本文设计了一种实现相关滤波的方法,这是相关分析在测试技术中的一个典型应用。图1所示为相关滤波器的典型框图。 Labview是美国国家仪器公司推出一种基于“图形”方式的集成化程序开发环境,是目前国际上唯一的编译型图形化编程语言,在以PZ机为基础的测量和工控软件中,Labview的市场普及率仅次于C++/C语言,Labview开发环境具有一系
[测试测量]
基于Labview开发环境对<font color='red'>滤波器</font>实现改进设计
基于FPGA的前向纠错算法
1 引言   目前,无线产品的广泛应用使无线音频和视频的高质量传输成为可能。蓝牙、无限局域网等无线传输设备比较复杂,成本较高,急需开发一种简便的、仅用于流媒体的无线传输平台,将音频数据实时地发送到移动终端。由于音频数据的实时性,不宜采用反馈重传等造成很大时延的差错控制方式。前向纠错码(FEC)的码字是具有一定纠错能力的码型,它在接收端解码后不仅可以发现错误,而且能够判断错误码元所在的位置并自动纠错。这种纠错码信息不需要储存,不需要反馈,实时性好,故可选择前向纠错来实现差错控制。   笔者设计的系统指标如下:   ●当信道误码率为3x10-3时,经过前向纠错,误码率降到10-7以下;   ●数据源使用的是S/PDIF民用数字音频格式
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved