便携消费电子领域的处理器多核化正发展快速,几乎快追上PC端的性能发展了:双核正开始普及,四核AP已经不远了。未来AP的发展方向也可以参考PC端的发展历程来判断。在近日举办的深圳(国际)集成电路技术创新与应用展上,本站记者采访到了MIPS中国区市场营销主管费浙平,他对未来AP多核的发展方向表达了自己的看法。
DSP或消失
他指出,AP当中典型的核心可分为CPU、DSP和GPU三类。而在当下处理芯片里,CPU与GPU内核都会存在,而DSP的使用领域正在变窄。以前的多媒体运算是由DSP处理的,现在则由专属硬件来处理了。现在流行的1080P,DSP是算不过来的,而且CPU也算不过来,这时,这种文件的处理会变成专用的硬件:编码器和解码器。
MIPS中国市场营销主管 费浙平
因此,多媒体的处理增多之后,DSP的使用反而减少了。AP当中的处理器包括CPU、GPU和硬件模块,但硬件模块不属于处理器。因此未来的多核将主要是CPU和GPU的天下,但是DSP在通讯中一定会被用到。在通讯领域,基带中的协议栈必须放在DSP中跑。未来多核的发展只需看CPU和GPU两者。同时,CPU与GPU各自可以发展成为多核。就核的数量来讲,GPU较CPU这块发展慢一些。
CPU最多发展至四核
GPU的多核化是可以理解的,未来达到8核、16核的水平是源自媒体处理的复杂性,以及自身特殊的处理性能。而CPU是不是也可以朝着这个方向发展,达到这么多核心数目呢?
“在便携消费类电子领域来讲,CPU最多为4核,每个核两线程。”费浙平说,“多线程是正规CPU必备的技术,而GPU其实是特殊种类的CPU。它的特殊性表现在并行度特别高,遇到与GPU相关的算法时,运算速度特别快,因此它是一个优化的CPU。因此,所有的GPU都是多线程的。其实,多线程技术是特别成熟的,它的工程应用比多核还要早。
费浙平表示,在技术发展史上,是先有多线程,后有多核的。“举个例子,可以看看英特尔的台式机的CPU,它是先出超线程,后来才有双核。”所以,GPU在早期也是同样的发展轨迹。像台式机的GPU有几十上百个GPU核心,然后每个核都有多线程,这是为了追求最大的性能。所以以后,CPU的多核和多线程肯定会同时出现,但是核数和线程数没有GPU那么多。未来的CPU将是4个两线程的核。
关键字:DSP 四核
引用地址:
DSP或消失 CPU核心或发展至四核
推荐阅读最新更新时间:2024-05-02 22:09
基于DSP的人脸识别系统设计
为了人脸识别的相关算法能快速运行,选择了TI公司的DSP处理器,另附加键盘模块和PAL制式输出模块,可以脱离PC独立对PAL视频信号进行采集和处理,并独立运行人脸的定位,特征抽取以及人脸的识别。硬件方面,系统采用了存储器切换系统,使得图像数据缓存和读取分别由CPLD和DSP独立且同时执行,缩短了数据的处理周期,保证了系统的实时运行。软件设计包括了:人脸定位、人眼定位、样本存储以及人脸识别。其中样本由DSP自动选取,根据人眼定位和人脸标记方框的大小共同决定,选取一部分大小相等且眼距相同的图片作为训练样本以及待识别样本。在主分量分析过程中,提取出主分量构成特征脸空间,将原样本投影到该空间内一点,再输送到KNN分类器中进行分类。该设
[嵌入式]
DSP+FLASH引导装载系统的设计与实现
在一些脱机运行的DSP系统中,用户代码需要在加电后自动装载运行。DSP系统的引导装载(Bootload)是指在系统加电时,DSP将一段存储在外部的非易失性存储器的代码移植到内部的高速存储器单元中去执行。这样既利用了外部的存储单元扩展DSP本身有限的ROM资源,又充分发挥了DSP内部资源的效能。尽管用户代码在一段时间相对是固定的,但是如果直接将其掩膜到内部ROM中去的话,一方面受容量以及价格的限制,另一方面则在系统代码级上显得不是很灵活方便。FLASH是一种高密度、非易失性的电可擦写存储器,而且单位存储比特的价格比传统的EPROM要低,十分适合于低功耗、小尺寸和高性能的便携式系统。除了可以采用专用的硬件编程器把代码灌入FLASH
[嵌入式]
FPGA首次集成硬核浮点DSP,高性能计算领域与GPU较高下
Altera公司日前宣布在FPGA浮点DSP性能方面实现了重大突破。该公司首席DSP产品规划经理Michael Parker称,Altera是第一家能够在FPGA中集成硬核IEEE 754兼容浮点运算功能的可编程逻辑公司,前所未有地提高了DSP性能、逻辑效率和设计效能。根据规划,硬核浮点DSP模块将集成在正在发售的20nm Arria 10 FPGA和SoC中,也将集成在14nm Stratix 10 FPGA和SoC中,DSP设计人员可以选择定点或者浮点模式,浮点模块与现有设计后向兼容。 面向高性能计算,与GPGPU展开竞争 与传统使用定点乘法器和FPGA逻辑来实现浮点功能的做法不同,Altera的硬核浮点DSP几乎不使用现有F
[嵌入式]
博通公司推出新一代四核HSPA+处理器
首个整合5G WiFi、NFC、GPS和室内定位功能的四核平台 新闻要点: • 四核ARM Cortex A7处理器具有卓越的计算能力,能够 以合理的价格为用户提供一种身临其境般用户体验 • VideoCore®多媒体支持“dual HD”功能,为智能手机和具有Miracast功能的大屏幕(比如电视)提供同步高清输出。 • 提供交钥匙解决方案,集成蜂窝基带、触摸屏控制器、PMU、RFIC以及博通的全套连接技术,其中包括Wi-Fi、蓝牙、NFC、GPS以及高级室内定位功能。 北京,2013年6月19日 - 全球有线和无线通信半导体创新解决方案的领导者博通(Broadcom)公司(Nasdaq:BRCM,宣布推出一款为高性能的入门
[手机便携]
德国初创公司发力模拟等效电路,欲取代传统DSP
位于德国慕尼黑的无晶圆厂半导体公司Aspien GmbH旨在用专有的简单的模拟等效电路(analog equivalents)来取代常规数字信号处理器和数字功能模块。 Aspien由慕尼黑科技大学(Technical University of Munich)剥离出来,创立于2005年6月。最初该公司将其模拟信号处理结构瞄准几乎在所有形式的数字通信中出现的前向纠错应用(FEC)。在与贝尔实验室朗讯科技及慕尼黑大学(Munich University)合作的项目中成功研制出两款原型芯片后,该公司信心倍增。 1997年Joachim Hagenauer教授所获专利覆盖了回到模拟信号处理的概念。这一想法来自当时Hagenauer的一
[焦点新闻]
BSP-15宽带数字信号处理器及其应用
在多媒体信号处理领域,特别是视频处理方面,通常要求数字信号处理器具有针对多媒体应用的优化的内核结构和丰富的媒体接口,通用信号处理器在这方面性能得不到充分发挥,为此,美国Equator公司推出了BSP系列高速宽带数字信号处理器BSP系列。BSP-15是该系列中的一款,与MAP-CA反向兼容。BSP-15是专门以视频应用为中心而设计的高效DSP,以高度集成的单芯片满足了宽带产品的需要。在400MHz的时钟频率下,BSP-15处理能力为40 GOPS(每秒400亿次整数运算),处理速度相当于Pentium III的8.5倍,是同系列MAP-CA芯片的1.33倍,是其它解决方案的10倍以上。由于BSP-15核心功能是通过软件为高性能、大视
[单片机]
基于DSP的USB 接口设计方案
本文介绍了一种基于DSP的USB 接口设计方案,分别从接口的硬件设计、接口操作原理、软件设计流程以及中断服务程序设计要点等方面进行阐述,并利用Cypress 公司提供的USB2.0 接口芯片CY7C68001 实现了USB2.0 从机接口设计,通过硬件平台的搭建和软件程序设计,实现了PC 机与DSP 之间高速双向地传输数据。 1 引言 近年来,随着数字信号技术的发展,需要处理的数据量越来越大,处理的速度也越来越快,因此具有高速性能DSP 芯片的应用得到了广泛重视。而通过DSP 处理的数据往往要传输给PC 机进行存储和再处理,那么就必须解决DSP 与 PC 机之间的高速通信问题。本设计方案以德州仪器(TI)的C5000
[嵌入式]
LG首款处理器正式发布:1.5GHz双四核
LG发布了自己的第一颗移动处理器“NUCLUN”,并会在本周内推出第一款基于该处理器的智能手机“G3 Screen”( 也就是新曝光的Liger F490L ),但仅在韩国本土市场上发售。 NUCLUN(发音为NOO-klun)采用了ARM big.LITTLE设计理念,由四颗1.5GHz A15、四颗1.2GHz A7核心组成,GPU图形核心为 四核的PowerVR G6430 。
在如今这个徐徐开启的64位时代,如此规格显然很低端了,CPU频率偏低,GPU也是去年苹果A7上的配置。
当然了,这毕竟是LG第一次尝试做应用处理器,万事开头难,是可以理解的。
比较突出的是,LG宣称它还支持LTE C
[手机便携]