基于DSP和FPGA技术的低信噪比雷达信号检测

发布者:TranquilDreams最新更新时间:2014-07-19 来源: 互联网关键字:DSP  FPGA  信噪比  雷达  FIFO 手机看文章 扫描二维码
随时随地手机看文章

  我国目前的海事雷达大多为进口雷达,有效探测距离小,在信噪比降为3 dB时已经无法识别信号。随着微电子技术的迅猛发展,高速A/D(模拟/数字转换)和高速数字信号处理器件(Digital Signal Proeessors,DSP)、高速现场可编程逻辑器件(Field ProgrammableGate Array,FPGA)的出现,可以在不增加现有雷达发射功率和接收灵敏度的前提下,在信噪比降为3 dB时能测到雷达信号,使雷达的有效作用距离提高。本文主要介绍基于DSPFPGA技术的低信噪比情况下雷达信号的检测。

  1 设计思想

  本技术的设计思想主要是通过对接收到的雷达信号进行高速A/D采样,然后利用DSP和FPGA芯片对采样后的信号幅度和轮廓进行判断,以实现低信噪比条件下雷达信号的识别,从而还原出有效信号。系统原理框图如图1所示。

系统原理框图

  2 系统的硬件设计

  2.1 高速A/D设计

  大部分雷达信号为射频脉冲信号,常用的工作频率范围为2~18 GHz,脉冲持续时间在几十纳秒到几百微秒。假设检测信号脉宽为150 ns,根据奈奎斯特采样原理,必须选用高速的A/D转换器才不使信号丢失,实际实现需尽可能地多采样数据,才有利于信号幅度和轮廓的识别。经综合考虑,决定每隔8 ns采样一个数据,150 ns可采样18个数据,选用125 MHz的高速A/D转换芯片MAX19541,数据采样位数为12位。MAX19541经过优化,在高于300 MHz的高IF频率时具有优异的动态性能。MAX19541采用1.8 V单电源工作,转换速率高达125 MSPS,功耗仅为861 mW,差分模拟输入可以是交流或直流耦合。该器件还具有可选的片上2分频时钟电路,允许高达250 MHz的时钟频率。这有助于降低输入时钟源的相位噪声,从而获得较高的动态性能,同时采用差分的LVPECL采样时钟,可以获得最佳性能。MAX19541数字输出为CMOS兼容,数据格式可选择2的补码或偏移二进制码,可工作在并行模式,以采样速率从单个并行端口输出数据;或工作在demux并行模式,以1/2采样速率从两个单独的并行端口输出数据。MAX19541的这些优异性能不仅满足高速采样的要求,并且外围器件少,与后级芯片接口简单,无需电平转换。

  2.2 FPGA设计

  FPGA芯片主要实现数据缓存和电平判断功能,其核心问题为基于用双端口块存储器(Block RAM)的FIFO模块设计和电平判断检测设计。

  由于接收机设计的目的是准确实时地处理输入数据,高速A/D的输出必须由高速数字电路处理,否则数字化后的数据就会丢失,或者系统只能工作在非实时模式,所以这些处理方法的计算速度则是目前最为关心的问题。为了能够及时处理高速采样(8 ns)数据,不丢失数据,后继数字处理器件FPGA处理芯片必须选用工作速度高于8 ns的芯片,这里选用了Xilinx公司的SPARTAN XC3S200。Spartan-3 FPGA采用90 nm技术,I/O管脚都支持全SelectIO-Ultra功能,实现了快速、灵活的电接口,足够多的I/O管脚可分别与前级的12位高速A/D转换芯片、后级的DSP处理器相连。该器件具有SRL16移位寄存器逻辑和分布式存储器,能够满足高速大容量的数据缓存和判断处理的需求。FPGA芯片的数据缓存功能基于用双端口块存储器(Block RAM)的FIFO模块设计,容量为负责存储高速A/D转换器转换过来的并行12位数据,供DSP进行数据处理。系统的工作时钟是65 MHz,在实现该模块时,调用COREGenerator来生成FIFO,通过FPGA中的专用双端口块存储器资源,生成的FIFO模块,其存取速度可以达到100 MHz以上,完全满足实际使用的需求。

  FPGA芯片的电平判断检测功能在后面的FPGA检测方法中有详细说明。

  2.3 DSP设计

  DSP处理器负责电平判决门限的运算处理,选用TI公司的TMS320F2812芯片。TMS320F2812提供了强大的计算能力,最高运行速度可达150 MIPS,具有处理性能更强,外设集成度更高,程序存储器更大等特点。TMS320F2812包含了多种芯片,可提供不同容量存储器和不同外设,以满足各种应用的要求。TMS320F2812芯片通过外部地址与数据总线与FP-GA处理芯片相连接。DSP处理器不断从FPGA芯片的FIFO中读出A/D转换后的雷达接收数据,经过运算处理得出噪声的均方根值,再计算出雷达信号的判决门限值写入FPGA芯片的电平接收寄存器中,以进行有用信号的判断处理。

  3 系统的算法设计

  该检测方法的难度在于噪声均方根值的计算和信号判决门限值的确定。

  3.1 噪声均方根值的计算

  为了确定噪声的均方根值,DSP处理器需要计算大量的数据,以使计算结果尽可能接近真实噪声值。通过计算噪声的1 024个点来计算噪声的平均值,噪声的采样点越多,计算出来的噪声平均值起伏越小,同时也越精确。设单个噪声值为A,噪声平均值为X,噪声均方根值为Y,则:

公式

程序  3.2 信号判决门限值的计算

  信号判决门限值的计算也是信号检测最关键的部分,首先根据信噪比为3 dB,算出雷达信号大概是噪声信号的1.41倍。既要检测出有用的雷达信号,又要避免将噪声误判为信号,如果门限选得很高,则虚警概率很低,但接收机的灵敏度也会降低,这是不能接受的,通常情况下,每隔几十秒报告一次错误的信息是可以接受的,接收机后的信号分类处理器会将其滤除掉。同时实际上只通过单一门限判断雷达信号的效果无法令人满意,根据大量的试验数据确定了两级检测门限,即信号的第一检测门限定为1.3倍的噪声均方根值,信号的第二检测门限定为1.5倍的噪声均方根值,这样既利于DSP的快速计算处理,又省去了耗费很多时间的复杂傅里叶计算,而且倍数可根据信噪比的不同进行调整。设信号的第一检测门限为Z1,信号的第二检测门限为Zh,则:

公式

  4 雷达信号的FPGA检测方法

  DSP处理器计算出雷达信号的判决门限值,FPGA芯片根据门限值从高速A/D转换器的转换结果中提取出雷达信号,检测方法有两种。

  4.1 多样本检测方法

  多样本检测方法即从N个连续样本中判断至少有L个样本必须超过门限,满足信号判决门限值的要求。

  首先FPGA芯片存储了大量的采样数据,根据DSP处理器计算出的门限值,FPGA芯片不断检测A/D转换后的数据是否大于信号的第一检测门限Z1,如果满足要求,则判为有效信号开始,FPGA芯片对A/D转换的连续18个数据进行判断。在18个数据中,如果有7个数据都大于信号的第一检测门限Z1,则继续判断是否至少有3个数据大于信号的第二检测门限Zh,有则判断为检测到雷达信号,无则继续检测。实行双重门限检测是为了判断有用信号的开始和二次过滤噪声。

  4.2 概率密度检测法

  雷达信号检测的另一个方法是概率密度检测法,它根据150 ns需采样的18个数据,通过FPGA芯片不断计算连续18个数据点的输出和,并将结果除以18,与门限值(Zh)进行比较,计算和大于这一门限值,则判断为有信号,否则判断为无信号。

  5 虚假信号的滤除

  接收过程中会遇到幅度较大的大噪声,如果不做虚假信号的滤除,将有可能把它误判为一个有效信号。为了滤除此类噪声,对检测出的信号还要继续进行过滤处理,根据有效信号的前后时间段应对噪声(低电平)进行判断,如果有效信号的前后时间段检测为高电平,则将该检测信号判为大噪声。具体实现方法如下:FPGA芯片在检测到的信号前后各取6个A/D转换的数据,如果6个数据中有1个数据满足信号的第二检测门限Zh,则判断检测到的信号为虚假信号,需滤除。

  6 结 语

  试验证明上述FPGA的两种检测方法都可对信号进行有效检测,当只存在噪声时,接收机不产生虚假的信号;当输入单个信号时,接收机输出单个检测信号,不产生多余的虚假信号;当输入多个信号时,接收机则输出多个检测信号,有效实现了低信噪比情况下雷达信号的检测。

  数字化的处理方法使得对各种信息的处理更具有灵活性、准确性和功能可扩展性,对数字化的信息进行存储、传输、处理也更加方便、快捷和可靠。所以基于数字化技术的信息处理是必然的发展趋势,具有广阔的应用前景。

关键字:DSP  FPGA  信噪比  雷达  FIFO 引用地址:基于DSP和FPGA技术的低信噪比雷达信号检测

上一篇:一种基于DSP的MIMO系统空时编码盲识别方法
下一篇:增添杀手功能 FPGA协同处理器通吃行动/穿戴

推荐阅读最新更新时间:2024-05-02 23:05

基于C语言设置TMS320 DSP中断向量表
摘要: 随着DSP芯片应用的不断深入,用C语言开发DSP芯片,不仅可以使DSP芯片的开发速度大大提高,也使得程序的修改和移植变得十分方便。C语言设置TMS320系列DSP中断向量表是高级语言开发DSP的一个具体应用。 1、引言 DSP(数字信号处理器)自二十世纪70年代末80年代初诞生以来,得到了突飞猛进的发展,在信号处理、通讯、雷达等方面应用越来越广泛,而且开发手段和开发设备也越来越多样化。其中C语言在DSP开发应用中起着越来越重要的作用,以C语言编写的DSP应用程序具有可读性、可移植性,易于维护和修改。另外在DSP应用系统中,中断是完成数据传递、实时处理等的重要手段,因而用C语言完成对DSP中断设置是DSP开发的重要
[嵌入式]
从MCU到FPGA:第1部分
我是MCU的长期用户和狂热者,特别是对多功能低成本MCU上有着浓厚的兴趣,这种MCU模块能够通过单芯片实现优秀的通信能力。我做过很多有意思的小玩意,包括:MP3播放器、闹钟、无线地面湿度控制系统、宠物活动监视器、低功耗蓝牙姿态控制等。在这些小项目中,MCU实现信息的收集和传输,用起来十分方便。 最近,我接手一个项目,这个项目不仅要求我使用FPGA,而且还要求我使用功能更强大的ARM。这都是我从未接触过的领域。在这个系列博客中,我将介绍我是如何将自己现有的MCU知识和经验运用到FPGA中的。本文是系列博客的在第一篇,我将从FPGA的优点和缺点入手,并介绍Terasic DE10 Nano开发套件,以及IP核在FPGA设计中的作用
[嵌入式]
基于直接数字频率合成的可编程遥测信号源
0 引言 遥测信号源的主要功能是模拟弹载遥测信息。从技术实现上,可将信号源分为模拟信号源、数字信号源和DDS信号源。其中DDS信号源是现代信号源的发展方向。DDS技术(直接数字频率合成)是近年来迅速发展起来的一种新的频率合成法,具有可编程、易于实现各种数字化调制(如PSK,FSK等高精度的数字调制),频率分辨率高、转换速度快、稳定度高,相位噪声低以及集成度高等优点。近年来,随着遥测技术的发展,遥测产品逐渐呈现出小型化、标准化、系列化等应用需求。因此,为满足应用需求,遥测信号源必须能够提供多样的被测信号类型,根据被测模块参数的变化进行实时调整,实现一一对应。而传统的遥测信号源在设计上缺乏灵活性、通用性,被测参数的多样性和实时性差,
[测试测量]
基于直接数字频率合成的可编程遥测信号源
基于DSP的PCI总线数据采集系统的研究
1 引言 随着数字信号处理器性能的不断提高及其成本与售价的大幅下降,数字信号处理应用领域飞速扩展,信号处理进入了一个新的发展时期。同时随着计算机技术以及互联网络技术的不断发展,越来越多的数据需要经过计算机来进行处理、存储、传输筹操作。计算机的应用已经遍及我们生活的每一个角落。由于计算机本身的特点,通用计算机通常仅负责没有实时性要求的工作,而不适于进行实时性要求很高的数字信号处理。将计算机和DSP有机地结合起来,充分利用各自的优点,它们将会相得益彰,满足现实应用中对数据实时处理能力、数据传输能力以及数据管理能力提出的越来越高的要求。PCI总线以其众多优点在计算机中具有不可取代的作用,采用PCI总线使DSP与计算机通信可以很好地满足
[嵌入式]
简化PCI总线协议的实现以及FPGA驱动设计
  目前,许多公司都提出了新型的计算机高速总线,如Arapahoe总线标准和HyperTransport技术,但各协议互不兼容,没有形成统一标准。作为传统的通用局部总线,PCI总线仍然占据着主流个人电脑市场,具有顽强的生命力。   现在市面上存在着各种PCI接口芯片,如AMCC公司的S5933,PLX的9080系列等。专用芯片可以实现完整的PCI主设备与从设备模式的接口功能,将复杂的PCI总线接口转化相对简单的用户接口,但系统结构受接口芯片的限制,不能灵活地设计目标系统,且成本较高。本文使用符合PCI电气特性的FPGA芯片进行简化的PCI接口逻辑设计,实现了33MHz、32位数据宽度的PCI从设备模块的接口功能,节约了系统的
[嵌入式]
简化PCI总线协议的实现以及<font color='red'>FPGA</font>驱动设计
禾赛激光雷达:2023年营收同比增长超50%,交付增长近2倍
2024 年 3 月 12 日,禾赛科技(纳斯达克: HSAI)公布了 2023 年第四季度及全年未经审计的财务数据,2023 年全年营收、交付量、综合毛利率均超预期。 禾赛在 2023 年实现全年营收 18.8 亿元,同比增长 56.1%;其中第四季度营收为 5.6 亿元,同比增长 37.1%。2023 年禾赛全年激光雷达交付量为 222,116 台,同比增长 176.1%;其中第四季度激光雷达交付量为 87,736 台,同比增长 84.6%。值得一提的是,在第四季度,禾赛科技激光雷达累计交付量突破了 30 万台,成为业内首个创下此里程碑的车载激光雷达公司。据盖世汽车研究院数据,2023 年禾赛 ADAS 激光雷达搭载量居行
[汽车电子]
禾赛激光<font color='red'>雷达</font>:2023年营收同比增长超50%,交付增长近2倍
基于ARM+FPGA的开发平台实现了基于CSMA/CA的MAC协议
0 引言 基于CSMA/CA的MAC协议的优势在于其简单和健壮性,适用于分布式网络,每个节点无需维持和动态更新周围相邻节点的状态信息,可以独自决定何时接入信道,只要上层有数据需要传输,MAC层就会对信道进行竞争,因此该协议的应用也相当广泛。嵌入式技术的发展对MAC协议的实现也提供了很好的技术支撑。本文搭建了一种基于ARM和FPGA相结合的嵌入式开发平台,并在此基础上设计与实现了基于CSMA/CA的MAC协议。由于ARM和FPGA本身就是可重构器件,同时将FPGA中的一些协议参数由ARM来设置,通过修改ARM的代码就可以实现对FPGA中协议功能的调整,方便快捷,不再需要重新生成比特文件下载,有利于MAC协议可重构的实现。 1 协
[单片机]
基于ARM+<font color='red'>FPGA</font>的开发平台实现了基于CSMA/CA的MAC协议
汽车雷达传感器分类 汽车雷达传感器在哪个位置
 在自动驾驶汽车的技术发展过程中,汽车对周边环境的感知与理解,是实现自动驾驶的基本前提。传感器是实现自动驾驶的基础,只有准确及时地感知车辆周围的道路、其它驾驶主体、行人等信息,自动驾驶汽车的驾驶行为才会有可靠的决策依据。   根据国家标准GB7665-87,传感器是能感受规定的被测量并按照一定规律(数学函数法则)转换成可用信号的器件或装置。雷达传感器是为汽车提供环境感知、规划决策的智能传感器,其核心原理为通过发射微波、声波或激光并接受回波来进行物体探测,是自动驾驶的核心传感器,起到无人驾驶汽车“眼睛”的作用,为无人驾驶提供安全保障。其中,用于环境感知的主流雷达传感器包括超声波雷达、毫米波雷达和激光雷达三种。   超声波雷达在近距
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved