电磁频谱监测分析仪是应对当前电磁信号频谱检测挑战,兼备高分辨率和高搜索速度的检测设备。频率分辨率的提高意味着幅度检测灵敏度和频率分辨能力双提升、因此其高分辨率、高速扫描的特点意味着在电磁信号检测领域拥有强大的检测效率。本系统采取了基于FPGA,DDR2内存卡和多DSP的信号高速存储及处理,多模式多窗口信号检测,多域信号分析的技术路线,是一台性能很高、功能较为强大的电磁信号检测分析仪器,有着传统检测仪器无法比拟的优点和广泛用途。
1 系统硬件方案
频谱监测分析仪系统组成包括了超外差信号接收,强大的中频信号采集处理系统,以及内嵌计算机系统这三大主要部分。超外差信号接收包括射频通道、微波驱动、本振合成,信号经过三次变频,变频到采样中频,中频采集处理系统基于软件无线电设计思想,包括中频电路、数字中频及存储单元、多DSP并行信号处理。内嵌计算机操作系统为Windows XP,是整机软件的载体,并可配置外接设备。整机原理框图如图1所示。
图1 系统组成框图
2系统软件设计
2.1平台和开发环境
本系统拟采用测试仪器行业主流的Wintel架构搭建控制平台,主控制器采用高性能CoreDuo双核处理器,选用Windows XP作为软件运行平台,充分满足用户的使用习惯以及数据资源共享的需要;整机软件开发环境采用了VS2005集成开发环境,并利用VisualSourceSafe进行团队化开发管理。
2.2数据处理模块设计
数据处理模块主要是对信号进行采集,然后将数据送入计算机。数据处理模块的核心工作就是把所要采集的信号进行量化和采集。该模块的详细软件设计如图2所示。
图2 数据处理模块软件设计流程图
2.3用户接口和界面设计
本系统设计了扫描检测和多域分析(内含调制识别)两种主要的测量功能,对于每种测试功能,均可在操作界面固定位置激活参数测试向导,并通过下拉式菜单、快捷按钮、传统菜单和众多的对话框实现和用户的友好交互,用户可以定制参数测试方法后储存为参数测试解决方案,后续使用时可以直接调用该解决方案,实现一键化测试、测试参数报表方式灵活可选,以便更加贴近不同需求。
2.4控制和数据传输接口设计
在本系统中,数据采集与传送速率高达几十兆字节/秒,要求整机具备USB、LAN、GPIB、并口、串口等各种通信协议,支持1024×768的TFT显示及LVDS接口,支持可配置的打印方案,支持海量/移动存储设备,需要实现对数字中频模块、模拟电路模块、专用外设以及通用外设的控制,这其中有高速处理器件,海量存储器件,部分功能I/O中使用慢速或者串行器件,如果采用单一制式的总线进行接口设计显然是不合理的,这里采用的是PCI、USB、自定义仪器控制总线相结合的复合总线形式。3系统主要技术的实现
3.1高速数据采集PCB设计技术
一个理论上完善的系统设计,在实现时很难达到理论设计的要求,这是因为实际存在的各种干扰都对电路有影响,而且还要处理好地线排布、电源去耦、信号传输线的反射等实际问题。下面是针对这些问题本项目采用的一些设计技巧:避免走线的直拐角,尽可能地用45°走线或弧线;尽可能少用过孔,因为每一个过孔都是一个阻抗不连续点;尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线。>电源线>信号线;信号间的串扰对相邻平行走线的长度和走线间距极其敏感,因此相邻走线层的信号线的总体走线方向一般要互相垂直,在同一走线层上尽量使高速信号线与其他平行信号线间距拉大,平行长度缩小;在优化布局的基础上,尽量缩短高速信号的长度,控制信号组延迟的一致性是布线时的重要任务;不用桩线,因为任何桩线都是噪声源,如果桩线短,可在传输线的末端端接就可以了,如果桩线长,会以主传输线为源,长生很大的反射,使问题复杂化。
3.2多DSP互联技术
为了提高信号处理速度,采用多DSP处理器,采用的DSP型号为ADI公司的ADSP-TS20IS.本系统采用3个高性能DSP高速处理,其中2个为信号处理DSP,1个为管理DSP.作为2个信号处理DSP,分时接收前端A/D的采样数据,然后进行数字并行滤波器组处理提取信号的频率信息、功率信息、带宽信息,2个DSP的处理结果送给管理DSP.管理DSP是数据处理层和数据管理层之间的纽带,负责协同多DSP处理系统的工作,本系统采用的多DSP连接框图如图3所示。
图3 多DSP连接框图
3.3能量检测技术
阈值设定和计算是进行信号能量检测的前提和关键,用户监测分析频率范围比较窄的情况下可以采用电平阈值方式,电平阈值作为单一电平设定和使用比较简单方便,但在频段较宽的情况下,电平阈值无法有效完成多个波段同时扫描的情况下较小电平信号的监测,为此设计了自动阈值算法(见图4),自动阈值由软件根据频谱数据自动计算背景噪声功率,并通过加一个偏移值,很好的把噪声和信号区分开。
图4 自动阀门门限算法
4系统功能的实现
本文设计的频谱监测分析仪各种功能都已经实现,几个功能实现界面如图5,图6所示,在频谱监测中发挥了重要作用。
图6 能量检测
5结论
本文设计了一个频谱监测分析仪的总体方案,即由超外差信号接收,强大的中频信号采集处理系统以及内嵌计算机系统这三大主要部分组成。在设计总体方案的同时,给出了实现此总体方案的几个关键技术。实践证明,该频谱监测系统具有高分辨率、高速度搜索、高速存储及处理的特点,有良好的应用前景。
关键字:FPGA DSP
引用地址:
基于FPGA+DSP的频谱监测仪设计及实现
推荐阅读最新更新时间:2024-05-02 23:08
瑞萨全新PMIC参考设计加速FPGA和SoC产品问市
全球领先的半导体解决方案供应商瑞萨电子株式会社宣布推出三款易于使用的电源管理IC(PMIC)参考设计,用于为Xilinx Artix-7、Spartan-7系列FPGA以及Zynq-7000 SoC的多个电源轨供电,并可选配DDR存储器。瑞萨与Xilinx紧密合作,提供低风险且易于开发的电源解决方案,以加速FPGA和SoC设计。该参考设计可加快各种工业及运算类应用的电源研发速度,其中包括电机控制、机器视觉摄像头、可编程逻辑控制器(PLC)、家庭网关与家电、便携式医疗和无线设备等。 瑞萨高效PMIC参考设计提供了用户友好的交钥匙解决方案,使单个设计能够支持不同的Xilinx速度等级和DDR存储器类型,包括DDR3、DDR3
[嵌入式]
通过JTAG口对DSP外部Flash存储器的在线编程
引言
在采用TI数字信号处理器(DSP)的嵌放式硬件系统开发完成,软件也有CCS2.0集成开发环境下仿真测试通过后,怎样将编译、链接后生成的可执行文件(.Out),经过转换后的十六进制文件(.Hex)写入硬件系统的Flash存储器中,让系统脱机运行,这是许多DSP开发人员及初学者遇到并需要解决的问题。
从JTAG接口对DSP外部Flash的编程方法不只一种。本文以TMS320C6711-150 DSK板为例,介绍“在线仿真状态下”对Flash的编程。
1 Flash存储器的擦除
Flash编程之前,应对Flash进行擦除,使其每个数据位都恢复为1状态,即全FF状态。对Flash的擦除操作需要6个总线周期,总线时
[单片机]
基于MCU+FPGA的LED大屏幕控制系统的设计
引言 只要在现在的市场上走一圈就会发现,大部分的中小规模 LED显示系统,采用的是传统的单片机作为主控芯片。但是内部资源较少、运行速度较慢的单片机,很难满足LED大屏幕的显示屏,因为系统要求数据传输量大,扫描速度要快。以FPGA作为控制器,一方面,FPGA采用软件编程实现硬件功能,可以有效提高运行速度;另一方面,它的引脚资源丰富,可扩展性强。因此,用单片FPGA和简单的外围电路就可以实现大屏幕LED显示屏的控制,具有集成度高、稳定性好、设计灵活和效率高等优点。 1 系统总体结构 LED大屏幕显示系统由上位机(PC机)、单片机系统、FPGA控制器、LED显示屏的行列驱动电路等模块组成,如图1所示。上位机负责汉字、字符等数
[单片机]
基于DSP的软件无线电基频发射机的设计与仿真
引言 软件无线电突破了传统的无线电台以功能单一、可扩展性差的硬件为核心的设计局限,强调以开放性最简硬件为通用平台,尽可能地使用可升级、可重配置的应用软件来实现各种无线电功能。用户在同一硬件平台上可以通过配置不同的应用软件来满足不同时间、不同环境下的不同功能需求,具有很强的灵活性和开放性。 DSP(数字信号处理器)凭着灵活性、精确性、稳定性、可重复性、体积小、功耗小、易于大规模集成,特别是可编程性和易于实现自适应处理等特点,给数字信号处理带来了巨大的发展机遇。 基于上述优点,用DSP实现基于软件无线电技术的基频发射机,不仅降低了产品的成本,减小了设备体积,满足系统的需要,而且随着DSP处理速度的不断提高,可将内插等复杂运算集成
[嵌入式]
FPGA系统的供电要求和最新DC/DC稳压器解决方案
随着FPGA制造工艺尺寸持续缩小、设计配置更加灵活,以及采用FPGA的系统的不断发展,原来只采用微处理器和ASIC的应用现在也可以用FPGA来实现了。最近FPGA供应商推出的新型可编程器件进一步缩小了FPGA和ASIC之间的性能差别。尽管这类器件的可配置性对设计工程师很有吸引力,但使用这些器件所涉及的复杂设计规则和接口协议,要求设计工程师经过全面的培训,并需要进行参考设计评估、设计仿真和验证工作。另一方面,FPGA应用中非常复杂的模拟设计,例如用于内核、I/O、存储器、时钟和其它电压轨的DC/DC稳压器,也要求新的解决方案。本文讨论的高性能DC/DC转换器有助于系统设计工程师克服这些挑战。 FPGA系统的供电要求 1.
[应用]
基于FPGA的人工神经网络实现方法的研究
引言 人工神经网络(ArtificialNeuralNetwork,ANN)是一种类似生物神经网络的信息处理结构,它的提出是为了解决一些非线性,非平稳,复杂的实际问题。目前实现ANN还主要依靠软件程序.但是依靠程序很难达到实时性的要求。 神经网络在FPGA上实现是独立于冯·诺依曼架构,利用FPGA的并行性,在一些实时性要求很强的领域应用。通用计算机虽然编程容易,但是很多时间浪费在分析指令,读出写入数据等。于是人们想利用ASIC(专用计算芯片)完成神经网络的计算任务,但是由于资源有限,这种芯片只限于实现特定的算法结构和小规模网络,而且专用芯片的制作成本很高,只适合大批量生产。 可编程逻辑器件FPGA的出现给I
[嵌入式]
Altera为三洋后视倒车摄像添图像功能
Altera公司宣布,三洋电子有限公司在其CCA-BC200汽车后视倒车摄像系统中采用了Cyclone II FPGA和Nios II嵌入式处理器。Cyclone II FPGA的Nios II嵌入式处理器为三洋公司提供了高性能图像处理解决方案,降低了广角和偏角失真。和数字信号处理器(DSP)方案相比,单芯片FPGA是更紧凑、更可靠的解决方案,而前者通常需要两个以上的器件。 CCA-BC200是业界的首款配件市场后视倒车摄像系统。该系统可以连接至所有汽车的视频监视系统,对图像进行数字校正,实现更清晰自然的图像。三洋公司在消费类电子产品展(CES)上展示了这一后视倒车摄像系统。 三洋电子有限公司汽车高级技术中心经理Hi
[嵌入式]
基于DSP和PCI总线的通信数据采集系统
摘要: 介绍一种基于DSP和PCI总线的移动通信数据采集系统。提出了一种双映射方式,成功地解决了DSP的主机通信接口(host port interface,简称HPI口)和PCI9052之间的通信连接。
关键词: 数字信号处理器 数据采集 PCI总线
随着移动通信突飞猛进的发展,移动通信的数据业务量急剧上升,监控大容量的移动数据业务成了电信运营商刻不容缓的需求。而移动通信数据的传输一般都是基于E1链路。因此从E1链路上采集通信数据成了移动数据业务监控最基础的一部分。
数字信号处理器能够高速地处理数据并具有强大的数字吞吐能力,在数据采集领域获得了广播的应用。而PCI总线也因为极高
[应用]