Altera彻底改变基于FPGA的浮点DSP

发布者:EtherealHeart最新更新时间:2014-09-08 来源: 互联网关键字:Altera  FPGA  DSP 手机看文章 扫描二维码
随时随地手机看文章
  公司日前宣布在浮点性能方面实现了变革。是第一家在中集成硬核IEEE 754兼容浮点运算功能的可编程逻辑公司,前所未有的提高了性能、设计人员的效能和逻辑效率。硬核浮点模块集成在正在发售的 20 nm Arria 10 和SoC中,也集成在14 nm Stratix 10 FPGA和SoC中。集成硬核浮点DSP模块结合先进的高级工具流程,客户可以使用Altera的FPGA和SoC来满足越来越高的大计算量应用需求,例如高性能计算 (HPC)、雷达、科学和医疗成像等。

  含在Arria 10和Stratix 10器件中的硬核单精度浮点DSP模块基于Altera创新的精度可调DSP体系结构。传统的方法使用定点乘法器和FPGA逻辑来实现浮点功能,而Altera的硬核浮点DSP与此不同,几乎不使用现有FPGA浮点计算所需要的逻辑资源,从而提高了资源效率。这一革命性的技术支持Altera在Arria 10器件中实现1.5 TeraFLOP (每秒浮点运算次数)的DSP性能,而在Stratix 10器件中DSP性能则高达10 TeraFLOP。DSP设计人员可以选择定点或者浮点模式,浮点模块与现有设计后向兼容。

  Altera 公司软件、IP及DSP市场总监Alex Grbic评论说:“在我们的器件中实现IEEE 754兼容浮点DSP模块的确在FPGA上实现了变革。采用硬核浮点功能,Altera FPGA和SoC的性能和功耗效率比在更多的应用上优于微处理器和GPU。”

  FPGA的每瓦性能最高

  FPGA具有精细粒度的密集流水线体系结构,因此非常适合用作高性能计算加速器。器件包含了硬核浮点DSP模块,因此客户可以使用Altera FPGA来解决大数据分析、石油和天然气行业的地震建模,以及金融仿真等世界上最复杂的HPC问题。在这些以及很多其他大计算量应用中,与DSP、CPU和GPU相比,FPGA的每瓦性能是最高的。

  节省了数月的开发时间

  在Altera FPGA和SoC中集成硬核浮点DSP模块能够缩短近12个月的开发时间。设计人员可以将其DSP设计直接转译成浮点硬件,而不是转换为定点。结果,大幅度缩短了时序收敛和验证时间。Altera还提供多种工具流程,帮助硬件设计人员、基于模型的设计人员以及软件编程人员在器件中轻松实现高性能浮点DSP模块。

  · DSP Builder高级模块库提供了基于模型的设计流程,设计人员使用业界标准MathWorks Simulink工具在几分钟内就可以完成系统定义和仿真,直至系统实现。

 

Altera彻底改变基于FPGA的浮点DSP

  · 对于软件编程人员,Altera在FPGA编程中率先使用了OpenCL,并面向FPGA提供基于C语言的通用高级设计流程。Arria 10 FPGA浮点DSP模块结合使用方便的开发流程,为软件编程人员提供了硬件直接转译方法,帮助他们缩短了开发和验证时间。

  Arria 10 FPGA和SoC详细信息

  基于TSMC 20SoC工艺技术,Arria 10 FPGA和SoC在单个管芯中实现了业界容量最大、性能最好的DSP资源。应用专利冗余技术,Altera开发了含有1百15万逻辑单元(LE)的业界密度最大的20 nm FPGA管芯。Arria 10器件性能比最快的28 nm高端FPGA高出15%,功耗比以前的28 nm Arria系列低40%。

  20 nm Arria 10器件是业界唯一具有硬核浮点DSP模块的FPGA,也是在FPGA架构中嵌入了硬核ARM® Cortex®-A9处理器系统的唯一20 nm SoC。器件带宽比前一代高4倍,还具有很多其他针对高性能应用进行了优化的特性。Arria 10器件特性包括:

  · 芯片至芯片/芯片至模块接口速率高达28.3 Gbps的串行收发器

  · 支持17.4 Gbps的背板

  · 单个器件中含有96个收发器通道

  · 双核ARM Cortex-A9处理器系统

  · 硬核浮点DSP模块

  · 支持下一代存储器,包括业界速率最高的2666 Mbps DDR4,支持高速串行存储器的混合立方存储器互操作功能。

  供货信息

  现在可以提供具有硬核浮点DSP模块的Altera 20 nm Arria 10 FPGA。将于2014年下半年提供面向Arria 10器件中硬核浮点DSP模块的浮点设计流程,包括了演示和基准测试。客户现在可以采用Arria 10 FPGA开始设计,软件实现浮点,提供设计流程支持后,无缝移植到硬核浮点实现。

关键字:Altera  FPGA  DSP 引用地址:Altera彻底改变基于FPGA的浮点DSP

上一篇:一种基于ARM+DSP的音频处理系统设计方案
下一篇:Maxim Integrated推出高速、18位数据采集系统(DAS)参考设计

推荐阅读最新更新时间:2024-05-02 23:09

基于FPGA技术的新型高速图像采集
  现代的图形采集技术发展迅速,各种基于ISA、PCI等总线的图形采集卡已能在市场上买到,但是价格比较昂贵,并且处理功能简单.对于特殊需要不能很好满足,往往需要加上后续处理部分,这给特殊需要的用户带来了不便.采用现场可编程芯片及DSP处理芯片构成的图像采集系统,可以根据不同的需要进行现场编程,具有通用性好、价格相对便宜等特点.   该系统采用PHILIP公司最新推出的视频A/D芯片7111,将从CCD输出的PAL制式的全电视信号转换为数字信号,由FPGA作为采样控制器将该八位数字信号存入片内RAM中,随后可根据具体需要由DSP进行预处理,提取有用数据(数据量已很小),然后将所需结果经由ISA总线交给计算机处理,完成接口功能.
[嵌入式]
基于<font color='red'>FPGA</font>技术的新型高速图像采集
艾睿电子、Altera和NewKen为视频监控市场提供业界第一款全HD WDR 3G-SDI全包解决方案
2012年,7月9号,——艾睿电子公司(NYSE:ARW)、Altera公司(NASDAQ: ALTR)和NewKen技术公司今天宣布,通过艾睿电子公司为中国和台湾的用户提供业界第一款全HD WDR 3G-SDI全包解决方案。这一全包解决方案是由艾睿电子公司和NewKen联合开发,并由艾睿电子公司提供支持,包括Altera Cyclone IV FPGA和CPLD安全芯片,支持Apical的HD WDR全图像信号处理(ISP)流水线IP和AltaSens的1080p60 A3372E3-4T图像传感器,这一传感器提供质量非常高的图像。这有利于设计经验不足的工程师快速高效的完成视频监控摄像设计工程。 设计监控摄像机遇到的最大问题是
[安防电子]
IC贵族的传奇——德州仪器
  如果说三星、台积电,ARM等公司是半导体行业的后起之秀,德州仪器就是当之无愧的贵族。看看他的历史,感觉更像是集成电路研究所,而实际上,这家成立于1930年的企业,不只在研究方面声名显赫,更是一家不折不扣的商业传奇公司! 贵族的历史让所有人艳羡   1954年 生产首枚商用晶体管、1958年 TI工程师Jack Kilby发明首块集成电路(IC)、1967年发明手持式电子计算器……当拿出这样一份成绩单时,相信所有的企业都会羡慕TI的辉煌。的确,在半导体领域,提起TI没有人会怀疑他的能力,大家更多的是把他作为整个行业的带头大哥,也有人说他是半导体领域的祖字辈公司,但不管评价如何,TI的名声地位无人撼动!   然而
[电源管理]
IC贵族的传奇——德州仪器
开放式FPGA增加测试灵活性
现在的大多数仪器通过将封闭式FPGA与固定固件相结合来实现仪器的各种功能。如果您看过一个拆解后的示波器,您可能已经看过里面的FPGA.FPGA提高了测试仪器的处理能力,而且如果您会使用仪器中的开放式FPGA,就可以自己编写仪器的测试功能。 仪器厂商早就认识到FPGA的优势,而且也利用其独特的处理能力来实现仪器的各种特性: *在示波器上进行预触发采集 *在矢量信号分析仪上通过信号处理生成I和Q数据 *实时实现模式生成和高速数字仪器的向量比较 测试设备制造商正在致力于帮助用户更好地利用FPGA,以针对更多的特定应用进行优化。为了帮助您理解这一转变的好处,以下几点是FPGA特别适用于测试应用的关键属性: *确定实时的处理 *真正的并行执
[测试测量]
开放式<font color='red'>FPGA</font>增加测试灵活性
开放、标准、免费 赛灵思发布Vitis统一软件平台
FPGA以及采用它们的片上系统架构具有可配置、适应性强的特性,使得该技术在从AI驱动的数据中心到智能边缘设备和IoT的众多应用中都是关键。作为其不断发展过程中的一部分,赛灵思一直在将这种自适应技术集成到用于机器学习的平台加速器解决方案,以及结合了各种计算资源的特定架构解决方案。 但是,当今异构计算架构的问题之一是,普通软件开发人员很难使用它们。 开发人员必须具有大量的硬件专业知识,才能了解如何最有效地利用系统中从CPU到GPU和FPGA的各种计算资源。 好消息是,近日赛灵思发布了一款名为Vitis的新的免费统一软件平台。 该公司希望可以让包括软件工程师和 AI 科学家在内的广大开发者都能受益于硬件灵活应变的优势。 Vi
[嵌入式]
开放、标准、免费 赛灵思发布Vitis统一软件平台
基于TMS320 C6455的以太网通信程序的设计
随着以太网技术的普及和发展,以太网的通信速率从百兆网逐渐进入了千兆网,甚至万兆网,其通信速率已经满足了常用信号处理机所需要的吞吐率。而以前仅用来做信号处理的DSP器件逐渐也加入了以太网通信功能,常见的如TI公司的DM642,C6455,C6678等DSP器件都带有以太网接口,这给一些需要高速通信接口的信号处理板的设计提供了极大的便利。本文利用某处理板上的TI公司高端DSP器件TMS320 C6455,完成了信号处理板与人机界面之间的高速以太网通信功能。系统测试结果表明,利用C6455实现的以太网通信接口完全满足系统设计要求,并且系统具有组成简单、系统集成度高等优点。 1 硬件平台 信号处理板的主要硬件包括两路高速DAC,
[嵌入式]
 基于TMS320 C6455的以太网通信程序的设计
“一帧影像,动用两块芯片”,OPPO Find X5 Pro为何要如此劳师动众?
手机ISP这个赛道越来越热闹了,此前除了联发科和高通等手机厂商之外,鲜有其他公司涉足这一产品。而在2021年,包括OPPO、小米以及VIVO都陆续推出自己的“ISP”类芯片,而华为海思则是于近期推出了应用于物联网智能终端的ISP。 影像计算也需要DSA 为什么大家都瞄准ISP这一风口?此前,OPPO芯片产品高级总监姜波曾在马里亚纳X的发布会时表示,影像将成为手机重要差异化的特性,而马里亚纳X正是OPPO“ 计算影像探索的第一步 ”。 摩尔定律的发展至今,无论是对PC、服务器还是手机而言,常规处理器在功耗、算力等各方面已经遇到了不少瓶颈,于是DSA架构开始变得愈发流行(DSA,即针对应用领域做优化的处理器架构,区别于通
[手机便携]
“一帧影像,动用两块芯片”,OPPO Find X5 Pro为何要如此劳师动众?
用EZ-USB实现TMS320C6X与主机数据传输
DSP主要应用于实时和大数据量的信号处理系统,当它与主机进行通信时,数据交换速度和接口的复杂度是系统的一个关键性能指标,因此迫切需要一种能满足高速、简洁要求的通信方式,通用串行总线USB以其高速和内置电源两个特性,对提高设备的性能、降低成本和系统小型化具有很大的实际意义,本系统采用高速DSP(TMS320C6713),配合嵌入USB2.0协议的芯片CY7C68013,实现小规模主从式系统中主机与DSP间的高速通信。经实际验证,系统运行可靠,是一种比较好的高速数据传输与处理的解决方案。 1 USB控制芯片 Cypress公司的EZ-USB FX2系列芯片是最早符合USB2.0协议的微控制器之一。它集成了收发器(transceiv
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved