在2009年1月8日开幕的全球消费电子大展(CES)上,全球可编程逻辑解决方案领导厂商赛灵思公司(Xilinx, Inc.)和英国成像技术公司(Apical Limited)宣布推出突破性的视频显示技术,结合Apical Smart Backlight™ Display系统能够降低功耗并增强高清晰电视(HDTV)的观看体验。这一新的图像解决方案结合了Apical持有专利的 iridix®图像处理技术和赛灵思低成本Spartan®-3现场可编程门阵列(FPGA),对于中等至大型LCD面板应用来说,总器件功耗可降低超过50%,同时还可提高图像清晰度。
Apical的智能背光(Smart Backlight)系统充分利用Spartan-3A和Spartan-3E FPGA的低功耗特性来在HDTV产品中使用ECO模式并降低总工作成本。功耗降低最大可达75%,大大优于动态背光等其它节能技术。此外,在Spartan-3器件上实现的iridix处理引擎使得智能背光显示能够显示日光等环境条件的变化。其先进的算法利用人眼的响应模型,即使在明亮的观看环境中也能够完美地适应视频图像,从而可以实现功耗的最佳调整,并可动态校正色彩和对比度。
Apical公司CEO Michael Tusch博士表示:“我们展示的基于FPGA的解决方案能够满足大批量消费市场苛刻的成本要求并且提供了最先进的视频显示技术,对此我们深感欣慰。除了性价比方面的优点外,赛灵思Spartan-3器件还为我们的专利产品iridix 处理内核提供了一个的灵活的平台,帮助我们加快更低功耗显示技术的评估和实现。”
赛灵思公司新兴市场业务开发总监Albert Franceschino表示:“虽然降低功耗是HDTV市场的一项关键要求,但产品开发人员仍需要在图像质量方面展示差异化的优势。利用智能背光系统和iridix处理技术,Apical开发的独特方法能够同时实现这两点。我们的可编程平台允许Apical 开发人员以很高的成本效益实现其技术的竞争优势,同时也不必在性能或功能方面做出牺牲,而在采用标准芯片组设计以及ASIC方案时是做不到这一点的。”
Apical iridix内核广泛应用于消费、广播和工业医疗及科学(IMS)市场中的高级图像处理。截止到目前为止,这一解决方案已经用于一级产品开发商提供的6000多万件产品之中。 现在,公司推出的高效HDTV解决方案延续了其辉煌的成功纪录,同时也是近25年内国际专利保护技术开发的顶端产品。新产品将在CES展会期间(1月8日-11日)在赛灵思公司的#35171MP展台进行展示。
关键字:Xilinx FPGA HDTV 低功耗
引用地址:
赛灵思联袂Apical为HDTV提供低功耗方案
推荐阅读最新更新时间:2024-05-02 20:45
深化FPGA解决方案上,高云半导体联手ARM
2018年12月24日,中国广州,广东高云半导体科技股份有限公司(以下简称“高云半导体”)与安谋科技(ARM中国)就将ARM技术在高云半导体FPGA平台的实现达成深度合作协议,使高云半导体成为目前为止国内唯一一家跟安谋科技(ARM中国)达成此项深度合作协议的FPGA公司。 高云半导体将与安谋科技(ARM中国)共同协作,致力于提高ARM IP在高云半导体低功耗、小体积FPGA解决方案上的实现,针对目前广泛使用的基于ARM的MCU + FPGA解决方案,高云半导体将提供一体化解决方案,有效减少板上面积,提高系统整体性能,降低系统功耗,提高设计集成度。 “高云半导体一直非常重视产品的创新和差异化设计,致力于提供契合市场需求的解决
[嵌入式]
Xilinx 广泛部署动态重配置技术
部分重配置技术现已纳入Vivado 2017.1 的 HLx Design版本和 System 版本,支持动态现场升级和更高的系统集成 eeworld网消息,2017年4月21日,北京—All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))宣布,在今天发布的Vivado® Design Suite HLx 2017.1版中广泛纳入部分重配置技术,为有线和无线网络、测试测量、航空航天与军用、汽车以及数据中心等丰富应用,提供动态的现场升级优势和更高的系统集成度。 动态现场升级 利用赛灵思部分重配置技术,设计人员能夠即时变更器件的功能,无需全部重配置或重建链接,从而
[半导体设计/制造]
32位单精度浮点乘法器的FPGA实现
随着计算机和信息技术的快速发展, 人们对微处理器的性能要求越来越高。乘法器完成一次乘法操作的周期基本上决定了微处理器的主频, 因此高性能的乘法器是现代微处理器中的重要部件。本文介绍了32 位浮点阵列乘法器的设计, 采用了改进的Booth 编码, 和Wallace树结构, 在减少部分积的同时, 使系统具有高速度, 低功耗的特点, 并且结构规则, 易于VLSI的实现。 1 乘法计算公式 32 位乘法器的逻辑设计可分为: Booth编码与部分积的产生, 保留进位加法器的逻辑, 乘法阵列的结构。 1.1 Booth编码与部分积的逻辑设计 尾数的乘法部分,本文采用的是基4 Booth编码方式, 如表1。首先规定Am和Bm表示数
[嵌入式]
基于MSP430和FPGA的风光逆变并网系统
为了缓解能源问题,在完全兼容现有供电系统的基础上,该系统采用风能和太阳能对电能进行补给的方法,并且附带快速检测孤岛效应,快速并网和断网的功能。系统的功率电路部分采用全桥拓扑进行逆变,数字控制系统采用 MCU + FPGA 构架。由全硬件完成对外网市电的倍频工作,再由FPGA动态调整系统输出相位,让输出和外网市电实现同相位。MCU完成对太阳能电池板的最大功率点追踪(MPPT),发电端电压欠压检测以及孤岛效应检测等功能。针对电力系统强电的特性并结合当今热门的 物联网 技术,该系统人性化地设计了无线检测的功能,用户能通过手机,计算机或者手持式终端就可以了解当前系统状态。该系统创造性的设计方式既可以用于电厂的多能源并行发电,也适合
[电源管理]
数控系统内置式PLC的FPGA实现方法
为了扩展数控系统逻辑功能的可编程能力,通常在数控系统中配置PLC功能。并采用独立PLC或内置式PLC两种方式。但目前内置式PLC一般使用软件实现。有一套特有的编程与配置方法,这对使用者熟悉新功能提出了额外的要求。现场可编程逻辑器件FPGA具有很强的在线逻辑编程能力。常被应用于实现某些逻辑控制中。比如交通信号灯控制:近来也有用FPGA实现PLC的尝试。即将与需要实现的控制功能对应的梯形图直接做成FPGA硬连线逻辑。但这些应用都没有脱离FPGA本身的现场可编程特性。用户如需修改控制逻辑。就需要掌握VHDL语言及FPGA的 EDA 设计方法。否则不能提供更加友好、通用的PLC编程界面。 本文介绍了一种新的数控系统中内置式PLC的F
[嵌入式]
基于FPGA的UART接口模块设计
UART(UniversalAnynchronousReceiverTransmitter,通用异步接收发送器)是广泛应用的串行数据传输协议之一,其应用范围遍及计算机外设、工控自动化等场合。虽然USB传输协议比UART协议有更高的性能,但电路复杂开发难度大,并且大多数的微处理器只集成了UART,因此UART仍然是目前数字系统之间进行串行通信的主要协议。
随着FPGA的广泛应用,经常需要FPGA与其他数字系统进行串行通信,专用的UART集成电路如8250,8251等是比较复杂的,因为专用的UART集成电路既要考虑异步的收发功能,又要兼容RS232接口设计,在实际应用中,往往只需要用到UART的基本功能,使用专用芯片会造成
[嵌入式]
ST 推出3轴加速计:大幅降低功耗 强化产品功能
意法半导体(纽约证券交易所代码:STM)进一步扩大其运动传感器产品阵容,推出功耗极低的数字输出3轴加速计LIS3DH,比市场现有的解决方案减少90%以上的功耗,同时缩小封装面积和提升芯片功能性。 工作电流消耗最低为2μA,这款3x3x1 mm的加速传感器最适合运动感应功能、空间和功耗均受限的应用设计,如手机、遥控器以及游戏机。在±2g/±4g/±8g/±16g全量程范围内,LIS3DH可提供非常精确的测量数据输出,在额定温度和长时间工作下,仍能保持卓越的稳定性。 LIS3DH 加速计芯片内置一个温度传感器和三路模数转换器,可简单地整合陀螺仪等伴随芯片。LIS3DH还可实现多种功能,包括鼠标单击/双击
[传感器]