赛灵思与Wintegra开发LTE 目标设计平台

发布者:风清扬yx最新更新时间:2009-02-25 来源: EEWORLD关键字:赛灵思  Wintegra  TDP  MAC  FPGA 手机看文章 扫描二维码
随时随地手机看文章

      2009 年 2 月 25 日,赛灵思公司和美国芯片厂商Wintegra 公司在 2009 年移动通信世界大会上宣布联合开发 3GPP-LTE基带目标设计平台 (TDP),相对于传统的设计方法而言将大幅降低基带处理的材料清单 (BOM) 成本和功耗。该平台建立在两家公司目前可用的组件基础之上,不仅实现了高度的灵活性与可扩展性,同时还将加速长期演进 (LTE) 产品的开发进程。

       该平台集成了赛灵思的 Virtex®-5 或 Virtex-6 系列现场可编程门阵列 (FPGA) 以及Wintegra 的 WinPath-2 或 WinPath-3 系列接入分组处理器和软件,可为 4G 无线电标准提供完整的数字基带与传输解决方案,包括LTE的频分双工 (FDD) 和时分双工 (TDD) 模式。此外,该平台还为通道卡和网络接口传输卡提供了高度的灵活性,能满足从企业毫微微蜂窝基站到多领域各规模的宏基站等各种基站 (eNodeB) 的部署要求。为了确保符合标准要求,两家公司还与 3GPP-LTE 信号产生及测试验证领域的领先设备厂商安捷伦进行了密切合作。

     “Wintegra公司非常高兴能与赛灵思开展如此重要的 LTE 项目合作。”Wintegra 无线系统业务部的高级副总裁兼总经理 Michael Phillip 指出,“我们共同的目标就是推出开放式解决方案,给客户提供巨大的产品差异化商机,从而帮助无线基础架构开发人员缩短产品上市时间。LTE 基带目标设计平台充分利用两家公司的技术优势,针对 LTE 产品开发显著提高了集成度、灵活性与可扩展性。”

      在成本与功耗方面都经过精心优化的设计方案

       降低成本和功耗的关键就是减少基站的设备数量。LTE 基带 TDP 在更少的器件中集成了多个基带与传输功能,诸如所有物理层 (PHY)、媒体访问控制 (MAC)、网络和空中接口安全性与加密功能,以及可选通用公共无线电接口串行器/解串器 (CPRI SERDES)。

      “与 Wintegra 的合作是我们推出端对端 LTE 基站设计这一发展蓝图不可分割的组成部分。这种基站设计包括无线电、基带、MAC 以及传输功能。”赛灵思通信解决方案市场营销副总裁 Dean Westman 指出,“Wintegra 公司的开发团队为我们提供了巨大的帮助,使我们能在 MAC 和物理层之间实现非常有效的耦合,这对满足 LTE 应用的低时延要求至关重要。”

      该平台的软件定义特性使基站开发人员能让他们的产品经得起未来验证,从而满足快速发展的蜂窝通信领域需求。开放式框架有助于集成定制知识产权技术,让开发人员设计出差异化产品。该平台的可再编程和可重构架构使运营商能进行现场软件升级,且不需成本高昂的硬件更新或替换。

      此外,赛灵思基于 FPGA 的物理层提供处理能力,为今后 LTE-A 技术发展和集成更复杂的特色化基带算法(如 Turbo 均衡、基带 PAPR和 4x4 MIMO 解码等)铺平了道路。Wintegra 处理器不仅可提供所有 MAC 功能及所有网络传输功能,而且还能为空中和网络加密标准(包括 PDCP、RoHC,以及 Snow3G、Kasumi、AES 和 IPSec 等加密标准)提供嵌入式支持。

       集成测试与验证

       通过采用安捷伦 VSA 软件,可确保该平台在整个系统开发阶段的不同环节符合监测标准的规定。VSA 软件具有高度灵活性,既能在设计概念阶段以纯软件模型来验证基带开发,又能在实施阶段采用赛灵思基带开发板的数字化信号进行验证。通过对软件提供的 LTE 信号进行全面分析,设计工程师不仅能对 LTE 传输、MAC 以及 PHY 的早期原型设计进行评估与故障排除,同时还能在修改设计方案时确保符合 LTE 的规范要求。

     “安捷伦致力于满足工程师创建 LTE 市场高质量产品所需的全部功能和性能测试要求。”安捷伦信号分析事业部副总裁兼总经理 Guy Sene 指出,“LTE Node B 基础架构和 UE 设计领域测试技术的上述发展将促进该创新技术的市场投放应用。”

关键字:赛灵思  Wintegra  TDP  MAC  FPGA 引用地址:赛灵思与Wintegra开发LTE 目标设计平台

上一篇:40nm FPGA抢滩登陆 ASIC尚能饭否?
下一篇:迪康可编程的移动电视解决方案Octopus

推荐阅读最新更新时间:2024-05-02 20:46

业界首款FPGA4x4mm封装
Actel 公司宣布 为其 低功耗 5µW IGLOO 现场可编程门阵列 (FGPA) 推出 焊球间距仅 为 0.4mm 的 4mm 封装,是目前市场上 体积 最小的可编程逻辑器件封装, 为业界发展奠下了重要的 里程碑。 全新封装的 Actel 器件与其 现有小型 8x8 mm 和 5x5 mm 封装 相辅相成 , 与 其它竞争的可编程逻辑产品 相比 ,新封装 器件可为设计人员带来 4 倍 更高 的密度 、 3 倍 更多 的 I/O , 以及 减小尺寸 达 36% 。这款新 的 IGLOO FPGA 比玉米粒还要小,是智能电话、便携式媒体播放器、安全移动通信设备、遥控传感
[嵌入式]
分析称6月份季度Mac销量有望增长22%
      下周,苹果将要宣布公司的季度营收报告。分析师预计,Mac出货量的增长幅度有望超过22%,尽管6月美国市场对Mac的需求不多,但Mac在美国海外市场有所增长。   英国巴克莱投资银行的分析师Ben Reitzes重申了他们对苹果股票的增持评级,他预计苹果股票每股盈利可达到5.44美元,低于华尔街普遍的预计。   Reitzes称,由于苹果即将更新MacBook Air,大部分顾客持金坐等更新,6月,Mac在美国市场的需求量有所降低。然而,Mac在美国境外市场的销量有所增长,因此从整个6月份季度来看,Mac出货量也有望增长22.5%。苹果在4月和5月出货量平均增长15%。   3月份季度,苹果公布
[手机便携]
Xilinx推出两款XtremeDSP 开发平台
全球可编程逻辑解决方案领导厂商赛灵思公司宣布推出两款 XtremeDSP 开发平台: XtremeDSP 视频入门套件以及 XtremeDSP DSP 入门套件,分别用于低成本视频开发和基于 Spartan -3A DSP FPGA 的 DSP 系统开发 。这两个开发平台都基于 Spartan™ -3A DSP FPGA 。 XtremeDSP 视频入门套件是为需要低成本和高性能视频处理的视频应用而提供的完整开发平台。这一新套件为视频应用开发人员提供了加快开发过程所需要的一切,包括强大的视频专用 IP 、参考设计、 XtremeDSP 和赛灵思嵌入式处理开发工具,以及带有视
[新品]
赛灵思携手Xylon为嵌入式GUI提供开发平台
在2009年1月8日开幕的全球消费电子大展(CES)上,全球可编程逻辑解决方案厂商赛灵思公司(Xilinx, Inc. )宣布推出Xylon logiTAP平台。这一平台利用低成本Xilinx® Spartan®-3E可编程门阵列(FPGA)在嵌入式系统中实现高质量的低成本图像用户界面(GUI)。logiTAP 平台是带有触摸显示屏的全功能可编程芯片系统(SoPC)解决方案,可快速经济地开发面向大批量电子应用的图像人机界面(HMI)。 logiTAP平台是一个可配置的硬件和软件开发环境,带有预工程化的硬件接口、FPGA和专用IP模块以及嵌入式设计工具。赛灵思公司将在1月 8-11日的CES展会#35171MP展台上展
[嵌入式]
L-DACS1 中多速率卷积编码器的设计与FPGA 实现
引言 为了解决地-空的数据传输业务增长而带来的高通信速度要求和高宽带要求问题,国际民航组织(ICAO)要求民航通信从航空电报专用网络向新一代航空电网过渡.因此欧洲EUROCONTROL 提出了未来航空通信系统(FAC),即L 波段数字航空通信系统类型1和2(L-DACS1 和L-DACS2),利用L波段(960~1 164 MHz)构建新的地-空无线数据链路,提高数据传输速度,替代之前的窄带通信系统. 在L-DACS1 中,由于信道的噪声和畸变与多普勒频移的影响,会对传输的信息引起失真和信号判决错误,而且不同类型的数据需要采用不同的速率传输,因此需要使用多速率的信道编码来降低误码率.卷积编码是广泛使用的信道编码技术,具有一定克服突
[电源管理]
L-DACS1 中多速率卷积编码器的设计与<font color='red'>FPGA</font> 实现
DSP和FPGA在汽车电子中的广泛应用
1  引言   20世纪末,全球范围内兴起的信息革命浪潮,为汽车工业的突破性发展提供了千载难逢的机遇,信息技术的广泛应用是解决汽车带来的诸如交通拥挤、交通安全、环境污染、能源枯竭等问题的最佳途径。同时,随着汽车电子技术的发展,电子组件所占整车成本的比例也逐步上升。据统计资料表明,目前,在欧美国家生产的汽车上,电子组件已占到汽车总成本的20%~30%,并且,车用电子组件还以每年8.8%的速度快速增长,特别是数字信号处理器芯片(DSP)的用量更是将以每年25%的速度增长。估计到2005年,汽车电子组件的市场规模,将达到170亿美元。由此可见,电子化、集成化、数字化、信息化、网络化、智能化、小型化和个性化已经成为并且还将继续是汽
[嵌入式]
基于FPGA的前向纠错算法
1 引言   目前,无线产品的广泛应用使无线音频和视频的高质量传输成为可能。蓝牙、无限局域网等无线传输设备比较复杂,成本较高,急需开发一种简便的、仅用于流媒体的无线传输平台,将音频数据实时地发送到移动终端。由于音频数据的实时性,不宜采用反馈重传等造成很大时延的差错控制方式。前向纠错码(FEC)的码字是具有一定纠错能力的码型,它在接收端解码后不仅可以发现错误,而且能够判断错误码元所在的位置并自动纠错。这种纠错码信息不需要储存,不需要反馈,实时性好,故可选择前向纠错来实现差错控制。   笔者设计的系统指标如下:   ●当信道误码率为3x10-3时,经过前向纠错,误码率降到10-7以下;   ●数据源使用的是S/PDIF民用数字音频格式
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved