全球可编程逻辑解决方案厂商赛灵思公司(Xilinx, Inc. (NASDAQ: XLNX) )和北京工业大学 (北工大) 2009年5月22日宣布,赛灵思联手北工大和中国教育部共同投资的北工大-赛灵思软件工程(嵌入式系统方向)联合人才培养模式创新实验区今天隆重成立。该实验区包括三所由赛灵思公司及中国政府资助的专门用于嵌入式系统设计的实验室组成,覆盖面积达 2,000 平米,均配备了整套先进的软硬件、IP 和工具。另外,在未来三年内,赛灵思公司计划将为该创新实验区投资更多的的软硬件设备及资金,并引进其全球大学计划的成功经验和强大的全球师资力量, 推进这一人才培养基地的成功运营。
赛灵思全球研究实验室兼全球大学计划高级总监 Patrick Lysaght先生
与北工大副校长侯义斌先生签署创新实验区建设协议
赛灵思全球研究实验室兼全球大学计划高级总监 Patrick Lysaght先生和北工大副校长侯义斌先生共同签署了合作协议。 随后,教育部高教司张尧学司长与赛灵思公司亚太区销售及市场副总裁杨飞为创新实验区隆重揭牌。来自政府、工业和学术界的160多位海峡两岸和国际顶级技术专家齐聚一堂, 共同见证了这一产业、高校和教育部共同联手,探索嵌入式人才培养新模式的里程碑式盛举。
教育部高教司张尧学司长与赛灵思公司亚太区销售及市场副总裁杨飞为北工大-赛灵思软件工程
(嵌入式系统方向)联合人才培养模式创新实验区揭牌
北工大-赛灵思软件工程(嵌入式系统方向)联合人才培养模式创新实验区揭牌[page]
北工大副校长侯义斌先生指出:“我们非常高兴各界人士与我们一起共同庆祝北工大—赛灵思软件工程(嵌入式系统方向)联合人才培养模式创新实验区的盛大开园。与赛灵思这样的行业全球领导企业开展合作, 是成功实现中国教育部关于培养人才、鼓励下一代电子工程师进行创新这一愿景的关键。”
赛灵思公司研究实验室高级总监兼全球大学计划高级总监 Patrick Lysaght先生说:“我们一直非常期待与北工大和中国教育部共同启动项目,该项目将帮助年轻的工程师掌握关键的技能,使他们今后能够成功运用尖端技术,并在未来成为创新人员方面积极树立起坚定的信心。在此实验区,来自中国及国际的专家将致力于开发囊括全球教学、研究、工业领域的最佳实践方法的世界级课程。”
除试验区成立仪式之外,借此次嵌入式创新实验区开幕的东风,赛灵思及北工大还通过另外两个重要项目进一步推动嵌入式人才的发展, 为未来实验区的发展推波助澜。
其一, 利用此次来自澳大利亚、中国、英国和美国的教授及行业高管等顶级嵌入式培训师资,举行为其两天的嵌入式技术论坛, 针对来自全国各高校实验室的负责人举行针对性的技术讲座和专题讨论会。
其二, 继2008年赛灵思开放源码硬件大赛的成功,北工大及赛灵思宣布互相联手, 引入嵌入式系统创新的概念,揭开为期一年的“2009年第二届开放源码硬件与嵌入式大赛”的序幕,并把比赛从原来的仅覆盖中国大陆地区扩展到覆盖海峡两岸的整个大中华区。
北京工业大学蒋毅坚副校长及赛灵思大学计划中国区总经理谢凯年先生共同擂动战鼓,
主办方中国电子学会的刘明亮副秘书长宣布大赛正式开始。
关于第二届开放源码硬件与嵌入式大赛
在今天的嵌入式技术论坛上,中国电子学会 (CIE) 宣布正式启动 2009 年第二届开放源码硬件与嵌入式大赛。该大赛由中国电子学会主办, 赛灵思公司和北工大承办,堪称是个产、学合作项目的良好典范,旨在推动商业和技术创新,促进开放源码硬件社区的交流、共享与协作,并加速开放源码硬件知识产权的发展。今年该项赛事除吸引众多中国大陆学生参赛外,还邀请了台湾各高校参加。该项赛事的赞助方包括赛灵思、安富利、美国 Digilent 公司、合众达国际、上海智翔信息科技发展有限公司、依元素科技有限公司、世健系统(香港)有限公司、Sun 公司、翱鹰设计科技有限公司、美国国家仪器有限公司和缘隆有限公司。2009 年赛事的获奖名单将在 2010 年 5 月举行的颁奖仪式上宣布。
关键字:Xilinx FPGA 嵌入式 大学计划
引用地址:
赛灵思联手北工大共建人才创新实验区
推荐阅读最新更新时间:2024-05-02 20:49
逻辑分析仪在嵌入式开发调试中的应用
在嵌入式开发调试中,开发人员的调试手段包括断点、触发和跟踪三种。随着集成电路技术的发展,新一代的嵌入式处理器集成度和工作频率越来越高,芯片封装形式也越来越趋向表贴化。在线调试器(ICD)与逻辑分析仪的组合开发调试平台越来越多地成为广大的新一代嵌入式处理器的开发人员实现上述三种调试手段的首选。 开发人员使用断点功能控制所调试的应用程序的起和停。使应用程序运行到自己想要调试的程序上。通过观察在断点处的应用程序的变量以及寄存器和存储器的值检测所调试的应用程序运行是否正确。断点是开发人员经常使用的调试手段。 断点,顾名思义就是(应用程序)停下来的地方。断点按照其实现方法分为软件断点和硬件断点。软件断点是靠程序指令陷阱来实现的。硬件断点是
[测试测量]
嵌入式硬盘录像机(DVR)发展的下一步
目前,中国嵌入式硬盘录像机(又名嵌入式DVR)市场已经发展得非常成熟,技术也已经很完善,但这并不意味着DVR产品技术就功成名就不再发展了,也并不意味着新兴DVR制造商没有崛起的空间。 在嵌入式硬盘录像机(DVR)产品领域,国内厂商自2001年陆续起步,经过八年的发展,目前已占据市场绝对主角,产品形态和产业格局基本形成,但是监控市场网络化﹑高清化﹑智能化的需求会促使嵌入式硬盘录像机在产品形态上更新换代。在网络化方面,DVR会融合DVS﹑NVR的功能,具有强大的联网功能;在高清化方面,图像清晰度会逐渐从CIF到D1到720P及以上分辨率的发展趋势;在智能化方面,一是智能存储及检索,二是视频分析。另外,在GUI界面和接口设计
[嵌入式]
TI增强基于Arm的控制器/处理器产品线布局
日前,德州仪器(TI)宣布新增了两个系列产品,分别是采用Arm Cortex-M0+的MCU MSPM0以及采用Cortex-A53 或 Cortex-A72的AM6xA系列AI视觉处理SoC。一系列的产品表明,德州仪器在继续扩充嵌入式领域的布局,并且将触角延伸至更低功耗及更高处理能力的边缘产品。 德州仪器中国区技术支持总监师英表示,为了满足电子技术的发展,芯片需要不断向两方面演进,分别是集成化和智能化,芯片演进的同时,也带来了电子系统设计的复杂度和成本的提升。“工程师往往面临选型困难,尤其是随着系统迭代,可能需要选择不同的产品系列。”在师英看来,不同产品间切换的门槛,显然会增加开发的时间和成本。因此,足够广阔的通用性是嵌入式
[嵌入式]
在智能物联网时代,Qt还是嵌入式开发的必选项吗?
有即将毕业的学生在社群里问前辈:“纯软件开发和嵌入式开发,哪个更难?哪个更有前途?要做哪些准备?”前辈回复说:“嵌入式难,既要懂硬件又必须能写软件;在互联网时代,纯软件人才需求多,在物联网时代,嵌入式有更多发展空间;建议学习芯片知识,需要懂硬件设计;建议学习C语言以及至少一种操作系统;学习GUI设计,建议学习Qt,它的跨平台特性很适合嵌入式开发。” 人类与机器智能合作将迎来黄金时代,华为预测,到2025年全球物联网设备的数量将近 1000亿 ,到2030年,全球设备联接总量将突破 2000亿 。智能物联设备大爆发,让嵌入式系统开发迎来大发展,新应用、新需求和新技术的变化,也对嵌入式系统开发提出了新的更多挑战。在这样的背景下,
[物联网]
基于Nios嵌入式软核处理器的液晶显示屏的设计方案
0引言 LCD液晶显示满足嵌入式系统日益提高的要求,特别在工业控制和消费电子领域,具有稳定可靠、成本低、功耗小、控制驱动方便、接口简单易用、模块化结构紧凑、体积小和重量轻等优点。NiosⅡ是一种可配置的16/32位RISC处理器,它结合丰富的外设专用指令和硬件加速单元可以低成本地提供极度灵活和功能强大的SOPC系统,开发者根据实际需要自行整合。Altera公司所有主流FPGA器件都支持NiosⅡ。将LCD驱动与NiosⅡ相结合可以得到一个扩展性强、通用的IP核,从而解决不同型号液晶屏之间的驱动差异问题。 1 NiosⅡ软核处理器和SOPC 设计NiosⅡ核用占用不到一半的FPGA资源,可计算增加1倍以上的信息。NiosⅡ嵌入式处
[单片机]
用FPGA实现音频采样率的转换
如今,即使低成本FPGA也能提供远远大于DSP的计算能力。目前的FPGA包含专用乘法器甚至DSP乘法/累加(MAC)模块,能以550MHz以上的时钟速度处理信号。 不过,直到现在,音频信号处理中还很少需要用到这些功能。串行实现千赫级音频算法使用的资源与数百兆赫级信号处理所需的完全相同。 因此,像PLD和FPGA这类可编程逻辑元件很少用来处理低频信号。毕竟,与基于传统DSP的实现相比,用硬件并行处理数学运算无益可言;对于如此低的采样率,大多数串行DSP实现都是绰绰有余。其实,音频应用所含乘法运算之多曾使其只能使用很大的FPGA实现。因此,用DSP实现低采样率音频应用曾经比使用大型FPGA更有效——成本较低,而且有成熟
[安防电子]
Intel FPGA全球首次集成HBM:带宽暴增10倍
AMD Fiji Fury系列显卡首次商用了新一代高带宽显存HBM,大大提升带宽并缩小空间占用,NVIDIA目前也已在其 Tesla 系列计算卡、Titan系列开发卡中应用HBM。 但是,HBM可不仅仅是搭配显卡的显存。 Intel今天就发布了全球首款集成HBM2显存的FPGA(现场可编程阵列)芯片“Strtix 10 MX”,可提供高达512GB/s的带宽,相比于独立DDR2显存提升了足足10倍。 Intel Strtix 10 MX FPGA芯片采用自家14nm工艺制造,基于嵌入式的Cortex-A53 1.5GHz处理器,借助Intel最新的 嵌入式多多裸片互连桥接(EMIB) ,连接四个XCVR PCI-E模
[嵌入式]
FPGA实现的FIR算法在汽车动态称重仪中的应用
引言 车辆在动态称重时,作用在平台上的力除真实轴重外,还有许多因素产生的干扰力,如:车速、车辆自身谐振、路面激励、轮胎驱动力等,给动态称重实现高精度测量造成很大困难。若在消除干扰的过程中采用模拟方法滤波,参数则不能过大,否则将产生过大的延迟导致不能实现实时处理,从而造成滤波后的信号仍然含有相当一部分的噪声。所以必须采用数字滤波消除干扰。 FIR滤波的原理及实现 本文采用FIR数字滤波,其原理如公式1所示。 Y(n)= (1) 其中h(k)为系统滤波参数,x(n)为采集的信号,Y(n)为滤波后的输出信号。 FIR滤波器的h(n)0≤n≤N-1 H(z)= (2) 在本文中N=17。由于h(n
[应用]