杭州唐芯微电子技术有限公司(i-IP)基于FPGA芯片的技术提升、成本优势及应用多元化,致力于为嵌入式系统设计、ASIC原型验证等应用提供强大的FPGA硬件开发平台、EDA工具及相关设计服务。在3月4日开幕的2010年IIC-China春季展深圳站,唐芯微电子重点展示了Xilinx FPGA的ASIC/SoC原型验证平台——MB2100-X、Athena-X视频开发套件以及Artemis-X系列开发板。
“我们提供的硬件平台,能满足IC验证需求和系统开发需求。”唐芯微电子的现场工作人员介绍道。利用MB2100-X平台,工程师可在FPGA原型硬件上全面验证ASIC/SoC设计、进行早期的软件及固件开发,可缩短搭建原型平台的时间。
唐芯微电子的FPGA硬件开发平台吸引众多观众。
MB2100-X承载了两颗Xilinx 65纳米Virtex-5系列FPGA,用户能以400MHz左右的频率,利用大约660万等效ASIC门的逻辑资源和最大8GB DDR2内存,对用户的ASIC设计进行全方位的实时验证。MB2100-X还提供了和PC机相连的USB接口,通过配合唐芯微电子公司的配套软件,方便用户通过此接口直接下载FPGA bit文件,配置可编程时钟,并对板上硬件进行自检。MB2100-X还具有可堆叠特性,特别适合需要灵活配置占用资源大小的设计。
唐芯微电子的Athena-X视频开发套件系列解决方案也是该展位的另一大亮点,对从事视频处理和图像处理的用户来说是一系列理想的硬件平台组合,从简单的静止图像压缩应用到复杂的高清实时视频压缩编解码应用,客户都能从中找到合适的套件选项。Athena-X视频开发套件包含核心开发板、各种功能接口子卡、不同分辨率摄像头、各种线缆等。该套件提供菜单式的灵活选购组合方式,具有高性价比,非常适合用于视频开发选。Athena-X系列产品的核心是 Xilinx的Virtex-5高端FPGA器件,其强大的信号并行处理能力,丰富的逻辑和片上存储器资源,灵活的IO配置方式,都将极大程度上加快客户设计目标的实现进程。
唐芯微电子的ASIC/SoC原型验证平台。
唐芯微电子的Artemis-X系列开发板。
关键字:唐芯 FPGA ASIC SoC 原型验证
引用地址:
唐芯微电子打造强大的FPGA硬件开发平台
推荐阅读最新更新时间:2024-05-02 21:01
基于FPGA的动力电池管理系统研究与开发
摘 要: 构建了基于单片机芯片MC9S12DG128与FPGA的电池管理系统,实现了数据监测、电池均衡、安全管理、荷电状态(SOC)估计、局域网(CAN)通信等功能。详细介绍了使用该系统模块的电池包的分布式结构特点,电池管理模块的CAN总线接口及硬件和软件功能设计。 关键词: 电动汽车; 电池管理系统; FPGA 车用动力电池的安全性、使用成本以及续航里程一直是影响电动汽车推广应用的主要因素。在现有电池技术的基础上,一个有效的电池管理系统能对车用动力电池进行保护、延长其使用寿命、提高续航里程并降低其使用成本,是加速电动汽车发展的一项非常关键的技术。电池管理系统的核心荷电状态SOC(State of Charge)估计
[嵌入式]
基于Xilinx FPGA的千兆以太网控制器的开发
1.千兆以太网技术简介 以太网技术是当今应用广泛的网络技术,千兆以太网技术继承了以往以太网技术的许多优点,同时又具有许多新的特性,例如传输介质包括光纤和铜缆,使用8B/10B的编解码方案,采用载波扩展和分组突发技术等。正是因为具有良好的继承性和许多优秀的新特性,千兆以太网已经成为目前局域网的主流解决方案。 千兆以太网利用了原以太网标准所规定的全部技术规范,其中包括CSMA/CD协议、以太网帧、全双工、流量控制以及IEEE 802.3标准中所定义的管理对象。千兆以太网的关键技术是千兆以太网二层(MAC层)的交换与以太网接口的实现。随着多媒体应用的普及,千兆以太网必将成为各类以太网技术的主力军。 2.Xil
[嵌入式]
Frost & Sullivan预计车用ASIC、ASSP和FPGA市场将显著增长
由于政府在环境污染和安全方面规定、以及油价日益增长,汽车市场中电子元器件的使用日益增多,这直接影响了面向汽车应用的专用集成电路(ASIC)、专用标准产品(ASSP)和现场可编程门阵列(FPGA)的市场。 Frost & Sullivan日前发布了全球车用ASIC、ASSP和FPGA市场报告,报告显示2006年市场收入为67.5亿美元,并且预计2010年市场收入将达102.6亿美元。 Frost & Sullivan高级研究分析师Bonnie Varghese K表示,“由于终端用户市场和汽车中的芯片应用增长,车用ASIC、ASSP和FPGA市场出现明显增长。此外,汽车中的豪华配置要求更高效解决方案,这也促进了市场需求。” 另外
[焦点新闻]
UltraSoC弱化SoC设计挑战,加速支持中国本土化芯片开发
“今天 SoC 设计的挑战越来越大,上市周期要短,系统级复杂性更强,第三对于安全的防范也越大,一颗芯片推向市场的成本也随之变高,之所以产生这个现象的原因,主要是因为芯片设计的方式还没有改变。” Ultra SoC 首席执行官Rupert Baines在深圳媒体沟通会上表示,目前芯片设计还是采用传统的设计方法很难解决这样的挑战。下面就随嵌入式小编一起来了解一下相关内容吧。 Ultra SoC 通过嵌入式分析IP,简化了SoC的开发,提供嵌入式的分析功能,可以降低芯片设计成本、工艺和集成等壁垒来加速新芯片设计的开发过程,并兼容所有基础架构,为不同量级的IC公司、创客等都提供了驾驭客制化芯片的能力,其竞争对手直指行业霸主A
[嵌入式]
ARM7与FPGA相结合的应用
ARM7与FPGA相结合在工业控制和故障检测中的应用 工业控制中往往需要完成多通道故障检测及多通道命令控制(这种多任务设置非常普遍),单独的CPU芯片由于其外部控制接口数量有限而难以直接完成多路检控任务,故利用ARM芯片与FPGA相结合来扩展检控通道是一个非常好的选择。这里介绍用Atmel公司ARM7处理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)结合使用完成多通道检控任务的一种实现方法。 各部分功能简介 图1为此系统的结构连接框图。如图所示,ARM芯片与FPGA芯片之间通过数据总线、地址总线及读写控制线相连,而与终端PC则通过串口通信;FPGA与目标设备通过命令控
[嵌入式]
英特尔 FPGA 助力 Microsoft Azure 人工智能
新特性:在近日举行的 Microsoft Build 大会上,Microsoft推出了 基于 Project Brainwave 的 Azure 机器学习硬件加速模型,并与 Microsoft Azure Machine Learning SDK 相集成以供预览。客户可以使用 Azure 大规模部署的 英特尔 ® FPGA (现场可编程逻辑门阵列)技术,为其模型提供行业领先的人工智能 (AI) 推理性能。 “作为一家整体技术提供商,我们通过与 Microsoft 密切合作为人工智能提供支持。人工智能适用于从训练到推断,从语音识别到图像分析等各种使用场景,英特尔拥有广泛的硬件、软件和工具组合,可满足这些工作负载的需求。”
[嵌入式]
Picocom获得CEVA DSP授权许可,用于5G新射频基础设施SoC
CEVA,全球领先的无线连接和智能传感技术的授权许可厂商(NASDAQ:CEVA) 宣布Picocom公司已经获得授权许可,在其即将发布的分布式单元(DU)基带卸载系统级芯片(SoC)中部署使用CEVA-XC12 DSP。 Picocom是致力于为5G新射频基础设施设计和销售产品的半导体企业,该公司连同Airspan、英特尔、IP Access和高通都是小蜂窝论坛(SCF) 5G功能性API (FAPI)规范的主要贡献者。这项规范旨在推动5G RAN /小蜂窝供应商生态系统发展,并且加速5G网络中开放式多供应商小蜂窝设备的部署使用。在开放式RAN倡议下,部署在建筑物中的Picocom 5G DU SoC不仅能够增加
[网络通信]
FPGA基互联网系统的设计
信息高速公路增长迅猛,变化迅速,并遇到了严峻挑战。互联风基础结构市场上的激烈竞争,使产品日见复杂,而开发窗口又越来越窄。更为甚者,网络系统开发才必须遵守种种不断发展变化垢标准和协议。在这种严峻的市场条件下,难怪实现可编程硬件会受到互联网基础结构设计者的欢迎。目前的现场可编程门阵列(FPGA)和可编程逻辑器件(PLD),结构上达到数百万门,可支持极为复杂的系统设计。在蓬勃发展中的互联网市场上,热衷于提供服务的PLD厂商又不断地丰富着预定义的组网和通信系统库。
这些预先存在的设计内容,加上有现货的现场可编程器件,将传统的定制集成电路开发周期缩短数月之多。对于组网与互联网支持提供者,可编程性有另一重大优点:
[半导体设计/制造]