基于FPGA的高速HIL仿真器实现电机控制器测试

发布者:静逸闲云最新更新时间:2010-05-04 关键字:FPGA  HIL仿真器  电机控制器测试 手机看文章 扫描二维码
随时随地手机看文章

  电机在现代生活中扮演着重要角色。出于对安全、成本及效率的考虑,工程师——尤其是混合电动力汽车(HEV)工程师——往往希望在特定的真实环境下通过仿真电机模型对电机控制器进行测试。

  由于在经济及环境等方面展现出的优势,HEV受到了广泛的关注,而电机正是HEV的核心部件。尤其是考虑到HEV的电机及电力电子器件体积大, 成本高; 在让控制器去控制这些实际的部件前, 先用硬件在环仿真的方法来测试和验证控制器的性能是非常必要的.

  本文讨论基于FPGA而设计的高速HIL仿真器来实现电机控制器测试。下图为HIL测试系统。

  电机驱动仿真器包括DC电压源、逆变器桥路以及电机。我们支持永磁同步电机(PMSM)及无刷DC电机(BLDC).

  为何需要基于FPGA的硬件在环仿真器

  现代电机驱动系统通常由脉冲宽度调制(PWM)所驱动。下图描述了PWM的基本概念。

  电机控制器将参考波形与三角载波相比较,从而确定门控制信号的状态。[page]

  当时,上面一个电力电子器件的门极控制信号为高, 下面的器件的控制信号为低

  当时,上面一个电力电子器件的门极控制信号为低, 下面的器件的控制信号为高

  准确检测门信号的开关时刻对仿真器正确产生仿真信号来说非常重要。否则仿真器可能产生抖动、非特征谐波等不准确结果,甚至变得不稳定。下图为PMSM电机驱动的电流波形仿真结果。

  PWM频率为10 kHz。可以看到,50 kHz的仿真循环速率还不足以让仿真器及时地检测出开关时刻

  因此不能获得精确结果。检测结果中包含了不想要的谐波分量,使结果与期望值偏差很大。而在200 kHz的循环速率下,检测结果就好了很多。

  为了获得精确结果,仿真器的采样间隔必须比控制器的PWM周期小很多。如此高循环速率的应用使基于FPGA的方案成为理想选择。我们的定点PMSM模型及定点BLDC模型均能在40个FPGA时钟周期内完成一次更新运算。

  提示:有时,期望仿真循环速率可能超过模拟了I/O所能够达到的速率。一般此时无需更新模拟I/O(扭矩输入、电流输出等)来匹配仿真循环率,用户可使用多频编程来保持数字I/O及仿真循环处于高速率,从而用于门信号开关时刻的精确检测,而将模拟I/O设置于另一个循环状态,之后再通过FIFO在两个不同频率的循环间传输数据。

  设计的前提假设

  a. 电力电子器件的理想开关模型

  将电力电子器件建模为理想开关,当门信号为真(高)时,开关为理想的短路电路。当门信号为假(低)时,开关为理想的开路电路。理想开关模型非常适用于系统级仿真,此时我们不关心电力电子器件的寄生效应。此外,理想开关模型可大幅提升仿真速度。

  对于电力电子器件的热损失,可以计算其等效电阻,并将此电阻值计入电机的总电阻。

  b. 积分方法

  电机的数学模型是一组微分方程。当在FPGA上仿真电机驱动模型时,实际上是在FPGA上对这些微分方程进行积分。由于期望的积分步长非常的小,仅为几微秒的量级。

  所以用户可选择最简单的积分方法,如欧拉方法,此方法适用于小步长情况。[page]

  方案流程图

  下图为创建基于FPGA电机仿真器的流程图。

  第一步,用户需要采集电机参数及原始数据。通过浮点仿真来验证仿真结果是否与测量数据相符。然后采用定点仿真来验证定点电机模型,确定精度是否达到要求、输出结果是否令人满意。完成定点模型验证后,就可以进入最终部署阶段。

  应对定点实现的挑战

  不同的电机通常具有相差较大的功率级,然而定点数据类型的范围及精度是确定的,因此选择合适的定点数据类型非常重要,否则量化误差就会快速积累从而导致错误的仿真结果。用户往往难以调整或校准所有的定点数配置来适应自己的情况。美国国家仪器公司提供以下方案来应对这些挑战。

  a. 归一化系统

  除了使用工程单位外,电气工程师还使用归一化系统。归一化系统将电流、电压、速率等统一度量,使其操作点的归一化值接近1.0。归一化系统的这一特点非常适用于定点实现。通过归一化可将定点电机模型用于各类不同电机。

  使用归一化系统以后,用户可为定点电机模型选择确定的预定义定点数据类型。下表为部分选择列表。

  以上选择都为极端情况(如电流过载等)留有余量。

  确定以上参数的定点数据类型可帮助用户选择内部计算单位的定点配置,如下图中Idq至Iabc的转换。

[page]

  b. 将部分计算量移至主机

  电机仿真过程涉及一些除法操作,如。此类操作不涉及电流等时变参数,因此用户无需每步都更新该值。用户可将这个除法操作移至主机来运算,避免在FPGA中进行除法运算的棘手问题。

  因此针对定点电机模型共需两个VI。主机VI处理一些除法操作及参数转换工作;FPGA VI用于仿真目标的定点电机模型。

  案例

  下图显示了定点PMSM模型在加速及减速过程中的速率及电磁转矩。

  用户可在上图中观察到减速阶段的再生制动效应。当电机将能量回馈给DC电源(电池)时,电磁转矩为负值。

  本文介绍了基于LabVIEW FPGA的电机驱动仿真器,可以用来帮助用户通过NI-RIO硬件创建高速电机驱动HIL测试。

关键字:FPGA  HIL仿真器  电机控制器测试 引用地址:基于FPGA的高速HIL仿真器实现电机控制器测试

上一篇:一种ARM+DSP协作架构的FPGA验证实现
下一篇:基于ARM的可定制MCU可承担FPGA的工作

推荐阅读最新更新时间:2024-05-02 21:03

Lattice:聚焦网络边缘计算的差异化市场
  延宕了一年之久的莱迪思( Lattice )收购案近期终于落下帷幕。由于受到特朗普的否决,Canyon Bridge对 Lattice 的收购要约可能告吹。虽然买卖不成,但lattice发展的脚步还是要继续迈进。根据其最新的动态来看,lattice瞄准了网络边缘这一逐渐兴起的领域。下面就随嵌入式小编一起来了解一下相关内容吧。   目前的网络中已经有64亿台设备连接,此外还新增了550万台新设备,因此物联网的兴起需要采用新的处理和分析需求的方法。充分利用物联网需要在设备和云之间实现强大的无缝连接,同时消除计算问题和隐私问题。云计算结合IoT技术的能力意味着到2018年,IoT传感器和设备将超过手机成为最大的接入设备。用于工业和
[嵌入式]
四种常用FPGA/CPLD设计思想与技巧之串并转换
   四种常用 FPGA/CPLD设计思想与技巧之串并转换   本系列讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作种取得事半功倍的效果。   FPGA/CPLD 的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、串并转换、流水线操作和数据接口的同步方法。希望本文能引起工程师们的注意,如果能有意识地利用这些原则指导日后的设计工作,将取得事半功倍的效果!       串并转换设计技巧 串并转换是FPGA设计的一个重要技巧,它是
[工业控制]
基于CS5451A多路同步数据采集系统设计
继电保护或者测控装置都需要同步采集多路的电压或者电流信号,现在一般的实现方式都是用多路逐次逼近型ADC(譬如AD7656或者ADS8-556)实现多路同步数据的采集,这种方案采样速度高、控制简单,但是每一通道都需要基于运算放大器的抗混叠滤波器,所以实现起来成本高、占用PCB面积大。本文提出一种使用CS5451A模数转换芯片实现多路同步数据采集的实现方案,这种实现方式电路简单、成本低。在本方案中,处理器选用的是飞思卡尔MPC8313处理器,主频333 MHz。CS5451A如果用CPU直接控制,由于CS5451A芯片输出数据速率低,处理器与ADC速度严重失配会大大占用CPU的开销,本文提出一种利用XILINX可编程逻辑芯片FPGA
[测试测量]
基于CS5451A多路同步数据采集系统设计
基于分布式算法和FPGA实现基带信号成形的研究
摘要:提出了一种采用现场可编程门阵列(FPGA)实现基带信号成形的FIR数字滤波器硬件电路的方案。该方案基于分布式算法的思想,利用FPGA丰富的查找表资源,从时域上对基带信号直接进行成形。因为所采用的成形方法运算量小、精度高,所以适用于实时系统。所设计的电路通过硬件仿真,证明能够满足系统的要求,具有一定的理论和实际意义。 关键词:FPGA 基带信号成形 分布式算法 查找表 根据Nyquist第一准则,基带信号成形能够消除码间串扰的影响。随着超高速数字集成电路的发展,成形滤波器已经由过去的基带频域模拟成形滤波器变成现在的基带时域数字成形滤波器。与基带模拟成形滤波器相比,基带数字成形滤波器具有高精度、高可靠性和高灵活性等优点;同时
[半导体设计/制造]
远程测控中嵌入式Web服务器的FPGA实现
0、引 言 嵌入式系统是指被嵌入到各种产品或工程应用中以微处理器或微控制器为核心的软硬件系统。嵌入式系统与Internet技术相结合,形成的嵌入式Internet技术是近几年随着计算机网络技术的普及而发展起来的一项新兴技术。工程技术人员、管理人员或调试人员通过Web而不用亲临现场就可以得到远程数据,并对测控仪器进行控制、校准等工作。这里介绍利用嵌入式软核处理器Nios II及广泛应用的嵌入式操作系统uClinux来实现电网参数的远程测控服务器的功能。 1、功能及体系结构 图1是系统结构,其中嵌入式Web服务器和监控端位于现场,它们之间的连接可以用串行口、并行口、USB等实现。现场监控端完成对目标地区电网
[测试测量]
远程测控中嵌入式Web服务器的<font color='red'>FPGA</font>实现
低功耗、小尺寸、高可靠,Lattice Certus™-NX系列问市
莱迪思半导体公司(NASDAQ:LSCC),低功耗可编程器件的供应商宣布推出全新Lattice Certus™-NX系列FPGA。该系列器件在通用FPGA市场上拥有领先的IO密度,每平方毫米的IO密度最高可达同类FPGA竞品的两倍。Certus-NX FPGA拥有卓越的低功耗、小尺寸、高可靠性和瞬时启动等特性,支持高速PCI Express(PCIe)和千兆以太网接口,可实现数据协同处理、信号桥接和系统控制。Certus-NX FPGA面向从自动化工业设备中的数据处理到通信基础设施中的系统管理等一系列应用。Lattice Nexus™是业界首个基于28 nm FD-SOI工艺的低功耗FPGA技术平台,而Certus-NX器件是在该
[嵌入式]
实现FPGA与PC的串行通信
摘 要:本文主要介绍了基于FPGA技术实现与PC串行通信的过程,给出了各个模块的具体实现方法,分析了实现结果,验证了串行通信的正确性。 引言 串行通信即串行数据传输,实现FPGA与PC的串行通信在实际中,特别是在FPGA的调试中有着很重要的应用。调试过程一般是先进行软件编程仿真,然后将程序下载到芯片中验证设计的正确性,目前还没有更好的工具可以在下载后实时地对FPGA的工作情况和数据进行分析。通过串行通信,可以向FPGA发控制命令让其执行相应的操作,同时把需要的数据通过串口发到PC上进行相应的数据处理和分析,以此来判断FPGA是否按设计要求工作。这样给FPGA的调试带来了很大方便,在不需要DSP等其他额外的硬件条件下,只通过串口
[模拟电子]
实现<font color='red'>FPGA</font>与PC的串行通信
Altera FPGA为三洋后视倒车摄像系统添加高级图像增强功能
Altera公司宣布,三洋电子有限公司在其CCA-BC200汽车后视倒车摄像系统中采用了Cyclone II FPGA和Nios II嵌入式处理器。Cyclone II FPGA的Nios II嵌入式处理器为三洋公司提供了高性能图像处理解决方案,降低了广角和偏角失真。和数字信号处理器(DSP)方案相比,单芯片FPGA是更紧凑、更可靠的解决方案,而前者通常需要两个以上的器件。 CCA-BC200是业界的首款配件市场后视倒车摄像系统。该系统可以连接至所有汽车的视频监视系统,对图像进行数字校正,实现更清晰自然的图像。三洋公司在消费类电子产品展(CES)上展示了这一后视倒车摄像系统。 三洋电子有限公司汽车高级技术中心经理Hitoshi
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved