赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX) )宣布推出支持 40Gbps 和 100Gbps 线路卡的Virtex®-6 HXT FPGA,并可灵活配置各种网络速率包括40Gbps、4x10Gbps、100Gbps 和 10x10Gbps 等。此外,凭借其市场领先的收发器时钟抖动性能,Virtex-6 HXT FPGA还能满足新一代通信设备长距离光纤网络传输的需要,且无需昂贵的外部重定时器电路。
赛灵思已经和Avago Technologies(安华高科技)等业界领先光纤收发器供应商验证了与Virtex-6 HXT FPGA 的互操作性。安华高科技光纤光学产品事业部市场营销总监 Victor Krutul 指出:“安华高科技很高兴针对 10Gpbs 以太网等标准提供与Virtex-6 FPGA兼容的光纤收发器模块。作为惠普和安捷伦技术创新的传承,安华高科技在光互联技术领域已经拥有超过30年的经验,安华高独一无二的技术优势可以帮助 FPGA 设计人员从铜互联向光纤互联技术顺利转型,并将连接速度提升至10 Gbps乃至更高。”
赛灵思Virtex-6 HXT 产品能以高达11.18Gbps 的线速无缝连接至行业标准 SFP+、XFP 和 CFP 光纤模块,从而可满足新一代光纤传输应用的需求。此外,Virtex-6 HXT 产品凭借其出色的抖动性能(11.18Gbps 情况下随机抖动低于 500 fs rms)和信号完整性,避免了使用外部调节电路。同时,其出色的抖动性能为系统设计人员提供了构建强大高速接口所需的裕量。如欲观看运行速度达 10Gbps 的 Virtex-6 HXT 产品演示,敬请访问:http://www.xilinx.com/cn/products/virtex6/hxt.htm.。
赛灵思公司副总裁兼通信业务部总经理 Krishna Rangasayee 指出:“随着通信网络基础设施向40Gbps和100Gbps演进,必须确保收发器符合高性能光纤抖动标准,这是获得成功的关键因素。赛灵思Virtex-6 HXT 器件在满足这些光纤标准要求的同时,还提供了只有可编程逻辑器件才具有的灵活性和定制功能。”
Virtex-6 HXT产品特性
专为需要超高速串行连接功能应用而精心优化的 Virtex-6 HXT FPGA通过整合 6.6Gbps GTX 收发器和 11.18Gbps GTH 收发器,为业界提供了最高的串行带宽,可支持新一代数据包和传输、交换结构、视频交换和成像设备应用。为了支持上述应用,Virtex-6 HXT 器件还提供以下特性:
• 重新彻底设计,为 10G 信号传输进行了优化,包括发射(Tx)预加重、接收 (Rx)线性均衡和判定反馈均衡 (DFE) 等,可满足严格的抖动要求。
• 通过出色的 DFE和EQ 电路减少抖动,提高总收发器数量,扩大 BRAM,并增加尽可能多的 SERDES 功能。
• 设计拓扑将高性能模拟电路与噪音较大的数字逻辑和 IO 相隔离,实现了出色的降噪性能。
• 重新进行封装设计,将所有串行引脚与并行 IO、封装内部电源层和电容相隔离,并采用稀疏锯齿形 (sparse-chevron) 管脚,使 Tx 和 Rx 间相互隔离 40 dB,通道间相互隔离 30dB。
• HXT 卓越的整体性能使设计人员能直接连接光纤模块,且无需外部重定时器,从而节约了材料清单成本,降低了功耗,并缩减了板级空间。
关于 Virtex-6 系列
Virtex-6 FPGA 系列采用基于赛灵思 ASMBL™ 架构的 40 nm工艺技术制造而成,并有新一代开发工具及丰富的 IP 库支持,来确保高效开发及设计移植。该系列产品工作核心电压为1.0v,并提供0.9v的低功耗选项,相对于40 nm 同类竞争 FPGA 产品,性能提升了 15%,系统功耗降低了 50%。
定价与供货情况
Virtex-6 HXT FPGA 现可立即供货,客户可用 ISE® 12.3 设计套件立即启动设计工作。如欲了解更多详情,敬请访问:http://www.xilinx.com//cn/tools/designtools.htm。 如欲了解 Virtex-6 HXT FPGA 的详细定价信息,请垂询赛灵思销售办事处和分销商。如欲了解更多详情,敬请访问:www.xilinx.com/cn/virtex6hxt。
关键字:赛灵思 Virtex-6 FPGA 光通信
引用地址:
赛灵思 Virtex-6 HXT FPGA为光通信提供卓越的收发器性能
推荐阅读最新更新时间:2024-05-02 21:11
一种基于FPGA的三轴伺服控制器的设计优化
目前伺服控制器的设计多以DSP或MCU为控制核心,但DSP的灵活性不如FPGA,且在某些环境比较恶劣的条件如高温高压下DSP的应用效果会大打折扣,因此以FPGA为控制核心,对应用于机载三轴伺服控制平台的控制器进行了设计与优化。 1 总体方案 FPGA(Field-Prograromable Gate Array,现场可编程门阵列)是在PAL,GAL,CPLD等可编程器件的基础上进一步发展的产物。FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block)
[嵌入式]
一种基于FPGA的高速误码测试仪的设计
误码分析仪作为数字通信系统验收、维护和故障查询的理想工具,广泛应用于同轴电缆、光纤、卫星及局间中继等符合CEPT(European Confence of Postal and Telecommunications Administrations)数字系列通信系统传输质量的监测。评价一个通信系统的可靠性的指标就是检测该通信系统在数据传输过程中误码率的大小,本文设计的高速信号误码测试仪,用于对EPON中接收和发送突发光信号的接收模块的可靠性进行检测。目前误码分析仪的工作模式已发展到如下4种:分析仪模式、发生器模式、分析仪/发生器模式、直通模式。本设计中的误码测试仪属于第3种类型,即该误码测试仪可以产生测试的码流,又可以进行误码测试。
[测试测量]
用内部逻辑分析仪调试FPGA
推动FPGA调试技术改变的原因 进行硬件设计的功能调试时,FPGA的再编程能力是关键的优点。CPLD和FPGA早期使用时,如果发现设计不能正常工作,工程师就使用“调试钩”的方法。先将要观察的FPGA内部信号引到引脚,然后用外部的逻辑分析仪捕获数据。然而当设计的复杂程度增加时,这个方法就不再适合了,其中有几个原因。第一是由于FPGA的功能增加了,而器件的引脚数目却缓慢地增长。因此,可用逻辑对I/O的比率减小了,参见图1。此外,设计很复杂时,通常完成设计后只有几个空余的引脚,或者根本就没有空余的引脚能用于调试。 图1 Lattice FPGA的LUT
[测试测量]
英特尔联合赛灵思投资EDA初创公司Oasys
英特尔资本日前联合赛灵思,共同投资EDA初创公司Oasys,不过具体金额并未透露。 Oasys主要为超过2000万门的IC提供物理综合工具,该轮融资将主要用来扩展其开发队伍以及全球的支持工作。 Intel设计技术解决方案部商业计划总监Shishpal Rawat在一份声明中指出,”Oasys的技术拥有潜在的实力,为下一代芯片设计导入提供了新思维,可能会改变超大规模集成电路的设计流程。 Oasys声称他的RealTime Designer是第一个可以进行亿门级物理寄存器传输级综合的工具,他可以得到比传统逻辑综合更好的结果并且运行时间上短得多。从其公司了解到,RealTime Designer具有独一无二的寄存器传输级单元摆放功
[嵌入式]
基于FPGA的RS232异步串行口IP核设计
1 引言 数据采集系统常需要进行异步串行数据传输。目前广泛使用的RS232异步串行接口,如8250、 NS16450等专用集成器件,虽然使用简单,却占用电路板面积、布线复杂等缺点。片上系统SoC(System on Chip)是以嵌入式系统为核心,以IP复用技术为基础,集软、硬件于一体的设计方法。使用IP复用技术,将UART集成到FPGA器件上,可增加系统的可靠性,缩小PCB板面积;其次由于IP核的特点,使用IP核可使整个系统更加灵活,还可根据需要实现功能升级、扩充和裁减。这里采用VHDL语言编写 UART模块,将其集成到FPGA上,与器件其他功能模块构成片上系统SoC。 2 异步串行口模块设计与实现
[嵌入式]
基于测试系统的FPGA测试方法研究
1 引言 目前FPGA大多采用基于查找表技术,主要由可编程输入/输出单元(IOB)、可编程逻辑单元(CLB)、可编程布线资源(PI)、配置用的SRAM、BlockRAM和数字延迟锁相环(DLL)等部分组成。对FPGA进行测试要对FPGA内部可能包含的资源进行结构分析,经过一个测试配置(TC)和向量实施(TS)的过程,把FPGA配置为具有特定功能的电路,再从应用级别上对电路进行测试,完成电路的功能及参数测试。 2 FPGA的配置方法 对FPGA进行配置有多种方法可以选择,包括边界扫描配置方法、Xilinx公司专用的SPI/BPI FLASH配置方法、System ACE配置方法、CPLD+第三方FLASH配置方法、系统直接加载配置向
[电源管理]
ARM-FPGA杜邦线之片间传输--高速数据串扰
片间传输--高速数据串扰 这几天调试一个东东,STM32的FSMC传输数据给Bingo自制的VGA控制器,由于没有直接打板,板间用了杜邦线连接。FMSC传输模式为最快的速度,FSMC写时序如下图所示,最快达到了72M(HCLK)的速度。但是我用了杜邦线,,没办法。。。神奇的事情不断地发生,幽灵一直在身边,以此分享给大家点滴心得,虽然我也只是知道皮毛。 下图是我项目中STM32与FPGA间,杜邦线连接的图,杜邦线20cm,FSMC 最高HCLK=72MHz。从右到左分别为D0-D15,CS,RS,WR,RD 先贴一下贵人相助时的聊天记录,众人经验总结,精华部分,值得分享:
[单片机]
先进FPGA开发工具中的时序分析
概述 对于现今的FPGA芯片供应商,在提供高性能和高集成度独立FPGA芯片和半导体知识产权(IP)产品的同时,还需要提供性能卓越且便捷易用的开发工具。本文将以一家领先的FPGA解决方案提供商Achronix为例,来分析FPGA开发工具套件如何与其先进的硬件结合,帮助客户创建完美的、可在包括独立FPGA芯片和带有嵌入式FPGA(eFPGA)IP的ASIC或者SoC之间移植的开发成果。 随着人工智能、云计算、边缘计算、智能驾驶和5G等新技术在近几年异军突起,也推动了FPGA技术的快速发展,如Achronix的Speedster7t独立FPGA芯片不仅采用了7nm的工艺,而且还带有二维片上网络(2D NoC)和机器学习处理
[嵌入式]