SoC FPGA上的策略考虑

发布者:石头上种庄稼最新更新时间:2011-03-31 来源: Altera 关键字:SoC  FPGA  altera 手机看文章 扫描二维码
随时随地手机看文章
    引言

  集成了 FPGA 架构、硬核 CPU 子系统以及其他硬核 IP 的半导体器件 SoC FPGA 已经发展到了一个“关键点”,它在今后十年中会得到广泛应用,为系统设计人员提供更多的选择。对于在 FPGA 上开发的系统,这些 SoC FPGA 完善了十多年以来的软核 CPU 以及其他软核 IP。各种技术、商业和市场因素相结合推动了这一关键点的出现,Altera、Cypress ®半导体、Intel ®和 Xilinx ®公司等供应商都发布或者开始发售 SoC FPGA 器件。

  这一关键点的主要推动因素包括:

  过渡到并行和多核处理,以提高功效。

  FPGA成为前沿的新半导体工艺技术

  嵌入式系统中越来越多的使用了FPGA

  摩尔定律的经济现实

  CPU在体系结构上的增强

  随着SoC FPGA时代的来临,系统设计人员在选择这些器件时需要考虑以下关键策略问题:

  哪些器件会经历“平台效应”,使得供应商、辅助支撑系统以及用户之间出现 “自我增强循环”?

  哪些器件能够在多种选择中支持IP重用?

  哪些FPGA技术能够最大限度的降低成本,提高性能 ?

  SoC FPGA 的关键点

  业界集成FPGA和CPU系统在第一个十年发展中既有成功也有失败。最初的SoC FPGA在商业上并不是很成功 (2),而 FPGA 中的软核 CPU 得到了广泛应用 (3),这表明市场对FPGA和CPU技术集成有基本的需求。各种新的因素改变了业界环境,导致关键点的出现,SoC FPGA将在市场上获得非常广泛的应用。

  推动业界这一关键点出现的关键因素包括:

  计算功效

  FPGA 过渡到前沿工艺技术

  FPGA 在嵌入式系统中的应用

  摩尔定律的经济现实

  CPU 在体系结构上的增强

  计算功效

  计算的发展趋势是并行处理,近期集中在处理器从高成本的单核处理发展到多核实现上 (4)。在提高计算性能的同时降低功耗,这促使人们采用 FPGA逻辑作为CPU的硬件加速器。(5)

  一个 SoC FPGA 系统提高了功效,实现了灵活的软件划分。SoC FPGA 支持数百路数据信号连接不同的功能区,实现每秒100-gigabits (Gbps) 带宽,甚至更大的带宽,其延时在纳秒级,性能和延时比分立器件要高几个数量级。而且,单个集成平台支持存储器控制器的共享,宽带存储器可以访问硬件加速器。

  性能的提高以及存储器访问功能支持采用 FPGA来实现功能更强的加速器,以满足各种各样的计算要求。由于硬件加速器在功效上要比 CPU 高 1,000 多倍,因此,与简单的多核并行方法相比,采用 SoC FPGA 进行设计是实现高功效计算较好的方法。

  FPGA过渡到前沿工艺技术

  在 2000 年,最新的 FPGA 采用了 130-nm 工艺技术进行开发,而目前的 CPU 采用的是90-nm 工艺技术。由于有更高级的 CPU,因此,第一代 SoC FPGA 的推出有些滞后。然而,当今的前沿FPGA采用28-nm工艺技术,相对而言只有很少的商用 CPU或者ASSP使用了这一工艺技术,当然在今后有可能使用该技术。FPGA在工艺技术上的优势明显增强了这些集成器件的市场潜力,供应商也倾向于在这方面加大投入,这是因为设计人员不需要在 CPU性能上作出牺牲,如图1 所示。

  

FPGA 过渡到前沿工艺技术

 

  图 1.FPGA 过渡到前沿工艺技术

[page]

 

    FPGA在嵌入式系统中的应用

  在2000年,对于大部分嵌入式系统应用,FPGA还是相对比较昂贵的器件,结果,与相应的 CPLD 或者 PAL 相比,其应用相对较少。然而,在过去十年中,基于 SRAM 的 FPGA在降低成本上超越了 CMOS,由此,EE Times年度嵌入式调查表明,接近50%的嵌入式系统采用了FPGA。(6) SoC FPGA 最显著的优势是成本比分立器件低很多,芯片供应商有很大的市场机会来获得投资回报。

  摩尔定律的经济现实

  摩尔定律显得越来越 “昂贵”。开发高级 CMOS半导体的制造设施成本大约在60亿到10亿美元 (7)。 由于需要 4千万美元的成本来开发新半导体器件 (8),因此,在典型的利润模型中,半导体器件应能够获得1亿美元的毛利润,20%的收益要花在研发上。典型的毛利润是 50%时 (9) ,企业至少要占据2亿美元的市场份额。除了消费类电子、移动电话和PC之外,很少有能够达到这一规模的应用市场,因此,单一目的或者固定功能的器件很难获得投资回报。在今后的工艺技术中,高级半导体的成本会越来越高,这一成本结构使得开发固定功能半导体器件很难获得较好的经济回报,这表明在可编程逻辑技术上的投入会越来越多,而专用 ASSP和CPU等固定功能器件的投入会越来越少。SoC FPGA有潜力应用于很多市场领域,将会获得更多的投入。

  CPU在体系结构上的增强

  嵌入式处理这一术语涵盖了多种应用,从对成本非常敏感的4位处理器到非常复杂的多核64位处理器。相似的,这种广泛的应用一直支持各种类型的处理器、操作系统和软件供应商。与2000年相比,这种广泛性在2011年表现出很大的不同。对于其规模和多样性而言,嵌入式市场总体上向速度更快、功能更强的处理器发展;例如,16位微控制器逐渐被32位CPU替代。同时,四种应用最广泛的体系结构进一步增强了对32位 CPU 系列的支持,这些体系结构包括:ARM ®、MIPS ®、PowerPC ™和 x86。之所以对其进行增强,主要是因为软件特性和功能重用 (10)。结果,采用了这些 CPU体系结构之一的SoC FPGA能够占据更大的市场,因此,供应商更愿意在这类半导体上加大投入。

  平台效应

  生产商、用户和辅助支撑系统在产品上彼此之间会有影响时,就会出现网络效应 (11),或者称为平台效应。平台效应的基本原理是某一种产品或者标准的应用越多,它在用户基础和辅助支撑系统中的价值就越高。结果,用户基础和辅助支撑系统就会在这种技术上加大投入,从而吸引更多的应用,产生一种自我增强的良性循环。熟悉的例子包括PC (12)、视频记录格式 (13) 和社交网站等。

  一般而言,有可能产生自我增强循环的产品将会在这种循环中不断发展,这是因为参与到新产品中的所有成员都会获得较高的 ROI。平台一旦开始启动后,它会吸引更多的投入,活跃的市场很快就会转向这一标准。

  SoC FPGA 极有可能看到这种平台效应。随着 SoC FPGA 的不断发展,用户将非常愿意重新使用他们在多种系统中使用过的 FPGA IP 和设计软件。例如,CPU 辅助支撑系统中的成员愿意尽可能少的去学习 FPGA开发工具,而 CPU供应商则希望减少 FPGA开发工具的数量。结果,支持多家供应商和 CPU体系结构的SoC FPGA平台很有可能触发这种平台效应,帮助这些用户和辅助支撑系统成员获得很大的优势。

  Altera 的方法

  Altera在嵌入式系统上进行了多年的创新投入后,已经启动了“嵌入式计划”,目的是建立一个基于一种 FPGA设计流程方法的多家供应商、多 CPU 体系结构 SoC FPGA 平台。FPGA设计流程方法可以用作多种 SoC FPGA的基础,以及使用软核CPU和其他软核IP 的 SoC 解决方案。可以从 Altera 获得 ARM ( 硬核 )、MIPS ( 软核)和Nios® II (软核 ) CPU,而 Atom E6X5C 可配置处理器由 Intel 提供。这种集成方法在一种 FPGA 体系结构和设计流程中统一了三种主要的CPU体系结构以及最流行的基于FPGA的软核CPU。

  推动创新

  FPGA设计流程集成方法旨在激励辅助支撑系统从主要处理器体系结构转向投入单一FPGA平台和工具流程,从而带来丰富的工具、应用软件、操作系统软件和专业知识支持。随着数百家全球辅助支撑系统成员在 CPU体系结构上的投入,这一FPGA平台及其越来越多的工具、软件和IP应用越来越广泛,对系统设计人员越来越重要,表明其价值定位将促进应用,从而推动了良性平台循环。

  提供功能强大的工具和 IP

  这一多供应商平台的关键组成是对 FPGA 逻辑进行编程的 Quartus ® II 软件流程。除了这些优点 (14),Quartus II 软件还包括 Qsys 系统集成工具,它采用了 Altera 的第二代交换架构技术,用于加速软核 IP 的开发、重用和集成。基于 GUI 的 Quartus II 软件有免费的网络版和拥有完全许可的版本,其设计流程包括系统设计和时序收敛方法、在系统验证以及第三方EDA工具支持,满足了效能和性能需求。

  除了 Altera 传统的 Avalon ®存储器映射 (Avalon-MM) 接口和数据通路总线接口规范,Qsys还支持ARM AXI ™标准,可以采用自动的 “混合匹配”方法来集成基于Avalon的IP和基于AXI的 IP。Qsys支持您利用直观快速的设计经验,在通用平台上方便的进行设计重用和在系统验证,实现基于 ARM 和 Intel 的 SoC FPGA,以及 MIPS 和 Nios II 软核 CPU SoC 实现。

  定制 28-nm 系列器件

  Altera 的 28-nm FPGA 系列器件是业界最全面的器件,针对用户的各种设计需求进行定制 (15)。Altera为各种最终应用需求提供非常优异的FPGA体系结构和工艺技术——性能最好的高密度 Stratix ® V 器件,成本最优的大批量 Cyclone ® V 器件,以及在性能和成本上达到均衡的中端 Arria ® V 器件。全系列 SoC FPGA 受益于这种定制方法。

  Altera 最新的 SoC FPGA 将含有基于 ARM Cortex-A9MP 内核的高级处理器模块,如图2所示:

  

Altera SoC FPGA 体系结构

 

  图 2.Altera SoC FPGA 体系结构

  Altera SoC FPGA 体系结构在 ARM-Cortex A9 子系统中将含有多种硬核 IP,以及高性能多端口存储器控制器,以提高存储器带宽。FPGA和 CPU子系统之间的宽带低延时互联将支持高性能应用和高效的FPGA硬件加速。高级内部交换架构将支持高效的数据吞吐量,以及高效能在系统观察和调试。Qsys、Quartus II 软件以及 ARM 联络社区软件工具相结合后,这一器件将是一种性价比非常高的系统设计选择,它利用标准工具流程提高了效能,支持新开发和验证。

  结论

  SoC FPGA时代已经来临。在关键经济、技术和市场因素的推动下,这些器件达到了关键点,很多供应商已经发布了这些器件,或者开始发售。执行管理人员和系统规划人员在评估系统解决方案时应认真考虑平台效应、IP重用以及 FPGA工艺技术优势。

  Altera 与主要的 CPU 供应商 ARM、Intel 和 MIPS 合作,为 SoC FPGA 器件和软核 CPU 解决方案提供公共FPGA平台。这种合作关系能够实现业界应用最广泛的CPU体系结构及其辅助支撑系统,继承相同的高级 FPGA设计流程,从而在这一平台上增强了IP重用,提高了灵活性。这种集成方法实现了平台效应,促进了这一平台以及支持CPU及其辅助支撑系统的增长和发展。

关键字:SoC  FPGA  altera 引用地址:SoC FPGA上的策略考虑

上一篇:可编程模拟器件在接收机动态可重构结构应用
下一篇:基于FPGA的嵌入式块SRAM的设计

推荐阅读最新更新时间:2024-05-02 21:19

高通无线耳机SoC可节能50%
  新浪科技讯 北京时间7月2日晚间消息,高通公司日前宣布,旗下子公司“高通技术国际有限公司”推出了一款闪存可编程的蓝牙音频系统级芯片(SoC)QCC 3026。   QCC 3026专为无线Qualcomm TrueWireless耳机设计。与前一代入门级闪存SoC相比,新产品能耗最多可降低50%。   在此之前,高通在今年的CES展会上发布了低功耗蓝牙系统级芯片QCC5100。该产品大幅提高了无线耳塞的处理性能,接收效率,还能大幅降低电池功耗,备受好评。   此次推出的QCC3026 SoC针对手机厂商而设计,其主要特色之一就是节能,允许手机厂商为自己的低端和中端手机生产自己的无线耳机。   QCC3026 SoC采用32位架
[手机便携]
中国FPGA差异化发展路径 把握高安全性市场
    目前FPGA应用领域不断扩展,从工业控制、广播电视、视频监控、网络安全到汽车电子,应用领域正向各行各业渗透。随着近期针对工业、国防、航空、通信和医疗系统的攻击事件不断增加,电子系统内的安全性和防篡改防护正受到越来越多的重视,因此高安全性FPGA解决方案的市场需求在不断提升,已经逐渐成长为一个相对特殊但增长快速的市场。对于尚不够强大的中国FPGA企业来说,如能把握住这个市场,不失为一条差异化的发展路径。   目前在高可靠领域应用的FPGA器件大约可占整个FPGA市场份额的10%~15%。 数据失密催生高安全FPGA需求 由于FPGA器件具有可灵活性编程的特性,因此一些注重数据安全的领域更加青睐使用FPGA器件
[嵌入式]
基于FPGA的嵌入式以太网与Matlab通信系统设计
0 引言 近年来,随着信息技术的发展,网络化日加普遍,以太网被广泛应用到各个领域。例如在数据采集领域,一些小型监测设备需要增加网络实现远程数据传输的功能,只要那些设备上增加一个网络接口并实现了TCP/IP协议,就可以方便地接入到现有的网络中,完成远程传输数据的相关功能,所以小型设备的网络技术一直是大家关注的焦点。另一方面,随着单片FPGA的逻辑门数不断增大,人们开始考虑将整个嵌入式系统集成到单片FPGA来实现,于是2001年Altera第一次提出了可编程片上系统(SOPC)概念,并且推出了第一款嵌入式处理器软核Nios以及之后的第二代Nios II以及相应的开发环境,此后Xilinx也推出了MicroBlaze微处理器软核,
[嵌入式]
一颗国产自动驾驶SoC的“自述”
所谓“工欲善其事,必先利其器”。 20年前,芯片设计是中国IT产业的软肋,相关企业数量仅有百余家,可用的高端“国产芯”更是一颗难求;数十年筚路蓝缕,如今越来越多的本土芯片设计公司走进全球视野,以自动驾驶SoC为代表,向海外巨头发起挑战。 “未来几年,汽车产业链上游本土芯片企业有望和海外公司平分中国的市场。” 黑芝麻智能首席市场营销官杨宇欣指出,全球芯片市场的格局随着汽车产业、地域车市的发展规律变化而变化。比如,传统分布式电子电气架构中,MCU是最复杂的车载芯片之一,对应的供应商也基本以海外公司为主。 而眼下,汽车产业正在经历关于电动化和智能化的深刻变革,MCU、ECU等部件开始朝着域/区域控制器,甚至中央集成的方向
[汽车电子]
一颗国产自动驾驶<font color='red'>SoC</font>的“自述”
基于FPGA技术的DDS波形发生器的原理与设计
  本文介绍了基于FPGA技术的DDS波形发生器的原理与设计,并利用SignalTapII嵌入式逻辑分析仪对正弦波、三角波、方波、锯齿波进行仿真验证。实验结果表明,利用FPGA能在很短时间内快速构建任意波形,提高了设计效率,具有实际应用价值。   1.引言   DDS频率合成器具有频率分辨率高,输出频点多,可达2N个频点(假设DDS相位累加器的字长是N);频率切换速度快,可达us量级;频率切换时相位连续的优点,可以输出宽带正交信号,其输出相位噪声低,对参考频率源的相位噪声有改善作用;可以产生任意波形;全数字化实现,便于集成,体积小,重量轻。   本文介绍了DDS的基本原理,同时针对DDS波形发生器的FPGA实现进行了简要介绍,利
[测试测量]
基于<font color='red'>FPGA</font>技术的DDS波形发生器的原理与设计
Altera有望2012年成FPGA龙头
    市场分析师预测,全球营收排名第二大的可程序化逻辑组件供货商Altera,有机会在2012年初取代该市场龙头Xilinx跃上第一大供货商位置。   Raymond James & Associates分析师Hans Mosesmann指出,Altera的优势在于拥有针对高、中、低阶市场的完整产品线,且将其目标市场锁定在除了 ASIC 市场以外的特殊应用标准组件(ASSP)与嵌入式市场。   Altera的2010年度营收为19.5亿美元,同时间Xilinx则是23亿美元。两家厂商都试图能在传统的可程序化逻辑组件市场之外,从 ASIC 、 ASSP 与DSP等组件的应用市场抢到一些市占率;如Altera的目标是达到营收500
[嵌入式]
FPGA与DSl8820型温度传感器通信的实现
l 引言    DS18B20是DALLAS公司生产的一线式数字温度传感器,采用3引脚T0-92型小体积封装;温度测量范围为-55℃~+125~C,可编程为9位~12位A/D转换精度,测温分辨率可达0.0625℃,被测温度用符号扩展的16位数字量方式串行输出。   一线式(1-WIRE)串行总线是利用1条信号线就可以与总线上若干器件进行通信。具体应用中可以利用微处理器的I/O端口对DS18B20直接进行通信,也可以通过现场可编程门阵列(FPGA)等可编程逻辑器件(PLD)实现对1-WIRE器件的通信。   本文介绍利用ACTEL公司的ProASICplus系列FPGA实现与DS18B20的通信功能。FPGA可以将读出DS18B20
[传感技术]
航顺车规级SoC全新亮相,助推汽车智能化发展
受益于汽车电动化、智能化和网联化的推进,汽车车身域和座舱域MCU市场规模持续扩大。据统计,2021年中国车载芯片MCU市场规模达30.01亿美元,同比增长13.59%,预计2025年市场规模将达42.74亿美元。 在技术要求方面,对于座舱域的车规MCU来说,由于涉及到大量的数据处理和信息传输,因此需要具备较高的运算能力,并具有高速的外部通讯接口。而对于车身域来说,由于需要控制车身各个部分的工作状态,因此它同样要求有较多的外部通讯接口数量。 车身域和座舱域首选SoC——航顺HK32AUTO39A 航顺车规级SoC HK32AUTO39A家族具有稳定可靠、性能优秀以及超高性价比等优势。它采用高性能的ARM Cot
[汽车电子]
航顺车规级<font color='red'>SoC</font>全新亮相,助推汽车智能化发展
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved